亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

字?jǐn)?shù)(shù)

  • 逆變器數(shù)字控制技術(shù)研究與實(shí)現(xiàn).rar

    逆變器廣泛應(yīng)用于工業(yè)生產(chǎn)的各個(gè)方面,數(shù)字控制具有方便實(shí)現(xiàn)復(fù)雜算法、抗干擾性強(qiáng)和產(chǎn)品容易升級(jí)等優(yōu)點(diǎn),已成為未來(lái)逆變器的發(fā)展趨勢(shì)。使用數(shù)字技術(shù)控制設(shè)計(jì)逆變器,控制器的性能決定了逆變系統(tǒng)系統(tǒng)的性能。然而在很多高頻應(yīng)用的場(chǎng)合,目前常用的控制器的速度往往不能完全達(dá)到要求。與傳統(tǒng)單片機(jī)和DSP芯片相比,F(xiàn)PGA器件具有更高的處理速度。同時(shí)FPGA應(yīng)用在數(shù)字化逆變器設(shè)計(jì)中,還可以大大簡(jiǎn)化控制系統(tǒng)結(jié)構(gòu),并可實(shí)現(xiàn)多種高速算法,具有較高的性價(jià)比。在逆變器的全數(shù)字化控制領(lǐng)域,F(xiàn)PGA具有很好的應(yīng)用價(jià)值。 論文首先介紹了SPWM基本原理及其控制方式,SPWM的生成方法,并結(jié)合本課題給出了查表法生成SPWM波的一般方法,且以單相全橋逆變器為例進(jìn)行了仿真。分析其的電路特點(diǎn),建立PWM逆變器的統(tǒng)一電路模型、連續(xù)狀態(tài)空間以及離散狀態(tài)空間模型,在此數(shù)學(xué)模型基礎(chǔ)上,針對(duì)逆變器研究分析了目前用于逆變器設(shè)計(jì)的各種數(shù)字控制技術(shù)、控制方案,討論了其控制方法的優(yōu)缺點(diǎn),相關(guān)控制器設(shè)計(jì)的一般問(wèn)題,最后比較了其優(yōu)缺點(diǎn),指出其存在的共性問(wèn)題,總結(jié)了使用FPGA設(shè)計(jì)逆變器數(shù)字控制器的優(yōu)勢(shì)。然后以單相電壓型PWM逆變器為控制模型采用新型模數(shù)結(jié)合現(xiàn)場(chǎng)可編程門(mén)陣列FPGA實(shí)現(xiàn)數(shù)字化控制器的方案,給出了純正正弦波逆變器的設(shè)計(jì)方案。 論文詳細(xì)論述了采用模數(shù)混合型FPGA作為主控芯片的高頻逆變器設(shè)計(jì)方法與實(shí)現(xiàn)過(guò)程。系統(tǒng)主控芯片采用Fusion系列AFS600,世界上首個(gè)模數(shù)混合型FPGA。主要設(shè)計(jì)要點(diǎn)包括:逆變器硬件電路設(shè)計(jì)以及SPWM數(shù)字控制系統(tǒng)軟件設(shè)計(jì)。外圍強(qiáng)電電路的設(shè)計(jì)的難點(diǎn)在于用于前端升壓的高頻變壓器的設(shè)計(jì)以及輸出端LC濾波電感與電容的選取。另外,SPWM“H”字全橋逆變電路中的高懸浮電壓也是設(shè)計(jì)中需要值得注意的重要環(huán)節(jié)。在控制系統(tǒng)軟件設(shè)計(jì)方面,采用FPGA自上而下的設(shè)計(jì)方法,對(duì)其控制系統(tǒng)進(jìn)行了功能劃分,完成了SPWM產(chǎn)生器以及加入死區(qū)補(bǔ)償?shù)腜WM發(fā)生器、和反饋等模塊的設(shè)計(jì)。 論文的結(jié)束部分給出了設(shè)計(jì)結(jié)果,并指出了進(jìn)一步的工作的思路和方向。

    標(biāo)簽: 逆變器 數(shù)字控制 技術(shù)研究

    上傳時(shí)間: 2013-05-19

    上傳用戶:小碼農(nóng)lz

  • 匯編語(yǔ)言教程.rar

    一本很好的匯編語(yǔ)言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識(shí)  1.1 匯編語(yǔ)言的由來(lái)及其特點(diǎn)   1 機(jī)器語(yǔ)言   2 匯編語(yǔ)言   3 匯編程序   4 匯編語(yǔ)言的主要特點(diǎn)   5 匯編語(yǔ)言的使用領(lǐng)域  1.2 數(shù)據(jù)的表示和類型   1 數(shù)值數(shù)據(jù)的表示   2 非數(shù)值數(shù)據(jù)的表示   3 基本的數(shù)據(jù)類型  1.3 習(xí)題 第2章 CPU資源和存儲(chǔ)器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲(chǔ)器的管理模式   1 16位微機(jī)的內(nèi)存管理模式   2 32位微機(jī)的內(nèi)存管理模式  2.3 習(xí)題 第3章 操作數(shù)的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對(duì)尋址方式  3.6 基址加變址尋址方式  3.7 相對(duì)基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數(shù)尋址方式的小結(jié)  3.10 習(xí)題 第4章 標(biāo)識(shí)符和表達(dá)式  4.1 標(biāo)識(shí)符  4.2 簡(jiǎn)單內(nèi)存變量的定義   1 內(nèi)存變量定義的一般形式   2 字節(jié)變量   3 字變量   4 雙字變量   5 六字節(jié)變量   6 八字節(jié)變量   7 十字節(jié)變量  4.3 調(diào)整偏移量偽指令   1 偶對(duì)齊偽指令   2 對(duì)齊偽指令   3 調(diào)整偏移量偽指令   4 偏移量計(jì)數(shù)器的值  4.4 復(fù)合內(nèi)存變量的定義   1 重復(fù)說(shuō)明符   2 結(jié)構(gòu)類型的定義   3 聯(lián)合類型的定義   4 記錄類型的定義   5 數(shù)據(jù)類型的自定義  4.5 標(biāo)號(hào)  4.6 內(nèi)存變量和標(biāo)號(hào)的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長(zhǎng)度屬性操作符   5 容量屬性操作符   6 強(qiáng)制屬性操作符   7 存儲(chǔ)單元?jiǎng)e名操作符  4.7 表達(dá)式   1 進(jìn)制偽指令   2 數(shù)值表達(dá)式   3 地址表達(dá)式  4.8 符號(hào)定義語(yǔ)句   1 等價(jià)語(yǔ)句   2 等號(hào)語(yǔ)句   3 符號(hào)名定義語(yǔ)句  4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng)  5.1 匯編語(yǔ)言指令格式   1 指令格式   2 了解指令的幾個(gè)方面  5.2 指令系統(tǒng)   1 數(shù)據(jù)傳送指令   2 標(biāo)志位操作指令   3 算術(shù)運(yùn)算指令   4 邏輯運(yùn)算指令   5 移位操作指令   6 位操作指令   7 比較運(yùn)算指令   8 循環(huán)指令   9 轉(zhuǎn)移指令   10 條件設(shè)置字節(jié)指令   11 字符串操作指令   12 ASCII-BCD碼調(diào)整指令   13 處理器指令  5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu)  6.1 程序的基本組成   1 段的定義   2 段寄存器的說(shuō)明語(yǔ)句   3 堆棧段的說(shuō)明   4 源程序的結(jié)構(gòu)  6.2 程序的基本結(jié)構(gòu)   1 順序結(jié)構(gòu)   2 分支結(jié)構(gòu)   3 循環(huán)結(jié)構(gòu)  6.3 段的基本屬性   1 對(duì)齊類型   2 組合類型   3 類別   4 段組  6.4 簡(jiǎn)化的段定義   1 存儲(chǔ)模型說(shuō)明偽指令   2 簡(jiǎn)化段定義偽指令   3 簡(jiǎn)化段段名的引用  6.5 源程序的輔助說(shuō)明偽指令   1 模塊名定義偽指令   2 頁(yè)面定義偽指令   3 標(biāo)題定義偽指令   4 子標(biāo)題定義偽指令  6.6 習(xí)題 第7章 子程序和庫(kù)  7.1 子程序的定義  7.2 子程序的調(diào)用和返回指令   1 調(diào)用指令   2 返回指令  7.3 子程序的參數(shù)傳遞   1 寄存器傳遞參數(shù)   2 存儲(chǔ)單元傳遞參數(shù)   3 堆棧傳遞參數(shù)  7.4 寄存器的保護(hù)與恢復(fù)  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語(yǔ)言類型   4 子程序的可見(jiàn)性   5 子程序的起始和結(jié)束操作   6 寄存器的保護(hù)和恢復(fù)   7 子程序的參數(shù)傳遞   8 子程序的原型說(shuō)明   9 子程序的調(diào)用偽指令   10 局部變量的定義  7.6 子程序庫(kù)   1 建立庫(kù)文件命令   2 建立庫(kù)文件舉例   3 庫(kù)文件的應(yīng)用   4 庫(kù)文件的好處  7.7 習(xí)題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤(pán)輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標(biāo)的中斷功能   6 目錄和文件的中斷功能   7 內(nèi)存管理的中斷功能   8 讀取和設(shè)置中斷向量  8.4 習(xí)題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數(shù)傳遞方式   4 宏的嵌套定義   5 宏與子程序的區(qū)別  9.2 宏參數(shù)的特殊運(yùn)算符   1 連接運(yùn)算符   2 字符串整體傳遞運(yùn)算符   3 字符轉(zhuǎn)義運(yùn)算符   4 計(jì)算表達(dá)式運(yùn)算符  9.3 與宏有關(guān)的偽指令   1 局部標(biāo)號(hào)偽指令   2 取消宏定義偽指令   3 中止宏擴(kuò)展偽指令  9.4 重復(fù)匯編偽指令   1 偽指令REPT   2 偽指令I(lǐng)RP   3 偽指令I(lǐng)RPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴(kuò)充   1 宏定義形式   2 重復(fù)偽指令REPEAT   3 循環(huán)偽指令WHILE   4 循環(huán)偽指令FOR   5 循環(huán)偽指令FORC   6 轉(zhuǎn)移偽指令GOTO   7 宏擴(kuò)充的舉例   8 系統(tǒng)定義的宏  9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計(jì)  10.1 字符串的處理程序  10.2 數(shù)據(jù)的分類統(tǒng)計(jì)程序  10.3 數(shù)據(jù)轉(zhuǎn)換程序  10.4 文件操作程序  10.5 動(dòng)態(tài)數(shù)據(jù)的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應(yīng)用   1 程序段前綴的字段含義   2 程序段前綴的應(yīng)用  10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器  11.1 協(xié)處理器的數(shù)據(jù)格式   1 有符號(hào)整數(shù)   2 BCD碼數(shù)據(jù)   3 浮點(diǎn)數(shù)  11.2 協(xié)處理器的結(jié)構(gòu)  11.3 協(xié)處理器的指令系統(tǒng)   1 操作符的命名規(guī)則   2 數(shù)據(jù)傳送指令   3 數(shù)學(xué)運(yùn)算指令   4 比較運(yùn)算指令   5 超越函數(shù)運(yùn)算指令   6 常數(shù)操作指令   7 協(xié)處理器控制指令  11.4 協(xié)處理器的編程舉例  11.5 習(xí)題 第12章 匯編語(yǔ)言和C語(yǔ)言  12.1 匯編語(yǔ)言的嵌入  12.2 C語(yǔ)言程序的匯編輸出  12.3 一個(gè)具體的例子  12.4 習(xí)題 附錄

    標(biāo)簽: 匯編語(yǔ)言 教程

    上傳時(shí)間: 2013-07-05

    上傳用戶:hw1688888

  • 單片機(jī)的C語(yǔ)言應(yīng)用程序設(shè)計(jì).rar

    如題 20個(gè)字.用那20個(gè)字好呢? 我完全不能理解為什么非要20個(gè)字

    標(biāo)簽: 單片機(jī) C語(yǔ)言 應(yīng)用程序

    上傳時(shí)間: 2013-04-24

    上傳用戶:as275944189

  • 基于DSP的中壓變頻器控制軟件的設(shè)計(jì).rar

    本論文針對(duì)6kV/400kW三相異步電動(dòng)機(jī)的中壓變頻器試驗(yàn)裝置,從分析目前中壓變頻器常用的主回路拓?fù)淙胧郑敿?xì)闡述并分析了本文研究的單元串聯(lián)型中壓變頻器控制系統(tǒng)。 本文首先從理論上分析了多單元串聯(lián)型中壓變頻器脈寬控制原理。然后,把一種高性能的V/f控制方案引入中壓變頻器控制系統(tǒng)。通過(guò)矢量補(bǔ)償定子壓降,進(jìn)行轉(zhuǎn)差補(bǔ)償和對(duì)電機(jī)電流進(jìn)行限制控制,實(shí)現(xiàn)了具有很好的低頻性能并具有防“跳閘”等功能的V/f控制方案。 同時(shí),本文將Siemens公司通用變頻器的時(shí)隙、連接紙的概念運(yùn)用到中壓變頻器控制領(lǐng)域。增加了系統(tǒng)的可變性,自由性和方便性。設(shè)計(jì)了具有系統(tǒng)組態(tài)功能的模塊化軟件,其中著重對(duì)控制軟件中的幾個(gè)重要功能進(jìn)行了分析討論。這些重要功能模塊有:控制字和狀態(tài)字、順序控制、V/f曲線、給定積分器、基于電壓補(bǔ)償?shù)妮敵鲎詣?dòng)穩(wěn)壓算法、通訊功能等。 中壓變頻器在實(shí)驗(yàn)室設(shè)計(jì)為6kV/22kW試驗(yàn)系統(tǒng),實(shí)際設(shè)計(jì)為6kV/400kW的變頻系統(tǒng)裝置。本文給出了實(shí)驗(yàn)室調(diào)試結(jié)果及分析。實(shí)驗(yàn)結(jié)果表明,該中壓變頻器能夠安全、穩(wěn)定地運(yùn)行。

    標(biāo)簽: DSP 中壓變頻器 控制軟件

    上傳時(shí)間: 2013-04-24

    上傳用戶:mingaili888

  • 地面數(shù)字電視廣播系統(tǒng)中SRRC濾波器及FFT處理器的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    隨著人們對(duì)數(shù)字電視和數(shù)字視頻信息的需求越來(lái)越大,數(shù)字電視廣播在中國(guó)迅速的發(fā)展起來(lái)。近幾年,數(shù)字電視傳輸系統(tǒng)技術(shù)逐漸成熟,數(shù)字電視地面廣播(DTTB)傳輸標(biāo)準(zhǔn)也于2006年8月30號(hào)正式出臺(tái)。此標(biāo)準(zhǔn)技術(shù)是由我國(guó)多家單位聯(lián)合研究的,具有自主知識(shí)產(chǎn)權(quán)的數(shù)字地面電視傳輸標(biāo)準(zhǔn)。DTTB系統(tǒng)標(biāo)準(zhǔn)的研究與仿真,具有巨大的實(shí)用價(jià)值和廣闊的市場(chǎng)前景。 @@ 本文首先研究了地面數(shù)字電視廣播標(biāo)準(zhǔn)中平方根升余弦(SRRC)濾波器(滾降系數(shù)為0.05)的結(jié)構(gòu)設(shè)計(jì),介紹了一種適合在FPGA中實(shí)現(xiàn)的高階高速FIR濾波器的并行流水線結(jié)構(gòu)。在本設(shè)計(jì)中,以CSD數(shù)優(yōu)化濾波器系數(shù),并運(yùn)用簡(jiǎn)化加法器圖(Reduced Adder Graph,RAG)算法進(jìn)行改進(jìn),最后采用并行處理的轉(zhuǎn)置型流水線結(jié)構(gòu)實(shí)現(xiàn)。 @@ 接著研究數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)采用的傳輸技術(shù)-OFDM的基本概念和技術(shù)特點(diǎn),并研究了清華大學(xué)提出的DMB-T方案中TDS-OFDM信號(hào)幀的組成結(jié)構(gòu)以及相關(guān)原理。 @@ 最后,本文針對(duì)OFDM調(diào)制所需要的3780點(diǎn)FFT處理器進(jìn)行研究。為了保證OFDM信號(hào)的采樣率和時(shí)域?qū)ьl的采樣率相同,以達(dá)到較好的同步性能,采用了3780個(gè)正交子載波的設(shè)計(jì)方案。在實(shí)現(xiàn)過(guò)程中,分析比較了多種算法的計(jì)算復(fù)雜性,設(shè)計(jì)出在硬件實(shí)現(xiàn)復(fù)雜度上進(jìn)行優(yōu)化的3780點(diǎn)FFT處理器的數(shù)據(jù)流流水線算法。之后,通過(guò)定點(diǎn)仿真比較各模塊輸出的動(dòng)態(tài)范圍和概率分布,設(shè)計(jì)出定點(diǎn)字長(zhǎng)的優(yōu)化方案,并分析計(jì)算了這一處理器的輸出信噪比與內(nèi)部各模塊字長(zhǎng)的關(guān)系,進(jìn)一步降低了硬件實(shí)現(xiàn)復(fù)雜性。 @@關(guān)鍵字:數(shù)字電視地面廣播傳輸(DTTB);平方根升余弦濾波器(SRRC);正交頻分復(fù)用調(diào)制(OFDM);快速傅立葉變換(FFT); 3780

    標(biāo)簽: SRRC FPGA FFT

    上傳時(shí)間: 2013-04-24

    上傳用戶:mdrd3080

  • 基于FPGA的PWM發(fā)生器的研究與設(shè)計(jì).rar

    PWM(脈沖寬度調(diào)制)是一種利用數(shù)字信號(hào)來(lái)控制模擬電路的控制技術(shù),廣泛應(yīng)用于電源、電機(jī)、伺服系統(tǒng)、通信系統(tǒng)、電子控制器、功率控制等電力電子設(shè)備。PWM技術(shù)在逆變電路中的應(yīng)用最為廣泛,也是變頻技術(shù)的核心,同時(shí)在機(jī)床,液壓位置控制系統(tǒng)等機(jī)械裝置中也發(fā)揮著重要的作用。PWM技術(shù)已經(jīng)成為控制領(lǐng)域的一個(gè)熱點(diǎn),因此研究PWM發(fā)生器對(duì)于基礎(chǔ)理論的發(fā)展和技術(shù)的改進(jìn)都有十分重要的意義。 論文研究的主要內(nèi)容是用任意波形作為調(diào)制信號(hào)通過(guò)特定的方法來(lái)產(chǎn)生所需要的PWM波形,任意波形的合成和PWM波形的生成是兩個(gè)主要任務(wù)。任意波形的合成是課題設(shè)計(jì)的一個(gè)難點(diǎn),也是影響系統(tǒng)性能的關(guān)鍵因素之一。論文中波形合成采用直接數(shù)字頻率合成(DDS)技術(shù)來(lái)實(shí)現(xiàn)。DDS技術(shù)以相位為地址,通過(guò)查找離散幅度數(shù)據(jù)進(jìn)行波形合成,具有輸出波形相位變化連續(xù)、分辨率高、頻率轉(zhuǎn)換速率快的優(yōu)點(diǎn),而且通過(guò)設(shè)置控制字可靈活方便地改變輸出頻率,是目前波形合成的主流方法。 實(shí)現(xiàn)PWM發(fā)生器的設(shè)計(jì)方法有多種。在綜合比較了單片機(jī)、DSP、ARM等常用開(kāi)發(fā)工具特點(diǎn)的基礎(chǔ)上,本文提出了一種以可編程邏輯器件(PLD)為主體,單片機(jī)輔助配合的設(shè)計(jì)方法。隨著計(jì)算機(jī)技術(shù)和微電了技術(shù)的迅速發(fā)展,可編程邏輯器件的集成度和容量越來(lái)越大,基于PLD的設(shè)計(jì)方法正逐步成為一種主流于段,是近些年來(lái)電子系統(tǒng)設(shè)計(jì)的一個(gè)熱點(diǎn)。整個(gè)系統(tǒng)分為模擬波形產(chǎn)生、單片機(jī)控制電路、FPGA內(nèi)部功能模塊三大部分。FPGA部分的設(shè)計(jì)是以Altera公司的Quartus Ⅱ軟件為開(kāi)發(fā)平臺(tái),采用VHDL語(yǔ)言為主要輸入手段來(lái)完成內(nèi)部各功能模塊的設(shè)計(jì)輸入、編譯、仿真等調(diào)試工作,目標(biāo)載體選用性價(jià)比比較高的Altera公司的CycloneⅡ系列的器件;單片機(jī)控制電路主要負(fù)責(zé)控制字的設(shè)置和顯示,波形數(shù)據(jù)的接受與發(fā)送;用MATLAB軟件完成仟意波形的繪制和模擬任務(wù)。 論文共分五章,詳細(xì)介紹了課題的背景、PWM發(fā)生器的發(fā)展和應(yīng)用以及選題的目的和意義等,論述了系統(tǒng)設(shè)計(jì)方案的可行性,對(duì)外圍電路和FPAG內(nèi)部功能模塊的設(shè)計(jì)方法進(jìn)行了具體說(shuō)明,并對(duì)仿真結(jié)果、系統(tǒng)的性能、存在的問(wèn)題和改進(jìn)方法等進(jìn)行了分析和闡述。整個(gè)設(shè)計(jì)滿足PWM發(fā)生器的任務(wù)和功能要求,設(shè)計(jì)方法可行。

    標(biāo)簽: FPGA PWM 發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ommshaggar

  • 基于FPGA的8PSK調(diào)制解調(diào)技術(shù)研究.rar

    軟件無(wú)線電是近年提出的新的通信體系,由于其具有靈活性和可重配置性并且符合通信的發(fā)展趨勢(shì),已成為通信系統(tǒng)設(shè)計(jì)的研究熱點(diǎn)。因此對(duì)基于軟件無(wú)線電的調(diào)制解調(diào)技術(shù)進(jìn)行深入細(xì)致的研究非常有意義。 本文首先從闡述軟件無(wú)線電的理論基礎(chǔ)入手,對(duì)多速率信號(hào)處理中的內(nèi)插和抽取、帶通采樣、數(shù)字變頻等技術(shù)進(jìn)行了分析與探討,為設(shè)計(jì)和實(shí)現(xiàn)8PSK調(diào)制解調(diào)器提供了非常重要的理論依據(jù)。然后,研究了8PSK調(diào)制解調(diào)技術(shù),詳細(xì)論述了它們的基本概念和原理,提出了系統(tǒng)實(shí)現(xiàn)方案,在DSP+FPGA平臺(tái)上實(shí)現(xiàn)了8PSK信號(hào)的正確調(diào)制解調(diào)。文中著重研究了突發(fā)通信的同步和頻偏糾正算法,針對(duì)同步算法選取了一種基于能量檢測(cè)法的快速位同步算法,采用相關(guān)器實(shí)現(xiàn),同時(shí)實(shí)現(xiàn)位同步和幀同步。并且對(duì)于突發(fā)通信的多普勒頻偏糾正,設(shè)計(jì)了一個(gè)基于自動(dòng)頻率控制(AFC)環(huán)的頻偏檢測(cè)器,通過(guò)修改數(shù)控振蕩器(NCO)的頻率控制字方法來(lái)校正本地載波頻率,整個(gè)算法結(jié)構(gòu)簡(jiǎn)單,運(yùn)算量小,頻偏校正速度快,具有較好的實(shí)用性。其次,對(duì)相干解調(diào)的初始相位進(jìn)行糾正時(shí),提出了一種簡(jiǎn)單易行的CORDIC方法,同時(shí)對(duì)FPGA編程當(dāng)中的一些關(guān)鍵問(wèn)題進(jìn)行了介紹。最后,設(shè)計(jì)了自適應(yīng)調(diào)制解調(diào)器,根據(jù)信噪比和誤碼率來(lái)自適應(yīng)的改變調(diào)制方式,以達(dá)到最佳的傳輸性能。

    標(biāo)簽: FPGA 8PSK 調(diào)制解調(diào)

    上傳時(shí)間: 2013-04-24

    上傳用戶:mingaili888

  • 基于FPGA的PCI總線接口橋接邏輯設(shè)計(jì).rar

    隨著信息技術(shù)的發(fā)展,數(shù)字信號(hào)的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門(mén)得到越來(lái)越廣泛的應(yīng)用,這些應(yīng)用中對(duì)數(shù)字信號(hào)的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號(hào)傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開(kāi)放性、軟件兼容性等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點(diǎn),常常需要專用的接口芯片作為橋接,為了解決這一系列問(wèn)題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實(shí)現(xiàn)方案,支持PCI突發(fā)訪問(wèn)方式,突發(fā)長(zhǎng)度為8至128個(gè)雙字長(zhǎng)度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個(gè)邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達(dá)到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個(gè)功能模塊的設(shè)計(jì)方案和硬件電路實(shí)現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計(jì)了內(nèi)部控制邏輯,并進(jìn)行了相關(guān)的時(shí)序仿真和邏輯驗(yàn)證,硬件需要軟件的配合才能實(shí)現(xiàn)其功能,因此設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)是一個(gè)重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動(dòng)模式的組成、開(kāi)發(fā)設(shè)備驅(qū)動(dòng)程序的工具以及開(kāi)發(fā)系統(tǒng)實(shí)際硬件的設(shè)備驅(qū)動(dòng)程序時(shí)的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對(duì)PCI數(shù)據(jù)采集卡進(jìn)行了整體方案的設(shè)計(jì)。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實(shí)現(xiàn)。

    標(biāo)簽: FPGA PCI 總線接口

    上傳時(shí)間: 2013-07-24

    上傳用戶:ca05991270

  • 軟件無(wú)線電中FIR濾波器的Matlab設(shè)計(jì)及FPGA實(shí)現(xiàn).rar

    軟件無(wú)線電作為一種新的無(wú)線通信概念和體制,近年來(lái)隨著3G標(biāo)準(zhǔn)的提出,日益受到國(guó)內(nèi)外相關(guān)通信廠商的重視。尤其是基于軟件無(wú)線電和智能天線技術(shù)的TD-SCDMA作為通信史上第一個(gè)“中國(guó)標(biāo)準(zhǔn)”,有望扭轉(zhuǎn)多年來(lái)我國(guó)移動(dòng)通信制造業(yè)的被動(dòng)局面,是實(shí)現(xiàn)信息產(chǎn)業(yè)騰飛的一個(gè)絕好機(jī)會(huì)。軟件無(wú)線電使得通信體制具有很好的通用性、靈活性和可配置性,并使系統(tǒng)互聯(lián)和升級(jí)變得容易。本文以軟件無(wú)線電中的FIR濾波器為線索,貫穿了信號(hào)重構(gòu)、多抽樣率信號(hào)處理、積分梳狀濾波器等理論分析,重點(diǎn)闡釋了FIR濾波器的設(shè)計(jì)方法及濾波器的FPGA實(shí)現(xiàn)等技術(shù)問(wèn)題。 本文首先針對(duì)軟件無(wú)線電中的多抽樣率信號(hào)處理理論進(jìn)行了討論和分析。討論了軟件無(wú)線電中如何實(shí)現(xiàn)整數(shù)倍抽取、整數(shù)倍內(nèi)插、分?jǐn)?shù)倍抽樣率變換,并分析了網(wǎng)絡(luò)結(jié)構(gòu)的等效變換、多相濾波及積分梳狀濾波器的設(shè)計(jì)理論。 緊接著重點(diǎn)闡述了軟件無(wú)線電中FIR濾波器的設(shè)計(jì)理論,包括窗函數(shù)法、頻率抽樣法及等紋波法。分析了各種設(shè)計(jì)方法所能達(dá)到的性能指標(biāo)及優(yōu)缺點(diǎn),并結(jié)合工程實(shí)例給出了相關(guān)的Matlab程序。并對(duì)FIR濾波器結(jié)構(gòu)的選擇及系數(shù)字長(zhǎng)的確定等問(wèn)題進(jìn)行了分析。此外,也介紹了在Matlab進(jìn)行輔助設(shè)計(jì)時(shí)一些常用函數(shù)和命令的用法。 本文選用FPGA來(lái)實(shí)現(xiàn)中頻軟件無(wú)線電,F(xiàn)PGA與參數(shù)化ASIC、DSP比較有很多優(yōu)勢(shì),它不但在功耗、體積、成本方面優(yōu)于參數(shù)化ASIC、DSP,而且處理效率高、現(xiàn)場(chǎng)可編程性能良好。不同于DSP的單流處理方式,F(xiàn)PGA是多流并行處理,這種處理方式使FPGA能完成DSP難以實(shí)現(xiàn)的許多功能。在簡(jiǎn)單介紹了FPGA的一般原理,以及FPGA設(shè)計(jì)中的關(guān)鍵技術(shù)和在信號(hào)處理中的設(shè)計(jì)原則以后,重點(diǎn)介紹了FIR濾波器的FPGA實(shí)現(xiàn)方法。提出了分布式算法、加法器網(wǎng)絡(luò)法以及分段FIFO等實(shí)現(xiàn)方法。最后,提出了一種QuartusII與MATLAB聯(lián)合仿真的方法。此方法能夠直觀的檢驗(yàn)濾波器的濾波效果,提高設(shè)計(jì)效率。并結(jié)合工程實(shí)例詳盡的介紹了FIR濾波器的設(shè)計(jì)開(kāi)發(fā)流程。

    標(biāo)簽: Matlab FPGA FIR

    上傳時(shí)間: 2013-04-24

    上傳用戶:gengxiaochao

  • 適用于H.264視頻解碼器的VLD設(shè)計(jì)

    設(shè)計(jì)了一種適合于H.264 的變字長(zhǎng)解碼器根據(jù)碼流特點(diǎn)進(jìn)行模塊劃分減少硬件開(kāi)銷采用并行結(jié)構(gòu)解NAL 包解碼效率高采用了桶形移位器進(jìn)行并行解碼每個(gè)時(shí)鐘解一個(gè)碼字采用Verilog 語(yǔ)言進(jìn)行設(shè)計(jì)仿真并通過(guò)

    標(biāo)簽: 264 VLD 視頻解碼器

    上傳時(shí)間: 2013-07-15

    上傳用戶:shen007yue

主站蜘蛛池模板: 武功县| 福泉市| 桂阳县| 翼城县| 博野县| 鹤庆县| 星子县| 定襄县| 闵行区| 会理县| 达尔| 滨州市| 弥勒县| 顺昌县| 略阳县| 伊宁县| 扬中市| 株洲县| 广灵县| 紫金县| 乡宁县| 宜兰市| 梨树县| 青海省| 阿勒泰市| 察隅县| 广西| 山东省| 禄劝| 兰州市| 隆安县| 贞丰县| 东光县| 延安市| 唐山市| 中山市| 泸溪县| 河池市| 威远县| 怀柔区| 彭泽县|