初學者加了注釋的,,,,希望能給我提點建意,有意者qq895103559
標簽: 初學者
上傳時間: 2017-09-12
上傳用戶:zhengjian
JSP網上書店系統,jsp加SQL數據庫,能完整運行
上傳時間: 2013-12-15
上傳用戶:windwolf2000
自Internet Explorer 7.0開始,微軟完全改變了密碼保存的方式。以往的讀取軟件不能讀取IE7自動保存的密碼了!
上傳時間: 2017-09-25
上傳用戶:秦莞爾w
是否要先打開ALLEGRO? 不需要(當然你的機器須有CADENCE系統)。生成完封裝后在你的輸出目錄下就會有幾千個器件(全部生成的話),默認輸出目錄為c:\MySym\. Level里面的Minimum, Nominal, Maximum 是什么意思? 對應ipc7351A的ABC封裝嗎? 是的 能否將MOST, NOMINAL, LEAST三種有差別的封裝在命名上也體現出差別? NOMINAL 的名稱最后沒有后綴,MOST的后綴自動添加“M”,LEAST的后綴自動添加“L”,你看看生成的庫名稱就知道了。(直插件以及特別的器件,如BGA等是沒有MOST和LEAST級別的,對這類器件只有NOMINAL) IC焊盤用長方形好像比用橢圓形的好,能不能生成長方形的? 嗯。。。。基本上應該是非直角的焊盤比矩形的焊盤好,我記不得是AMD還是NS還是AD公司專門有篇文檔討論了這個問題,如果沒有記錯的話至少有以下好處:信號質量好、更省空間(特別是緊密設計中)、更省錫量。我過去有一篇帖子有一個倒角焊盤的SKILL,用于晶振電路和高速器件(如DDR的濾波電容),原因是對寬度比較大的矩形用橢圓焊盤也不合適,這種情況下用自定義的矩形倒角焊盤就比較好了---你可以從網上另外一個DDR設計的例子中看到。 當然,我已經在程序中添加了一選擇項,對一些矩形焊盤可以選擇倒角方式. 剛才試了一下,感覺器件的命名的規范性不是太好,另好像不能生成器件的DEVICE文件,我沒RUN完。。。 這個程序的命名方法基本參照IPC-7351,每個人都有自己的命名嗜好,仍是不好統一的;我是比較懶的啦,所以就盡量靠近IPC-7351了。 至于DEVICE,的選項已經添加 (這就是批量程序的好處,代碼中加一行,重新生產的上千上萬個封裝就都有新東西了)。 你的庫都是"-"的,請問用過ALLEGRO的兄弟,你們的FOOTPRINT認"-"嗎?反正我的ALLEGRO只認"_"(下劃線) 用“-”應該沒有問題的,焊盤的命名我用的是"_"(這個一直沒改動過)。 部分絲印畫在焊盤上了。 絲印的問題我早已知道,只是盡量避免開(我有個可配置的SilkGap變量),不過工作量比較大,有些已經改過,有些還沒有;另外我沒有特別費功夫在絲印上的另一個原因是,我通常最后用AUTO-SILK的來合并相關的層,這樣既方便快捷也統一各個器件的絲印間距,用AUTO-SILK的話絲印線會自動避開SOLDER-MASK的。 點擊allegro后命令行出現E- Can't change to directory: Files\FPM,什么原因? 我想你一定是將FPM安裝在一個含空格的目錄里面了,比如C:\Program Files\等等之類,在自定義安裝目錄的時候該目錄名不能含有空格,且存放生成的封裝的目錄名也不能含有空格。你如果用默認安裝的話應該是不會有問題的, 默認FPM安裝在C:\FPM,默認存放封裝的目錄為C:\MYSYM 0.04版用spb15.51生成時.allegro會死機.以前版本的Allegro封裝生成器用spb15.51生成時沒有死機現象 我在生成MELF類封裝的時候有過一次死機現象,估計是文件操作錯誤導致ALLEGRO死機,原因是我沒有找到在skill里面直接生成SHAPE焊盤的方法(FLASH和常規焊盤沒問題), 查了下資料也沒有找到解決方法,所以只得在外部調用SCRIPT來將就一下了。(下次我再查查看),用SCRIPT的話文件訪問比較頻繁(幸好目前MELF類的器件不多). 解決辦法: 1、對MELF類器件單獨選擇生成,其它的應該可以一次生成。 2、試試最新的版本(當前0.05) 請說明運行在哪類器件的時候ALLEGRO出錯,如果不是在MELF附近的話,請告知,謝謝。 用FPM0.04生成的封裝好像文件都比較大,比如CAPC、RES等器件,都是300多K,而自己建的或采用PCB Libraries Eval生成的封裝一般才幾十K到100K左右,不知封裝是不是包含了更多的信息? 我的每個封裝文件包含了幾個文字層(REF,VAL,TOL,DEV,PARTNUMBER等),SILK和ASSEM也是分開的,BOND層和高度信息,還有些定位線(在DISP層),可能這些越來越豐富的信息加大了生成文件的尺寸.你如果想看有什么內容的話,打開所有層就看見了(或REPORT) 非常感謝 LiWenHui 發現的BUG, 已經找到原因,是下面這行: axlDBChangeDesignExtents( '((-1000 -1000) (1000 1000))) 有尺寸空間開得太大,后又沒有壓縮的原因,現在生成的封裝也只有幾十K了,0.05版已經修復這個BUG了。 Allegro封裝生成器0.04生成do-27封裝不正確,生成封裝的焊盤的位號為a,c.應該是A,B或者1,2才對. 呵呵,DIODE通常管腳名為AC(A = anode, C = cathode) 也有用AK 或 12的, 極少見AB。 除了DIODE和極個別插件以及BGA外,焊盤名字以數字為主, 下次我給DIODE一個選擇項,可以選擇AC 或 12 或 AK, 至于TRANSISTER我就不去區分BCE/CBE/ECB/EBC/GDS/GSD/DSG/DGS/SGD/SDG等了,這樣會沒完沒了的,我將對TRANSISTER強制統一以數字編號了,如果用家非要改變,只得在生成庫后手工修改。
標簽: Footprint Maker 0.08 FPM skill
上傳時間: 2018-01-10
上傳用戶:digitzing
心音信號是人體最重要的生理信號之一,包含心臟各個部分如心房、心室、大血管、心血管及各個瓣膜功能狀態的大量生理病理信息。心音信號分析與識別是了解心臟和血管狀態的一種不可缺少的手段。本文針對目前該研究領域中存在的分析方法問題和分類識別技術難點展開了深入的研究,內容涉及心音構成的分析、心音信號特征向量的提取、正常心音信號(NM)和房顫(AF)、主動脈回流(AR)、主動脈狹窄(AS)、二尖瓣回流(MR)4種心臟雜音信號的分類識別。本文的工作內容包括以下5個方面: a)心音信號采集與預處理。本文采用自行研制的帶有錄音機功能的聽診器實現對心音信號的采集。通過對心音信號噪聲分析,選用小波降噪作為心音信號的濾波方法。根據實驗分析,選擇Donoho閾值函數結合多級閾值的方法作為心音信號預處理方案。 b)心音信號時頻分析方法。文中采用5種時頻分析方法分別對心音信號進行了時頻譜特性分析,結果表明:不同的時頻分析方法與待分析心音信號的特性有密切關系,即需要在小的交叉項干擾與高的時頻分辨率之間作綜合的考慮。鑒于此,本文提出了一種自適應錐形核時頻(ATF)分析方法,通過實驗驗證該分布能較好地反映心音信號的時頻結構,其性能優于一般錐形核分布(CKD)以及Choi-Williams分布(CWD)、譜圖(SPEC)等固定核時頻分析方法,從而選擇自應錐形核時頻分析方法進行心音信號分析。 c)心音信號特征向量提取。根據對3M Littmann() Stethoscopes[31]數據庫中標準心音信號的時頻分析結果,提取8組特征數據,通過Fihser降維處理方法提取出了實現分類可視化,且最易于分類的心音信號的2維特征向量,作為心音信號分類的特征向量。 d)心音信號分類方法。根據心音信號特征向量組成的散點圖,研究了支持向量機核函數、多分類支持向量機的選取方法,同時,基于分類的目的 性和可信性,本文提出以分類精度最大為判斷準則的核函數參數與松弛變量的優化方法,建立了心音信號分類的支持向量機模型,選取標準數據庫中NM、AF、AR、AS、MR每類心音信號的80組2維特征向量中每類60組數據作為支持向量機的學習樣本,對余下的每類20組數據進行測試,得到每類的分類精度(Ar)均為100%,同時對臨床上采集的與上述4種同類心臟雜音信號和正常心音信號中每類24個心動周期進行分類實測,分類精度分別為:NM、AF、MR的分類精度均為100%,而AR、AS均為95.83%,驗證了該方法的分類有效性。 e)心音信號分析與識別的軟件系統。本文以MATLAB語言的可視化功能實現了心音信號分析與識別的軟件運行平臺構建,可完成對心音信號的讀取、預處理,繪制時-頻、能量特性的三維圖及兩維等高線圖;同時,利用MATLAB與EXCEL的動態鏈接,實現對心音信號分析數據的存儲以及統計功能;最后,通過對心音信號2維特征向量的分析,實現心音信號的自動識別功能。 本文的研究特色主要體現在心音信號特征向量提取的方法以及多分類支持向量機模型的建立兩方面。 綜上所述,本文從理論與實踐兩方面對心音信號進行了深入的研究,主要是采用自適應錐形核時頻分析方法提取心音信號特征向量,根據心音信號特征向量組成的散點圖,建立心音信號分類的支持向量機模型,并對正常心音信號和4種心臟雜音信號進行了分類研究,取得了較為滿意的分類結果,但由于用于分類的心臟雜音信號種類及數據量尚不足,因此,今后的工作重點是采集更多種類的心臟雜音信號,進一步提高心音信號分類精度,使本文研究成果能最終應用于臨床心臟量化聽診。 關鍵詞:心音信號,小波降噪,非平穩信號,心臟雜音,信號處理,時頻分析,自適應,支持向量機
上傳時間: 2013-04-24
上傳用戶:weixiao99
隨著電力電子技術的發展,高壓換流設備在工業應用中日益廣泛。其核心元件晶閘管(SCR)的電壓與電流越來越高(已達到10KV/10KA以上),應用場合要求也越來越高。在國際上,晶閘管的光控技術發展日益成熟。根據對國內晶閘管技術發展前景和需求的展望,本文采用自供電驅動技術與光控技術相結合,研發光控自供電晶閘管驅動控制板,然后與晶閘管本體相結合即形成光控晶閘管工程化實現模型,其可作為光控晶閘管的替代技術。 在工程應用中,光控晶閘管的典型應用場合為四象限高壓變頻器和國家大型直流輸變電系統等。隨著國家節能工程的實施,高壓變頻器的應用范圍越來越廣泛,已成為工業節能中的重要環節。高壓直流換流系統難度大,技術復雜,要求高,本論文研究的光控晶閘管替代技術只作為其儲備技術之一。本論文以電流源型高壓變頻器作為該光控晶閘管替代技術的應用背景重點闡述。 電流源型高壓變頻器為了提高單機容量,通常是數個SCR串聯使用。隨著系統容量越來越大,裝置對高壓開關器件的要求也越來越高。如果一組串聯SCR中某一個SCR該導通時沒有導通,那么加在該組SCR上的電壓都將加到該SCR上形成過電壓,造成該器件的擊穿損壞,甚至于一組串聯SCR都被燒壞。為了克服上述問題,保證高壓變頻器中串聯晶閘管能夠安全可靠的工作,提高系統可靠性,有必要為晶閘管配備后備驅動系統。本文提出了給SCR驅動電路增設自供電驅動系統——SPDS (Self—Powered Drive System)的解決辦法。SPDS基本功能是通過高位取能電路利用RC緩沖電路中的能量為監測電路和后備觸發電路提供正常工作所需要的能量。它的優點是由于緩沖電路與晶閘管同電位,自供電驅動系統要求的電壓隔離水平可以從幾千伏降低到幾百伏,節省了高壓隔離變壓器,節省了成本和體積,提高了系統可靠性。國外對相關內容已經有了深入研究,并將其應用在高壓變頻器產品中。在國內,目前還沒有查到相關文獻。本文為基于晶閘管的電流源型高壓變頻器設計了一種高壓晶閘管自供電驅動系統,填補了國內空白,為自供電驅動系統的推廣應用和其他高壓開關器件自供電驅動系統的研制提供了參考。 本文詳細介紹了串聯高壓晶閘管驅動系統的要求和RC緩沖電路的工作特 點,進而提出了SPDS的工作原理和具體實現方式,闡述了SPDS各部分組成及其功能。SPDS的核心技術是取能回路和觸發方式的設計。本文在比較各種高壓取能方式和觸發方式優缺點的基礎上,選擇采用RC緩沖取能方式和光纖觸發方式。 論文基于Multisim10仿真軟件,結合高壓晶閘管自供電驅動系統取能電路的原理,對高壓晶閘管自供電驅動系統的核心部分——SPDS取能電路進行了仿真。通過搭建帶SPDS取能電路的單相晶閘管仿真電路和電流源型高壓變頻器前側變流電路的仿真模型,詳細討論了影響RC取能回路正常工作的各種因素。同時,通過設定仿真電路的參數,分析了其工作狀況。根據得到的仿真波形圖,證明了高壓晶閘管自供電驅動系統可以達到有效觸發晶閘管導通的設計目標,具有可行性。 為考察SPDS的實際工作性能,本文搭建了簡易的SPDS低壓硬件實驗平臺,為其高壓條件下的工程化應用打好了基礎。 在論文的最后,對高壓晶閘管自供電驅動系統的發展方向進行了展望。 關鍵詞:高壓變頻器;晶閘管驅動;自供電系統;高壓換流;光控晶閘管
上傳時間: 2013-05-26
上傳用戶:riiqg1989
本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預估器和前饋控制展開研究。為了提高控制器的穩定性和魯棒性,設計了ADRC-Smith預估控制器和前饋ADRC控制器,將其應用于大時滯溫度控制系統,并在此基礎上設計了吹塑機控制系統解決方案,通過大量的理論研究、仿真和實驗,實現了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術和溫度控制的現狀以及溫度控制的特點。 2.研究了ADRC的發展史,深入了解ADRC的原理與優點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數調節理論不完善,阻礙了其廣泛應用。 3.通過MATLAB仿真,得到ADRC參數之間的內在規律,通過將ADRC的參數統一到一個時間因子上,達到簡化調節參數個數的目的,從而降低調試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數調節規律的可行性。 4.自抗擾控制器在大時滯溫控上的應用,以前文獻一般將時滯環節等效成一階慣性環節,這樣就要求增加ADRC的階次,增加了調節參數個數,在參數調節理論不完善的情況下無疑是增加了調試難度。本文將ADRC分別與Smith預估器和前饋控制器相結合,設計了ADRC-Smith預估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應用上的一次創新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結果表明前饋ADRC控制器在穩定性、魯棒性等方面都優于PIDXH控制器。 6.研究了吹塑機控制系統解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。
上傳時間: 2013-04-24
上傳用戶:1234xhb
直流電動機具有優良的調速特性,調速平滑、簡單,且范圍大.同時其過載能力大,能承受頻繁的沖擊負載,廣泛應用于切削機床、造紙機等高性能可控電力拖動領域. 以往直流調速系統控制器采用分立元件,其故障率高,穩定性差,技術落后,很難滿足生產的需要.隨著計算機技術及通信技術的發展,數字化直流調速系統克服了這一不足,成為直調系統的主流. 本文設計的系統以DSP為主控芯片,監控系統控制芯片使用P89C669單片機,通過上下位機的數據通訊,實現系統參數設計和調節的數字化.下面是具體工作闡述: 1.設計了電封閉直流調速系統的硬件和軟件,完成兩臺同軸電機的電封閉實驗. 2.主電路使用三菱公司的IPM-PS21867作為功率輸出模塊,同時設計了驅動保護電路、控制電路以及通信保護電路. 3.采用PWM控制方式,編寫了系統的軟件.主要包括主程序、通訊顯示程序以及中斷服務子程序. 4.完成了樣機的整體布局和調試,實現了系統的雙閉環控制. 5.針對由于負載、轉動慣量等的變化影響系統的調速性能,本文基于模型參考自適應控制原理,給出了雙閉環調速系統自適應的Narendra方案的具體實現,通過仿真驗證方案的可行性.
上傳時間: 2013-04-24
上傳用戶:kennyplds
本文的目的在于設計一個自適應噪音抵消系統,使其能消除含噪語音信號中的背景噪音,達到提高語音信號質量的目的.主要工作分為兩大部分.本文在第一部分介紹了自適應數字濾波器的基本理論思想,具體闡述了自適應噪聲抵消系統基本原理,并對自適應噪聲抵消系統的指標、抵消性能進行了計算分析.自適應濾波器的算法是整個系統的核心,在第一部分中,對兩種最基本的自適應算法,進行了詳細的介紹和分析,并針對兩種算法的優缺點進行了詳細的比較.這一部分中最關鍵的是對設計的噪聲抵消系統進行計算機仿真,驗證系統設計的合理性和算法的正確性.通過對自適應噪聲抵消器的MATLAB仿真及對仿真圖形的分析,驗證了系統設計和自適應算法的可行性.第二部分主要完成自適應噪聲抵消系統的硬件設計和軟件編程.在第一部分計算機仿真分析的基礎上,利用高速信號處理芯片DSP(TMS320LF2407)設計了一個噪聲干擾抵消系統,在高速信號處理芯片(TMS320LF2407)上開發實現了自適應LMS算法.
標簽: DSP
上傳時間: 2013-06-28
上傳用戶:zklh8989
隨著數字視頻廣播的發展,觀眾將會面對越來越多綜合或專門頻道的選擇,欣賞到更高品質,更多服務的節目。而廣播業者則要為這些節目的版權購買,制作而承受更高的成本,單純的廣告收入已經不夠。要求對用戶收取一定的收視費用,而另一方面,調查也顯示用戶是愿意預付一定費用以獲得更好服務的。條件接受系統(Conditional Access system)就是為了商業目的而對某些廣播服務實施接入控制,決定一個數字接受設備能否將特定的廣播節目展現給最終用戶的系統。CA技術要求既能使用戶自由選擇收看節目又能保護廣播業者的利益,確算只有已支付了或即將支付費用的用戶才能收看到所選的電視節目。在數字電視領域中,CA系統無疑將成為發展新服務的必需條件。但是在不同的運營商可能會使用不同的CA系統,在不同的CA系統之間進行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設備中應集成相應的解擾模塊。在我國國家標準--數字電視條件接收系統GY/Z 175-2001的附錄H中有詳細的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。可以說,FPGA芯片是小批量系統提高系統集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統的目的和組成,FPGA的結構和原理,優勢。然后介紹了利用FPGA來實現CA系統主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結構,軟件仿真,劃分硬件模塊,硬件性能分析,驗證平臺構建,硬件實現等。 然后對以上各個部分做詳細的闡述。同時為了指導FPGA設計,給出了FPGA的結構和原理與FPGA設計的基本原則、設計的基本技巧、設計的基本流程; 最后給出了該加擾系統的測試與驗證方法以及驗證和測試結果。
上傳時間: 2013-06-22
上傳用戶:chongchong2016