亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多頻信號

  • 多層PCB設計經驗

    PCB設計經驗,多層PCB設計經驗。

    標簽: PCB 多層 設計經驗

    上傳時間: 2013-10-26

    上傳用戶:xinhaoshan2016

  • 基于FPGA的無人機多路視頻監控系統設計

    為了能實時監控無人機的狀態和提高無人機的安全可靠性,本設計利用FPGA高速率、豐富的片上資源和靈活的設計接口,設計了一套無人機多路監控系統。該監控系統具備了將處于無人機不同位置的攝像機所采集的視頻信息,傳送給地面站控制設備,并在同一臺顯示器上實現同步顯示的功能。仿真結果表明,該系統可以很好的保證監控視頻的實時性、和高清度,確保無人機完成偵查任務。

    標簽: FPGA 無人機 多路 視頻監控

    上傳時間: 2013-10-24

    上傳用戶:baiom

  • 基于FPGA的多功能LCD顯示控制器設計

    通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設計.所設計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數配置便可以驅動LCD1602/LCD12864模塊實現字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.

    標簽: FPGA LCD 多功能 顯示控制器

    上傳時間: 2015-01-01

    上傳用戶:wwwwwen5

  • 中興通訊硬件巨作:信號完整性基礎知識

    中興通訊硬件一部巨作-信號完整性 近年來,通訊技術、計算機技術的發展越來越快,高速數字電路在設計中的運用越來 越多,數字接入設備的交換能力已從百兆、千兆發展到幾十千兆。高速數字電路設計對信 號完整性技術的需求越來越迫切。 在中、 大規模電子系統的設計中, 系統地綜合運用信號完整性技術可以帶來很多好處, 如縮短研發周期、降低產品成本、降低研發成本、提高產品性能、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設計工程師需要 通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干擾能力精確分配給各種 噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗干擾能力,保證產品性能的可靠 實現。 為了滿足中興上研一所的科研需要, 我們在去年和今年關于信號完整性技術合作的基 礎上,克服時間緊、任務重的困難,編寫了這份硬件設計培訓系列教材的“信號完整性” 部分。由于我們的經驗和知識所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評指正。 本教材的對象是所內硬件設計工程師, 針對我所的實際情況, 選編了第一章——導論、 第二章——數字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統設計, 相信會給大家帶來益處。同時,也希望通過我們的不懈努力能消除大家在信號完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導和幫助,尤其在審稿時提出了很多建設性的意見,在此一并致謝!

    標簽: 中興通訊 硬件 信號完整性 基礎知識

    上傳時間: 2013-11-03

    上傳用戶:奇奇奔奔

  • 基于FPGA的視頻圖像畫面分割器的設計

      系統結構如 圖 1所示 , 從 系統 結 構圖可 以看 出 , 系統主要包括視頻信 號輸入模塊 , 視頻信號處 理模 塊和視頻信號輸出模塊等 3個部分組成。各個模塊主要功能為: 視頻輸入模塊 將 采 集 的 多路 視 頻 信 號 轉 換成 數 字 信 號 送 到F P GA; 視頻處理模塊主要有F P GA 完成 ,根據 需要 對輸入 的數字視頻信號進行處理 ; 視頻輸 出模塊將 F P GA處理后的信號轉換成模擬信號輸出到顯示器。

    標簽: FPGA 視頻圖像 畫面分割器

    上傳時間: 2013-11-09

    上傳用戶:xiaoyunyun

  • 怎樣使用Nios II處理器來構建多處理器系統

    怎樣使用Nios II處理器來構建多處理器系統 Chapter 1. Creating Multiprocessor Nios II Systems Introduction to Nios II Multiprocessor Systems . . . . . . . . . . . . . . 1–1 Benefits of Hierarchical Multiprocessor Systems  . . . . . . . . . . . . . . . 1–2 Nios II Multiprocessor Systems . . . . . . . . . . . . . . . . . . . .  . . . . . . . . . . . . . 1–2 Multiprocessor Tutorial Prerequisites   . . . . . . . . . . .  . . . . . . . . . . . . 1–3 Hardware Designs for Peripheral Sharing   . . . . . . . . . . . .. . . . . . . . 1–3 Autonomous Multiprocessors   . . . . . . . . . . . . . . . . . . . . . .  . . . . . . . 1–3 Multiprocessors that Share Peripherals . . . . . . . . . . . . . . . . . . . . . . 1–4 Sharing Peripherals in a Multiprocessor System   . . . . . . . . . . . . . . . . . 1–4 Sharing Memory  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–6 The Hardware Mutex Core  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–7 Sharing Peripherals   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . 1–8 Overlapping Address Space  . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–8 Software Design Considerations for Multiple Processors . . .. . . . . 1–9 Program Memory  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–9 Boot Addresses  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. 1–13 Debugging Nios II Multiprocessor Designs  . . . . . . . . . . . . . . . .  1–15 Design Example: The Dining Philosophers’ Problem   . . . . .. . . 1–15 Hardware and Software Requirements . . . . . . . . . . . . . . . .. . . 1–16 Installation Notes  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–17 Creating the Hardware System   . . . . . . . . . . . . . . .. . . . . . 1–17 Getting Started with the multiprocessor_tutorial_start Design Example   1–17 Viewing a Philosopher System   . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . 1–18 Philosopher System Pipeline Bridges  . . . . . . . . . . . . . . . . . . . . . 1–19 Adding Philosopher Subsystems   . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–21 Connecting the Philosopher Subsystems  . . . . . . . . . . . . .. . . . . 1–22 Viewing the Complete System . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–27 Generating and Compiling the System   . . . . . . . . . . . . . . . . . .. 1–28

    標簽: Nios 處理器 多處理器

    上傳時間: 2013-11-21

    上傳用戶:lo25643

  • 基于FPGA的多路視頻合成系統的設計

      摘 要:研究一種基于FPGA的多路視頻合成系統。系統接收16路ITU656格式的視頻數據,按照畫面分割的要求對視頻數據流進行有效抽取和幀合成處理,經過視頻編碼芯片轉換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統利用FPGA的高速并行處理能力的優勢,應用靈活的的多路視頻信號的合成技術和數字圖像處理算法,實現實時處理多路視頻數據。

    標簽: FPGA 多路 視頻合成

    上傳時間: 2013-11-21

    上傳用戶:pei5

  • 多層線路板設計

    多層線路板設計

    標簽: 多層 線路板設計

    上傳時間: 2013-11-20

    上傳用戶:love1314

  • 用FPGA設計多功能數字鐘

    用FPGA設計多功能數字鐘

    標簽: FPGA 多功能 數字

    上傳時間: 2013-10-27

    上傳用戶:ommshaggar

  • 基于LPC2138的AES3數字音頻接口設計

         隨著數字音頻技術的不斷發展,數字化音頻設備已廣泛應用于廣播電視節目領域。鑒于專業數字音頻設備越來越多地需求,以及專用接收發送設備的復雜性,本設計采用Philips公司的ARM7控制芯片LPC2138結合音響設備專用芯片,設計一個簡單的AES/EBU(AES3)數字音頻收發系統,實現了專業AES3數字音頻的接收與發送。實驗顯示,在輸入1 kHz,24 dBu時,本設計的總諧波失真小于0.005%,信噪比大于90 dBu。  

    標簽: 2138 AES3 LPC 數字音頻

    上傳時間: 2013-10-20

    上傳用戶:王慶才

主站蜘蛛池模板: 阳东县| 思茅市| 玛曲县| 水城县| 大英县| 滦平县| 故城县| 新竹市| 依安县| 西昌市| 南通市| 枞阳县| 武安市| 迁西县| 连城县| 澄城县| 大城县| 区。| 平陆县| 晋江市| 鄂托克旗| 长汀县| 岳阳市| 崇州市| 阿拉尔市| 浦东新区| 新平| 长白| 苏尼特左旗| 连江县| 沭阳县| 星座| 崇义县| 曲水县| 华宁县| 四平市| 黎川县| 平阴县| 长泰县| 手机| 兴海县|