亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多跳組播

  • 基于FPGA的精確時鐘同步方法研究.rar

    在工業(yè)控制領(lǐng)域,多種現(xiàn)場總線標(biāo)準(zhǔn)共存的局面從客觀上促進(jìn)了工業(yè)以太網(wǎng)技術(shù)的迅速發(fā)展,國際上已經(jīng)出現(xiàn)了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多種工業(yè)以太網(wǎng)協(xié)議。將傳統(tǒng)的商用以太網(wǎng)應(yīng)用于工業(yè)控制系統(tǒng)的現(xiàn)場設(shè)備層的最大障礙是以太網(wǎng)的非實時性,而實現(xiàn)現(xiàn)場設(shè)備間的高精度時鐘同步是保證以太網(wǎng)高實時性的前提和基礎(chǔ)。 IEEE 1588定義了一個能夠在測量和控制系統(tǒng)中實現(xiàn)高精度時鐘同步的協(xié)議——精確時間協(xié)議(Precision Time Protocol)。PTP協(xié)議集成了網(wǎng)絡(luò)通訊、局部計算和分布式對象等多項技術(shù),適用于所有通過支持多播的局域網(wǎng)進(jìn)行通訊的分布式系統(tǒng),特別適合于以太網(wǎng),但不局限于以太網(wǎng)。PTP協(xié)議能夠使異質(zhì)系統(tǒng)中各類不同精確度、分辨率和穩(wěn)定性的時鐘同步起來,占用最少的網(wǎng)絡(luò)和局部計算資源,在最好情況下能達(dá)到系統(tǒng)級的亞微級的同步精度。 基于PC機(jī)軟件的時鐘同步方法,如NTP協(xié)議,由于其實現(xiàn)機(jī)理的限制,其同步精度最好只能達(dá)到毫秒級;基于嵌入式軟件的時鐘同步方法,將時鐘同步模塊放在操作系統(tǒng)的驅(qū)動層,其同步精度能夠達(dá)到微秒級。現(xiàn)場設(shè)備間微秒級的同步精度雖然已經(jīng)能滿足大多數(shù)工業(yè)控制系統(tǒng)對設(shè)備時鐘同步的要求,但是對于運動控制等需求高精度定時的系統(tǒng)來說,這仍然不夠。基于嵌入式軟件的時鐘同步方法受限于操作系統(tǒng)中斷響應(yīng)延遲時間不一致、晶振頻率漂移等因素,很難達(dá)到亞微秒級的同步精度。 本文設(shè)計并實現(xiàn)了一種基于FPGA的時鐘同步方法,以IEEE 1588作為時鐘同步協(xié)議,以Ethernet作為底層通訊網(wǎng)絡(luò),以嵌入式軟件形式實現(xiàn)TCP/IP通訊,以數(shù)字電路形式實現(xiàn)時鐘同步模塊。這種方法充分利用了FPGA的特點,通過準(zhǔn)確捕獲報文時間戳和動態(tài)補(bǔ)償晶振頻率漂移等手段,相對于嵌入式軟件時鐘同步方法實現(xiàn)了更高精度的時鐘同步,并通過實驗驗證了在以集線器互連的10Mbps以太網(wǎng)上能夠達(dá)到亞微秒級的同步精度。

    標(biāo)簽: FPGA 時鐘同步 方法研究

    上傳時間: 2013-08-04

    上傳用戶:hn891122

  • 基于RS-485的多點數(shù)據(jù)采集與顯示系統(tǒng).rar

    基于RS-485的多點數(shù)據(jù)采集與顯示系統(tǒng)。

    標(biāo)簽: 485 RS 多點

    上傳時間: 2013-05-24

    上傳用戶:huql11633

  • 基于FPGA的多路脈沖時序控制電路設(shè)計與實現(xiàn).rar

    在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進(jìn)行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復(fù)頻率等方便可調(diào)。為此,本論文基于FPGA設(shè)計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設(shè)計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實現(xiàn)方法,以及如何利用VHDL語言實現(xiàn)硬件電路軟件化設(shè)計的技巧與方法,給出了整個系統(tǒng)設(shè)計的原理與實現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實現(xiàn),并由此設(shè)計了FPGA所需電源系統(tǒng)。給出了配置電路設(shè)計、數(shù)據(jù)通信及接口電路的實現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達(dá)到10ns,最大寬度可達(dá)到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。

    標(biāo)簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • 串口調(diào)試助手用戶手冊

    TKS_COM串口調(diào)試助手在具備一般串口調(diào)試助手功能的同時增加了對多串口的實時監(jiān)控、橋接、多播和數(shù)據(jù)過濾等功能。

    標(biāo)簽: 串口 調(diào)試助手 用戶手冊

    上傳時間: 2013-04-24

    上傳用戶:dct灬fdc

  • 多功能EDA仿真/教學(xué)實驗系統(tǒng)

    多功能EDA仿真/教學(xué)實驗系統(tǒng)產(chǎn)品簡介北京普立華電子科技有限公司研發(fā)部提供核心模塊-單片機(jī)系統(tǒng)核心模塊-CPLD核心模塊-FP

    標(biāo)簽: EDA 多功能 仿真 教學(xué)實驗系統(tǒng)

    上傳時間: 2013-05-26

    上傳用戶:rocwangdp

  • SmartSOPC 多功能教學(xué)實驗開發(fā)平臺

    SmartSOPC 多功能教學(xué)實驗開發(fā)平臺――產(chǎn)品特性及技術(shù)參數(shù)概述:SmartSOPC 多功能教學(xué)實驗開發(fā)平臺集眾多種功能于一體,是SOPC

    標(biāo)簽: SmartSOPC 多功能 教學(xué)實驗 開發(fā)平臺

    上傳時間: 2013-06-07

    上傳用戶:lunshaomo

  • 基于FPGA實現(xiàn)數(shù)控步進(jìn)電機(jī)多軸連動

    數(shù)控系統(tǒng)在工礦領(lǐng)域已得到廣泛應(yīng)用,計算機(jī)數(shù)控系統(tǒng)通過對數(shù)字化信息的處理和運算,并轉(zhuǎn)化成脈沖信號,實現(xiàn)對步進(jìn)電機(jī)的控制,進(jìn)而控制數(shù)控機(jī)床動作和零件加工。隨著嵌入式技術(shù)的發(fā)展,我們可以設(shè)計規(guī)模更小,成本更低,功能更特定的嵌入式系統(tǒng)來完成傳統(tǒng)計算機(jī)數(shù)控系統(tǒng)所完成的工作。 步進(jìn)電機(jī)以其精度高、控制靈活、定位準(zhǔn)確、起停迅速、工作可靠、能直接接受數(shù)字信號的特點,成為數(shù)控系統(tǒng)中的重要執(zhí)行部件。然而根據(jù)步進(jìn)電機(jī)的特性,必須要采取適當(dāng)而有效的升降速控制策略,特別是在多電機(jī)連動的系統(tǒng)中,對多個電機(jī)連動的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動的速度控制和脈沖分配的優(yōu)化算法,以及其在基于FPGA和ARM配合的高速數(shù)控雕刻機(jī)控制系統(tǒng)中的實現(xiàn)。 在本文中還可以看見,為了減小本系統(tǒng)中主控MCU的壓力,作者還將利用FPGA來設(shè)計一個針對多電機(jī)連動的速度控制和脈沖分配優(yōu)化算法的外圍定制控制器。 最終實驗結(jié)果表明,作者所提出的優(yōu)化算法及其在本系統(tǒng)的實現(xiàn)方案,完全達(dá)到客戶所提出的高速數(shù)控雕刻機(jī)控制系統(tǒng)的各項設(shè)計性能指標(biāo)。

    標(biāo)簽: FPGA 數(shù)控 步進(jìn)電機(jī)

    上傳時間: 2013-07-02

    上傳用戶:dreamboy36

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實現(xiàn)

    現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達(dá)通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達(dá)脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術(shù)指標(biāo)完全滿足實用系統(tǒng)的設(shè)計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進(jìn)行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進(jìn)處理板和輸出板。

    標(biāo)簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 基于WEB實現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價值。然后本文重點介紹了該采集系統(tǒng)的硬件設(shè)計原理和軟件設(shè)計框架,實現(xiàn)實時嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計方法,將部分軟件的功能改由硬件實現(xiàn),從邏輯上大大簡化了嵌入式軟件的設(shè)計。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時間: 2013-04-24

    上傳用戶:yaohe123

  • 基于WEB實現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價值。然后本文重點介紹了該采集系統(tǒng)的硬件設(shè)計原理和軟件設(shè)計框架,實現(xiàn)實時嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計方法,將部分軟件的功能改由硬件實現(xiàn),從邏輯上大大簡化了嵌入式軟件的設(shè)計。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時間: 2013-05-30

    上傳用戶:1193169035

主站蜘蛛池模板: 四川省| 利津县| 湘阴县| 长阳| 东乌| 龙南县| 凤台县| 资中县| 华坪县| 绵竹市| 庆元县| 本溪| 嘉善县| 伊金霍洛旗| 酒泉市| 蓬莱市| 山西省| 大丰市| 芜湖市| 信阳市| 隆德县| 都安| 奎屯市| 宝丰县| 永春县| 阳曲县| 会泽县| 萝北县| 九寨沟县| 琼中| 和田市| 新巴尔虎左旗| 特克斯县| 漳州市| 东阳市| 广南县| 微山县| 邯郸县| 新兴县| 禄劝| 醴陵市|