亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多費(fèi)(fèi)率電能表

  • 基于ZIGBEE的嵌入式自動抄表系統(tǒng)的研究.rar

    近年來,近距離無線傳輸技術(shù)是發(fā)展最快、最引入注目的技術(shù),而ZigBee恰恰是填補(bǔ)了低速率無線通信技術(shù)的空缺,與其他標(biāo)準(zhǔn)在應(yīng)用上相得益彰。它專注于近距離傳輸,成本低、同時(shí)入門檻也低,雖然其出現(xiàn)較晚,但目前已經(jīng)得到人們越來越多的關(guān)注,成為無線技術(shù)研究的一個(gè)新熱點(diǎn)。 本文在詳細(xì)分析了傳統(tǒng)的抄表方式和無線抄表系統(tǒng)的發(fā)展?fàn)顩r以及相關(guān)的無線數(shù)據(jù)傳輸技術(shù)的基礎(chǔ)上,提出了基于ZigBee技術(shù)的無線抄表系統(tǒng)的方案。論文在研究ZigBee組網(wǎng)技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于ZigBee開發(fā)平臺的無線嵌入式抄表系統(tǒng),編寫了相應(yīng)的軟件,完成了相應(yīng)的調(diào)試和分析,并進(jìn)行了系統(tǒng)的可靠性、實(shí)時(shí)性和安全性等問題分析。為了減少系統(tǒng)由于節(jié)點(diǎn)路由而造成的功耗損耗過大的問題,本文在組網(wǎng)應(yīng)用過程中采用Tree+AODVjr的路由算法,從而保持系統(tǒng)能夠保持較小功耗的情況下進(jìn)行數(shù)據(jù)的多跳路由,同時(shí)以ARM S3C2410為核心實(shí)現(xiàn)了基站設(shè)計(jì),實(shí)現(xiàn)小區(qū)電表數(shù)據(jù)的集中采集,并通過GPRS/GSM模塊實(shí)現(xiàn)基站和抄表中心的數(shù)據(jù)傳輸和實(shí)時(shí)控制,在此基礎(chǔ)上,對抄表系統(tǒng)軟件也進(jìn)行了相應(yīng)的設(shè)計(jì)。 通過單點(diǎn)對單點(diǎn)、星形網(wǎng)絡(luò)數(shù)據(jù)傳輸實(shí)驗(yàn),取得了相應(yīng)的實(shí)驗(yàn)數(shù)據(jù),對于協(xié)議的特點(diǎn)、系統(tǒng)可靠性和功耗情況有了整體把握,為今后ZigBee技術(shù)的進(jìn)一步研究和應(yīng)用打下了堅(jiān)實(shí)基礎(chǔ)。 實(shí)驗(yàn)結(jié)果顯示,本文提出的方案切實(shí)可行,并且采用ZigBee技術(shù)具有節(jié)約資源、操作方便、可靠性高而且易于管理等特點(diǎn),基站和系統(tǒng)利用較為成熟的GPRS/GSM網(wǎng)絡(luò)技術(shù)進(jìn)行通訊,既滿足了實(shí)時(shí)性要求,又降低了成本。

    標(biāo)簽: ZIGBEE 嵌入式 自動抄表系統(tǒng)

    上傳時(shí)間: 2013-06-27

    上傳用戶:kjgkadjg

  • 級聯(lián)多電平變頻器測控系統(tǒng)的設(shè)計(jì).rar

    多電平逆變器中每個(gè)功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實(shí)現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實(shí)現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢的多電平拓?fù)浣Y(jié)構(gòu)一級聯(lián)多電平變頻器作為研究對象,完成了其拓?fù)浣Y(jié)構(gòu)、控制策略及測控系統(tǒng)的設(shè)計(jì)。 @@ 首先,對多電平變頻器的研究意義,國內(nèi)外現(xiàn)狀進(jìn)行了分析,比較了三種成熟拓?fù)浣Y(jié)構(gòu)的特點(diǎn),得出了級聯(lián)型多電平變頻器的優(yōu)點(diǎn),從而將其作為研究對象。對比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進(jìn)行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯(lián)單元個(gè)數(shù)與載波移相角的關(guān)系和調(diào)制比對輸出電壓的影響;完成了級聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計(jì),包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計(jì)、檢測(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計(jì)、通信電路的設(shè)計(jì)等。用Labwindows/CVI實(shí)現(xiàn)了上位機(jī)界面的編寫,實(shí)現(xiàn)了開關(guān)機(jī)、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測、電流軟件濾波、諧波分析。編寫了下位機(jī)DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(QEP)以及部分控制程序。 @@ 最后,在實(shí)驗(yàn)臺上完成硬件和軟件的調(diào)試,成功的實(shí)現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動異步電機(jī)進(jìn)行了空載變頻試驗(yàn),測控界面能準(zhǔn)確的與下位機(jī)進(jìn)行通信,快捷的給定各種控制命令,并能實(shí)時(shí)的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實(shí)驗(yàn)調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測控界面

    標(biāo)簽: 級聯(lián) 電平變頻器 測控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:米卡

  • 能饋式交流電子模擬負(fù)載的研究.rar

    隨著電力電子技術(shù)的發(fā)展,各類電力電子裝置應(yīng)運(yùn)而生,這些產(chǎn)品在出廠前需要根據(jù)不同的需要進(jìn)行相應(yīng)的測試和校驗(yàn)。傳統(tǒng)的負(fù)載測試存在著能耗大、靈活性差等諸多缺點(diǎn),已經(jīng)越來越不能滿足各種測試場合的要求,特別是一些要求用動態(tài)變化的負(fù)載、非線性負(fù)載、具有負(fù)阻特性的負(fù)載以及有源負(fù)載等測試場合。因此針對這一問題,本文利用電力電子技術(shù)結(jié)合計(jì)算機(jī)技術(shù)、控制技術(shù)等設(shè)計(jì)了一種通用的交流電子負(fù)載模擬裝置,以滿足各種測試場合的要求。 @@ 交流電子負(fù)載是一種可以模擬真實(shí)負(fù)載的電力電子裝置,它不但可以模擬傳統(tǒng)的線性負(fù)載,也可以模擬各種非線性負(fù)載、有源負(fù)載等其他形式的負(fù)載。目前國內(nèi)外對電子負(fù)載的研究還不成熟,有些是使交流電源按照一定的功率放電,但是輸出電流卻與真實(shí)負(fù)載測試下的電流有較大的差別;而有些雖然能夠準(zhǔn)確控制電源的放電電流取得和真實(shí)負(fù)載一樣的效果,但試驗(yàn)電能完全被消耗掉,造成很大的浪費(fèi)。本文研究的新型交流電子負(fù)載克服了以上電子負(fù)載方案的缺點(diǎn),可以滿足各種試驗(yàn)場合的測試需求,能夠在很大程度上減少能量浪費(fèi),豐富試驗(yàn)樣式且節(jié)約試驗(yàn)成本。 @@ 本文分析了能饋式交流電子負(fù)載的模擬原理,確定了采用中間直流環(huán)節(jié)的交-直-交主電路結(jié)構(gòu),其一端接待測交流電源,另一端接低壓交流電網(wǎng)。前級負(fù)載模擬環(huán)節(jié)和后級能量回饋環(huán)節(jié)均采用可四象限運(yùn)行的電壓型PWM(Pulse Width Modulation)變換器。負(fù)載模擬環(huán)節(jié)直接與待測電源連接,采用電流滯環(huán)瞬時(shí)值比較方式,使電源輸出的實(shí)際電流信號準(zhǔn)確、快速的跟蹤其指令電流信號值,使得電子負(fù)載對待測電源呈現(xiàn)設(shè)定的負(fù)載形式,完成電子負(fù)載的模擬功能;能量回饋環(huán)節(jié)與電網(wǎng)連接,通過控制輸出電流與電網(wǎng)電壓同頻、同相位,實(shí)現(xiàn)試驗(yàn)電能的單位功率因數(shù)回饋電網(wǎng)的目的,變換器的控制采用常規(guī)的雙閉環(huán)控制方式,電流內(nèi)環(huán)控制實(shí)際電流跟蹤指令值的變化,電壓外環(huán)通過控制輸出電流的大小使直流側(cè)母線電壓穩(wěn)定為設(shè)定指令值。 @@ 電子負(fù)載系統(tǒng)在負(fù)載模擬部分通過人機(jī)接口設(shè)定具體負(fù)載形式和負(fù)載屬性,為了更加準(zhǔn)確快速的得到電流指令信號值,文中采用更加直接的數(shù)值計(jì)算方 法,由數(shù)字信號處理器實(shí)時(shí)計(jì)算出該給定負(fù)載模式下的指令電流值。使用交流小信號分析法得到了系統(tǒng)的頻域方塊圖,并對主電路元件參數(shù)以及調(diào)節(jié)器進(jìn)行了優(yōu)化設(shè)計(jì)。針對大功率開關(guān)管開關(guān)頻率存在的限制,本文提出了幾種提高電流跟蹤精度的改進(jìn)方法,取得了良好的效果。整個(gè)系統(tǒng)在PSIM平臺上進(jìn)行了不同工作模式下的仿真,仿真結(jié)果表明方案切實(shí)可行。最后依據(jù)仿真方案設(shè)計(jì)基于TMS320F2812的控制系統(tǒng)和功率電路,使用PROTEL軟件進(jìn)行了原理圖的繪制。@@關(guān)鍵詞:電子負(fù)載;能量回饋;電壓型變換器;滯環(huán)PWM電流控制;雙閉環(huán);PWM整流器

    標(biāo)簽: 能饋式 交流電子 模擬負(fù)載

    上傳時(shí)間: 2013-05-26

    上傳用戶:saharawalker

  • 三相橋式整流的功率因數(shù)校正技術(shù)的研究.rar

    隨著電力電子技術(shù)的發(fā)展,交流電源系統(tǒng)的電能質(zhì)量問題受到越來越多的關(guān)注。傳統(tǒng)的整流環(huán)節(jié)廣泛采用二極管不控整流和晶閘管相控整流電路,向電網(wǎng)注入了大量的諧波及無功,造成了嚴(yán)重的污染。提高電網(wǎng)側(cè)功率因數(shù)以及降低輸入電流諧波成為一個(gè)研究熱點(diǎn)。功率因數(shù)校正技術(shù)是減小用電設(shè)備對電網(wǎng)造成的諧波污染,提高功率因數(shù)的一項(xiàng)有力措施。本文所做的主要工作包括以下幾部分: 1.分析了單位功率因數(shù)三相橋式整流的工作原理,這種整流拓?fù)鋸墓ぷ髟砩峡梢苑殖蓛刹糠郑汗β室驍?shù)補(bǔ)償網(wǎng)絡(luò)和常規(guī)整流網(wǎng)絡(luò)。在此基礎(chǔ)上,為整流電路建立了精確的數(shù)學(xué)模型。 2.這種單位功率因數(shù)三相橋式整流的輸入電感是在額定負(fù)載下計(jì)算出的,當(dāng)負(fù)載發(fā)生變化時(shí),其功率因數(shù)會降低。針對這種情況,提出了一種新的控制方法。常規(guī)整流網(wǎng)絡(luò)向電網(wǎng)注入的諧波可以由功率因數(shù)補(bǔ)償網(wǎng)絡(luò)進(jìn)行補(bǔ)償,所以輸入功率因數(shù)相應(yīng)提高。負(fù)載消耗的有功由電網(wǎng)提供,補(bǔ)償網(wǎng)絡(luò)既不消耗有功也不提供任何有功。根據(jù)功率平衡理論,可以確定參考補(bǔ)償電流。雙向開關(guān)的導(dǎo)通和關(guān)斷由滯環(huán)電流控制確定。在這一方法的控制下,雙向開關(guān)工作在高頻下,因此輸入電感值相應(yīng)降低。仿真和實(shí)驗(yàn)結(jié)果都表明:新的控制方法下,負(fù)載變化時(shí),輸入電流仍接近于正弦,功率因數(shù)接近1。 3.根據(jù)IEEE-519標(biāo)準(zhǔn)對諧波電流畸變率的要求,為單位功率因數(shù)三相橋式整流提出了另一種控制方法。該方法綜合考慮單次諧波電流畸變率、總諧波畸變率、功率因數(shù)、有功消耗等性能指標(biāo),并進(jìn)行優(yōu)化,推導(dǎo)出最優(yōu)電流補(bǔ)償增益和相移。將三相負(fù)載電流通過具有最優(yōu)電流補(bǔ)償增益和相移的電流補(bǔ)償濾波器,得到補(bǔ)償后期望的電網(wǎng)電流,驅(qū)動雙向開關(guān)導(dǎo)通和關(guān)斷。仿真和實(shí)驗(yàn)都收到了滿意的效果,使這一整流橋可以工作在較寬的負(fù)載范圍內(nèi)。 4.單位功率因數(shù)三相橋式整流中直流側(cè)電容電壓隨負(fù)載的波動而波動,為提高其動、靜態(tài)性能,將簡單自適應(yīng)控制應(yīng)用到了直流側(cè)電容電壓的控制中,并提出利用改進(jìn)的二次型性能指標(biāo)修改自適應(yīng)參數(shù)的方法,可以在實(shí)現(xiàn)對參考模型跟蹤的同時(shí)又不使控制增量過大,與常規(guī)的PI型簡單自適應(yīng)控制相比在適應(yīng)律的計(jì)算中引入了控制量的增量和狀態(tài)誤差在k及k+1時(shí)刻的采樣值。利用該方法為直流側(cè)電壓設(shè)計(jì)了控制器,并進(jìn)行了仿真與實(shí)驗(yàn)研究,結(jié)果表明與PI型適應(yīng)律相比,新的控制器能提高系統(tǒng)的動態(tài)響應(yīng)性能,負(fù)載變化時(shí)系統(tǒng)的魯棒性更強(qiáng)。

    標(biāo)簽: 三相橋式 整流 功率因數(shù)

    上傳時(shí)間: 2013-06-15

    上傳用戶:WS Rye

  • 基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì).rar

    工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們曰益意識到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國內(nèi)外研究的一大熱點(diǎn)。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來越多的控制策略通過數(shù)字信號處理器(DSP)得以實(shí)現(xiàn)。數(shù)字控制的特有優(yōu)點(diǎn):簡化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問題,控制靈活且易實(shí)現(xiàn)先進(jìn)控制等,使得所設(shè)計(jì)的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開關(guān)電源產(chǎn)品設(shè)計(jì)的潮流。 本文首先給出了幾種常見的三相功率因數(shù)校正方案,并對其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點(diǎn)及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì)理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計(jì)方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過瞬時(shí)值控制獲得快速的動態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時(shí)值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對系統(tǒng)進(jìn)行仿真,驗(yàn)證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計(jì)。對于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號混合仿真,仿真比較難以實(shí)現(xiàn)。一是因?yàn)槟P碗y以建立二是即使建立起一個(gè)模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過簡化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗(yàn)證設(shè)計(jì)方法和設(shè)計(jì)參數(shù)的正確性。

    標(biāo)簽: DSP 三相 有源功率因數(shù)校正

    上傳時(shí)間: 2013-05-31

    上傳用戶:wengtianzhu

  • 基于FPGA的多路數(shù)字視頻光纖傳輸系統(tǒng)的研究與設(shè)計(jì).rar

    隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號

    標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:zxh1986123

  • 基于FPGA利用FFT算法實(shí)現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導(dǎo)航系統(tǒng)的建設(shè),衛(wèi)星導(dǎo)航的應(yīng)用將普及到各個(gè)行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導(dǎo)航接收機(jī)的研究與設(shè)計(jì)是該領(lǐng)域的一個(gè)研究熱點(diǎn)。在接收機(jī)的設(shè)計(jì)中,對于成熟技術(shù)將利用ASIC芯片進(jìn)行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機(jī)技術(shù),特別是在需要利用接收機(jī)平臺進(jìn)行提高接收機(jī)性能研究時(shí),利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進(jìn)行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進(jìn)行了其中一個(gè)捕獲通道的設(shè)計(jì)和實(shí)現(xiàn)。 GPS信號捕獲時(shí)間是影響GPS接收機(jī)性能的一個(gè)關(guān)鍵因素,尤其是在高動態(tài)和實(shí)時(shí)性要求高的應(yīng)用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關(guān)法基礎(chǔ)上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進(jìn)行總體功能劃分和結(jié)構(gòu)設(shè)計(jì),并采用自底向上的方法對系統(tǒng)進(jìn)行功能實(shí)現(xiàn)和驗(yàn)證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實(shí)現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設(shè)計(jì)制作了GPS中頻信號產(chǎn)生平臺。該平臺可實(shí)時(shí)地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實(shí)現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點(diǎn)FFT IP核對C/A碼進(jìn)行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時(shí),由于FFT算法是以資源換取時(shí)間的方法來提高GPS捕獲速度的,所以在設(shè)計(jì)時(shí),合理地采用FPGA設(shè)計(jì)思想與技巧優(yōu)化系統(tǒng)。基于實(shí)用性的要求,詳細(xì)的給出了基于FFT的GPS并行捕獲各個(gè)模塊的實(shí)現(xiàn)原理、實(shí)現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達(dá)到降低系統(tǒng)硬件資源,能夠快速、高效地實(shí)現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導(dǎo)航研究所承擔(dān)的國家863課題“利用多徑信號提高GNSS接收機(jī)性能的新技術(shù)研究”中關(guān)于接收機(jī)信號捕獲算法的一部分,對接收機(jī)的設(shè)計(jì)具有一定的參考價(jià)值。

    標(biāo)簽: GPSCA FPGA FFT

    上傳時(shí)間: 2013-07-22

    上傳用戶:user08x

  • 基于DSP和FPGA的車牌識別系統(tǒng)設(shè)計(jì)及實(shí)現(xiàn).rar

    隨著我國國民經(jīng)濟(jì)的高速發(fā)展,國內(nèi)高速公路、城市道路、停車場建設(shè)越來越多,對交通控制、安全管理的要求也日益提高,智能交通系統(tǒng)( IntelligentTransportation Systems,簡稱ITS)已成為當(dāng)前交通管理發(fā)展的主要方向,而車牌識別系統(tǒng)(License Plate Recognition System,簡稱LPRS)技術(shù)作為智能交通系統(tǒng)的核心,起著舉足輕重的作用,可以被廣泛地應(yīng)用于高速公路自動收費(fèi)(ElectronicToll Collection,簡稱ETC)、停車場安全管理、被盜車輛的追蹤、車流統(tǒng)計(jì)等。 目前,車牌識別系統(tǒng)大多都是基于PC平臺的,其優(yōu)勢是實(shí)現(xiàn)容易,但是成本高、實(shí)時(shí)性不強(qiáng)、穩(wěn)定性不高等缺點(diǎn)使其不能廣泛推廣。為了克服以上的缺點(diǎn),且滿足識別速度和識別率的要求,本文在原有車牌識別硬件系統(tǒng)設(shè)計(jì)的基礎(chǔ)上做了一定的改進(jìn)(原系統(tǒng)在圖像采集、接口通信、系統(tǒng)穩(wěn)定、脫機(jī)工作等方面存在一定問題),與團(tuán)隊(duì)成員一起設(shè)計(jì)出了新的車牌識別硬件系統(tǒng),采用單DSP+FPGA和雙DSP+FPGA雙板子的方式來共同實(shí)現(xiàn)(本人負(fù)責(zé)單DSP+FPGA的原理圖和PCB繪制,另一成員負(fù)責(zé)雙DSP+FPGA的原理圖和PCB繪制)。 本文所涉及的該車牌硬件系統(tǒng),主要工作由以下幾個(gè)部分組成: 1.團(tuán)隊(duì)共同完成了新車牌識別系統(tǒng)的硬件設(shè)計(jì),采用兩個(gè)板子實(shí)現(xiàn)。其中,本人負(fù)責(zé)單DSP+FPGA板子繪制。 2.團(tuán)隊(duì)一起完成了整個(gè)系統(tǒng)的硬件電路調(diào)試。主要分為如下模塊進(jìn)行調(diào)試:電源,DSP,F(xiàn)PGA,SAA7113H視頻解碼器,LCD液晶顯示和UART接口等。 3.負(fù)責(zé)完成了整個(gè)系統(tǒng)的DSP應(yīng)用程序設(shè)計(jì)。采用DSP/BIOS操作系統(tǒng)來構(gòu)建系統(tǒng)的框架,添加了多個(gè)任務(wù)對象進(jìn)行管理系統(tǒng)的調(diào)度;用CSL編寫了DSP上的底層驅(qū)動:完成了車牌識別算法在DSP上的移植與優(yōu)化。 4.參與完成了部分FPGA程序的開發(fā),主要包括圖像采集、存儲、傳輸幾個(gè)模塊等。 最終,本系統(tǒng)實(shí)現(xiàn)了高效、快速的車牌識別,各模塊工作穩(wěn)定,能脫機(jī)實(shí)現(xiàn)圖像采集、傳輸、識別、結(jié)果輸出和顯示為一體化的功能;為以后進(jìn)行高性能的車牌識別算法開發(fā)提供了一個(gè)很好的硬件平臺。

    標(biāo)簽: FPGA DSP 車牌識別

    上傳時(shí)間: 2013-04-24

    上傳用戶:slforest

  • LTE系統(tǒng)中基帶DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn).rar

    當(dāng)今,移動通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術(shù)作為第四代數(shù)字移動通信(4G)系統(tǒng)的關(guān)鍵技術(shù)之一,被包括LTE在內(nèi)的眾多準(zhǔn)4G協(xié)議所采用。IDFT/DFT作為OFDM系統(tǒng)中的關(guān)鍵功能模塊,其精度對基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點(diǎn)化IDFT/DFT達(dá)到較好的性能,本文采用數(shù)字自動增益控制(DAGC)技術(shù),以解決過大輸入信號動態(tài)范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術(shù),并重點(diǎn)關(guān)注近年來為了改善其性能而興起的數(shù)字化AGC技術(shù),它們主要用于壓縮ADC輸入動態(tài)范圍以防止其飽和。針對基帶處理中具有累加特性的定點(diǎn)化IDFT/DFT技術(shù),進(jìn)一步分析了AAGC技術(shù)和基帶DAGC在實(shí)施對象,實(shí)現(xiàn)方法等上的異同點(diǎn),指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對基于DFT的信道估計(jì)方法的缺點(diǎn),使用簡單的兩點(diǎn)替換實(shí)現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達(dá)到理想效果。仿真結(jié)果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進(jìn)行調(diào)制,也能達(dá)到在SNR高于17dB時(shí),硬判譯碼結(jié)果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎(chǔ)上,通過理論分析和MATLAB仿真,證明了包括時(shí)域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時(shí),通過對幾種DAGC算法的比較后,得到的一套適用于實(shí)現(xiàn)的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對時(shí)域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進(jìn)行基帶DAGC算法的實(shí)現(xiàn)。 最后,本文對選定的基帶DAGC算法進(jìn)行了FPGA設(shè)計(jì),仿真、綜合和上板結(jié)果說明,時(shí)域和頻域DAGC實(shí)現(xiàn)方法占用資源較少,容易進(jìn)行集成,能夠達(dá)到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個(gè)IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。

    標(biāo)簽: DAGC FPGA LTE

    上傳時(shí)間: 2013-05-17

    上傳用戶:laozhanshi111

  • 基于FPGA的無線傳感器網(wǎng)絡(luò)MAC層控制器的設(shè)計(jì)與實(shí)現(xiàn).rar

    無線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點(diǎn)組成,這些節(jié)點(diǎn)部署在監(jiān)測區(qū)域內(nèi)通過無線通信方式,形成的一個(gè)多跳自組織的網(wǎng)絡(luò)。整個(gè)網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測、醫(yī)療護(hù)理、軍事、商業(yè)等多個(gè)領(lǐng)域。 媒體訪問控制(Medium Access Control,MAC)協(xié)議處于無線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點(diǎn)間公平有效地共享通信媒介,對傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無線網(wǎng)絡(luò)不同,提高能量效率和可擴(kuò)展性是無線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計(jì)的主要目標(biāo)。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實(shí)現(xiàn)。首先介紹了無線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計(jì)要求以及已有的MAC層協(xié)議,討論了無線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細(xì)介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過NS2平臺對MAC層協(xié)議進(jìn)行了仿真,研究不同網(wǎng)絡(luò)負(fù)荷下信道訪問機(jī)制的各個(gè)參數(shù)對吞吐量,丟包率,傳輸延時(shí)的影響,分析了隱蔽站問題、確認(rèn)幀機(jī)制。 本文對MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗(yàn)等提出了基于FPGA的硬件解決方法。設(shè)計(jì)選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進(jìn)行時(shí)序仿真驗(yàn)證,最終下載到自主設(shè)計(jì)Altera公司的Cyclone開發(fā)板中。 對設(shè)計(jì)的驗(yàn)證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進(jìn)行驗(yàn)證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設(shè)計(jì)進(jìn)行驗(yàn)證測試。驗(yàn)證流程是功能仿真、時(shí)序仿真和板級調(diào)試,最終通過測試,驗(yàn)證了該設(shè)計(jì)的功能。測試結(jié)果表明,該模塊能滿足無線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴(kuò)展性能,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA MAC 無線傳感器網(wǎng)絡(luò)

    上傳時(shí)間: 2013-06-14

    上傳用戶:竺羽翎2222

主站蜘蛛池模板: 隆安县| 哈巴河县| 山东| 潞城市| 阿拉善左旗| 西和县| 罗平县| 石门县| 平湖市| 古交市| 工布江达县| 南木林县| 加查县| 石景山区| 自治县| 菏泽市| 屯留县| 汶川县| 叙永县| 新和县| 蒙阴县| 云浮市| 花莲市| 宜黄县| 河池市| 铜陵市| 沙洋县| 桂林市| 河北区| 道孚县| 时尚| 雅安市| 遂平县| 徐州市| 仲巴县| 霍山县| 渭源县| 马关县| 邳州市| 扶余县| 墨脱县|