隨著數(shù)字信號處理技術應用的不斷深入,數(shù)字信號處理系統(tǒng)的實現(xiàn)面臨著很多挑戰(zhàn),其中面臨的四個主要問題是:速度、設計規(guī)模、功耗和開發(fā)周期。因此許多數(shù)字信號處理的實現(xiàn)方法被提出,其中基于FPGA的實現(xiàn)技術就是其中的重要技術之一。 本文以數(shù)字信號處理系統(tǒng)的實現(xiàn)為應用背景,著重研究了基于FPGA的數(shù)字濾波器實現(xiàn)技術。本文分為兩個主要部分: 第一部分以Xilinx公司的FPGA為例,總結(jié)了FPGA設計的基本方法及設計流程,并在此基礎上介紹了一種用于產(chǎn)品快速開發(fā)的設計方式—基于SystemGenerator的設計方式,這種設計方式向數(shù)字信號處理系統(tǒng)的設計者提供了自上而下的FPGA解決方案。 第二部分系統(tǒng)地研究了基于FPGA的數(shù)字濾波器實現(xiàn)技術。該部分首先研究了三種適合于FPGA的FIR濾波器實現(xiàn)方法,直接結(jié)構、轉(zhuǎn)置結(jié)構及分布式算法。其次,討論了針對直接結(jié)構FIR濾波器的乘法器優(yōu)化技術,CSD編碼和系數(shù)分解,以及針對轉(zhuǎn)置結(jié)構FIR濾波器的乘法器優(yōu)化技術,簡化加法器圖,并結(jié)合實例給出了它們的優(yōu)化效果。再次,介紹了直接結(jié)構FIR濾波器中常用多操作數(shù)加法實現(xiàn)方法,二叉樹和Wallace樹,并在Wallace樹的基礎上提出了一種適合于FPGA的1比特多操作數(shù)加法結(jié)構,這種實現(xiàn)結(jié)構在實現(xiàn)采樣字長與系數(shù)字長均為l比特的FIR濾波器時,使FPGA的資源利用率得到明顯提高。最后還給出了三種FIR濾波器實現(xiàn)方法在FPGA中應用的優(yōu)缺點及其適用性,并給出了一個帶通濾波器的設計實例。 論文的研究成果已應用于“北斗一號”導航定位接收機中。
標簽: FPGA 數(shù)字濾波器 實現(xiàn)技術
上傳時間: 2013-08-01
上傳用戶:Andy123456
數(shù)字濾波作為數(shù)字信號處理技術的重要組成部分,廣泛應用于諸如信號分離、恢復、整形等多種場合中,本文討論的FIR濾波器因其具有嚴格的線性相位特性而得到廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,但目前常用的一些軟件或硬件實現(xiàn)方法則難以同時達到兩方面的要求。 可編程邏輯器件是一種用戶根據(jù)需要而自行構造邏輯功能的數(shù)字集成電路。本課題研究FIR的FPGA解決方案體現(xiàn)電子系統(tǒng)的微型化和單片化,主要完成的工作如下: (1)以FIR濾波器的基本理論為依據(jù),研究適應工程實際的數(shù)字濾波器的設計方法: (2)對分布式算法進行了較為深入的研究。在闡述算法原理的基礎上,分析了利用FPGA特有的查找表結(jié)構完成這一運算的方法,從而解決了常系數(shù)乘法運算硬件實現(xiàn)的問題; (3)以—FIR低通濾波器為例說明FIR數(shù)字濾波器的具體實現(xiàn)方法,采用層次化、模塊化、參數(shù)化的設計思想,完成對整個FIR濾波器的功能模塊的劃分,以及各個功能模塊的具體設計; (4)設計參數(shù)可調(diào)的FIR低通濾波器的硬件電路:以EPFlK50TCl44-l為核心,包括A/D轉(zhuǎn)換電路、D/A轉(zhuǎn)換電路以及在系統(tǒng)配置電路等。以話音作為輸入信號,進行了實際濾波效果的測試。 實驗系統(tǒng)的測試結(jié)果表明,和傳統(tǒng)的數(shù)字濾波器相比較具有更好的實時性、準確性、靈活性和實用性。
標簽: FPGA 沖激響應 數(shù)字濾波器
上傳時間: 2013-07-19
上傳用戶:sjyy1001
開關電源是利用現(xiàn)代電力電子技術,控制開關晶體管開通和關斷的時間比率,維持穩(wěn)定輸出電壓的一種電源,一般由PWM(脈沖寬度調(diào)制)控制IC和 MOSFET構成。本文利用開關電源芯片UC3842設計制作一款新穎的單端反激式、寬電壓輸入范圍、12V8A固定電壓輸出的96W 開關穩(wěn)壓電源,適用于需要較大電流的直流場合(如對汽車電瓶充電)。
上傳時間: 2013-06-10
上傳用戶:TF2015
隨著現(xiàn)代雷達技術的不斷發(fā)展,電子偵察設備面臨電磁環(huán)境日益復雜多變,發(fā)展寬帶化、數(shù)字化、多功能、軟件化的電子偵察設備已是一項重要的任務.然而,目前的寬帶A/D與后續(xù)DSP之間的工作速率總有一到兩個數(shù)量級的差別,二者之間的瓶頸成為電子偵察系統(tǒng)數(shù)字化的最大障礙.通信領域軟件無線電的成功應用為電子偵察系統(tǒng)的發(fā)展提供了一種理想模式.另一方面,微電子技術的快速發(fā)展,以及FPGA的廣泛應用,在很大程度上影響了數(shù)字電路的設計與開發(fā).這也為解決高速A/D與DSP處理能力之間的矛盾提供了一種有效的解決方法.為了解決寬帶A/D與后續(xù)DSP之間的瓶頸問題,本文給出了一種基于多相濾波的寬帶數(shù)字下變頻結(jié)構,并從軟件無線電原理出發(fā),從理論推導和計算機仿真兩方面對該結(jié)構進行了驗證,并進一步給出該結(jié)構改進方案以及改進的多相濾波數(shù)字下變頻結(jié)構的硬件實現(xiàn)方法.本文將多相濾波下變頻的并行結(jié)構應用到數(shù)字下變頻電路中,并在后繼的混頻模塊中也采用并行混頻的方式來實現(xiàn),不僅在一定程度上解決了二者之間的瓶頸問題,同時也大大提高了實時處理速度.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)據(jù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件處理能力的要求.另外,本人還用FPGA設計了實驗電路,利用微機串口,與實驗目標板進行控制和數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活的對各種實現(xiàn)方法加以驗證和比較.
上傳時間: 2013-04-24
上傳用戶:moerwang
目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優(yōu)點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發(fā)軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發(fā)環(huán)境 3.2 安裝AVR Studio集成開發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發(fā)過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結(jié)構 4.1 ATMEGA16(L)單片機的產(chǎn)品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內(nèi)核 4.4 AvR的存儲器 4.5 系統(tǒng)時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數(shù)據(jù)類型 5.3 AVR單片機的數(shù)據(jù)存儲空間 5.4 常量、變量及存儲方式 5.5 數(shù)組 5.6 C語言的運算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結(jié)構體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數(shù)碼管測試 6.6 獨立式按鍵開關的使用 6.7 發(fā)光二極管的移動控制(跑馬燈實驗) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數(shù)實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅(qū)動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內(nèi)部結(jié)構 8.6 液晶顯示控制驅(qū)動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數(shù)據(jù)傳送的ATMEGAl6(L)驅(qū)動16×2點陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據(jù)傳送的16×2 LCM演示程序1 8.12 8位數(shù)據(jù)傳送的16×2 LCM演示程序2 8.13 4位數(shù)據(jù)傳送的ATMEGA16(L)驅(qū)動16×2點陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據(jù)傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數(shù)器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數(shù)器0的寄存器 9.4 16位定時/計數(shù)器T/C1 9.5 16位定時/計數(shù)器1的寄存器 9.6 8位定時/計數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數(shù)器1的計時實驗 9.10 定時/計數(shù)器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數(shù)字電壓調(diào)整器 9.15 定時器(計數(shù)器)0的計數(shù)實驗 9.16 定時/計數(shù)器1的輸入捕獲實驗 ......
上傳時間: 2013-07-30
上傳用戶:yepeng139
基于單片機的多路數(shù)據(jù)采集系統(tǒng)設計畢業(yè)論文 本文介紹了基于單片機的數(shù)據(jù)采集的硬件設計和軟件設計,數(shù)據(jù)采集系統(tǒng)是模擬域與數(shù)字域之間必不可少的紐帶,它的存在具有著非常重要的作用。
標簽: 多路數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:zsjzc
關于開關電源反激高頻變壓器很詳細的的計算方法。(12V/5A)
上傳時間: 2013-04-24
上傳用戶:邶刖
隨著通信網(wǎng)的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標準、組網(wǎng)靈活方便、管理功能強大等優(yōu)點獲得越來越廣泛的應用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優(yōu)越性無法發(fā)揮出來,反而還會造成帶寬浪費.相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設計不同的方案,在某些特定的接入場合具有一定的優(yōu)勢.本課題根據(jù)現(xiàn)實的需要,提出并設計了一種基于PDH技術的多業(yè)務單片F(xiàn)PGA傳輸系統(tǒng).系統(tǒng)可以同時提供12路E1的透明傳輸和一個線速為100M以太網(wǎng)通道,主要由一塊FPGA芯片實現(xiàn)大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢.本文首先介紹數(shù)字通信以及數(shù)字復接原理和以太網(wǎng)的相關知識,然后詳細闡述了本系統(tǒng)的方案設計,對所使用的芯片和控制芯片F(xiàn)PGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設計,以及后期的軟硬件調(diào)試.歸納起來,本文主要具體工作如下:1.實現(xiàn)4路E1信號到1路二次群信號的復分接,主要包括全數(shù)字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調(diào)整、幀頭檢測和復分接等.2.將以太網(wǎng)MII接口來的25M的MII信號通過碼速變換到25.344M,進行映射.3.將三路二次群信號和變換過的以太網(wǎng)MII信號進行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經(jīng)過5b6b解碼后,分接出各路信號.
上傳時間: 2013-07-23
上傳用戶:lansedeyuntkn
隨著電子設備的迅猛發(fā)展,“讓全部設備接入網(wǎng)絡”已經(jīng)成為一種發(fā)展趨勢。通過嵌入式串口服務器,可以讓現(xiàn)有的串行設備擁有聯(lián)網(wǎng)功能,避免了投資大量人力、物力,有利于對傳統(tǒng)串行設備進行更換或者升級。 本文設計的串口服務器采用嵌入式處理器和Linux操作系統(tǒng),把現(xiàn)有的基于串行接口的數(shù)據(jù)轉(zhuǎn)化成以太網(wǎng)數(shù)據(jù),然后進行數(shù)據(jù)存取,將傳統(tǒng)的串行數(shù)據(jù)送往網(wǎng)絡。 論文主要研究了以下內(nèi)容: 第一,在研究串口服務器網(wǎng)關工作機理的基礎上,分析高性能串口網(wǎng)絡服務器的功能需求。 第二,基于AT91ARM9200微處理器及LXT971ALE網(wǎng)絡接口芯片等構建嵌入式系統(tǒng),完成RS232-TCP/IP轉(zhuǎn)換網(wǎng)關的軟硬件設計,實現(xiàn)最多32路串行終端同時接入以太網(wǎng)的高性能串口服務器。 第三,在RH Linux 9.0為ARM處理器提供的交叉開發(fā)工具下移植Linux,為嵌入式串口服務器設計服務器端與客戶端工作模式,同時設計實現(xiàn)系統(tǒng)參數(shù)的在線配置功能。 第四,在客戶端和服務器端分別設計串口服務器的基本API函數(shù),為系統(tǒng)二次開發(fā)打下良好的基礎。
標簽: ARM 嵌入式 多串口 網(wǎng)絡服務器
上傳時間: 2013-04-24
上傳用戶:mqien
本文研制的數(shù)據(jù)采集器,用于采集導彈過載模擬試車臺的各種參數(shù),來評價導彈在飛行過程中的性能,由于試車臺是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設備要求高,如果遇到設備故障或設備事故,其損失相當巨大,保證設備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術的基礎上,選用了基于現(xiàn)場可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實現(xiàn)多路數(shù)據(jù)采集器的設計,其優(yōu)點是FPGA技術在數(shù)據(jù)采集器中可以進行模塊化設計,增加了系統(tǒng)的抗干擾性、靈活性和適應性,并且可以將整個PCM通信系統(tǒng)設計成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測路數(shù)、幀結(jié)構、碼速率、標度等均可改變以適應任何場合。并且采用合理的糾錯和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個模塊的具體建模與設計,系統(tǒng)采用的是FPGA技術來實現(xiàn)數(shù)據(jù)采集和信號處理,采用VHDL實現(xiàn)了數(shù)字復接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設計。采用基于NiosII實現(xiàn)串口通訊,構建了實時性和準確性通信網(wǎng)絡,實現(xiàn)了數(shù)據(jù)的采集。 測試數(shù)據(jù)和數(shù)據(jù)采集的實驗結(jié)果證明,采用FPGA技術實現(xiàn)PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現(xiàn)代技術結(jié)合,并且誤碼率較低,要遠遠優(yōu)于傳統(tǒng)的方法。
標簽: FPGA PCM 通信實現(xiàn) 多路
上傳時間: 2013-04-24
上傳用戶:com1com2