摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫(huà)面分割的要求對(duì)視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過(guò)視頻編碼芯片轉(zhuǎn)換成模擬信號(hào)輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫(huà)面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢(shì),應(yīng)用靈活的的多路視頻信號(hào)的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時(shí)處理多路視頻數(shù)據(jù)。
上傳時(shí)間: 2013-11-21
上傳用戶:pei5
高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來(lái)實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺(tái)中多路高速串并轉(zhuǎn)換器的設(shè)計(jì)為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計(jì)方法和16 路1 :8 串并轉(zhuǎn)換器的實(shí)現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計(jì)的多路串并轉(zhuǎn)換器可以實(shí)現(xiàn)800 Mbit/ s 輸入信號(hào)的串并轉(zhuǎn)換,并且減少了設(shè)計(jì)復(fù)雜度,縮短了開(kāi)發(fā)周期,能滿足設(shè)計(jì)要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場(chǎng)可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時(shí)間: 2013-11-17
上傳用戶:hxy200501
第一部分 信號(hào)完整性知識(shí)基礎(chǔ).................................................................................5第一章 高速數(shù)字電路概述.....................................................................................51.1 何為高速電路...............................................................................................51.2 高速帶來(lái)的問(wèn)題及設(shè)計(jì)流程剖析...............................................................61.3 相關(guān)的一些基本概念...................................................................................8第二章 傳輸線理論...............................................................................................122.1 分布式系統(tǒng)和集總電路.............................................................................122.2 傳輸線的RLCG 模型和電報(bào)方程...............................................................132.3 傳輸線的特征阻抗.....................................................................................142.3.1 特性阻抗的本質(zhì).................................................................................142.3.2 特征阻抗相關(guān)計(jì)算.............................................................................152.3.3 特性阻抗對(duì)信號(hào)完整性的影響.........................................................172.4 傳輸線電報(bào)方程及推導(dǎo).............................................................................182.5 趨膚效應(yīng)和集束效應(yīng).................................................................................232.6 信號(hào)的反射.................................................................................................252.6.1 反射機(jī)理和電報(bào)方程.........................................................................252.6.2 反射導(dǎo)致信號(hào)的失真問(wèn)題.................................................................302.6.2.1 過(guò)沖和下沖.....................................................................................302.6.2.2 振蕩:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分線的匹配.................................................................................392.6.3.4 多負(fù)載的匹配.................................................................................41第三章 串?dāng)_的分析...............................................................................................423.1 串?dāng)_的基本概念.........................................................................................423.2 前向串?dāng)_和后向串?dāng)_.................................................................................433.3 后向串?dāng)_的反射.........................................................................................463.4 后向串?dāng)_的飽和.........................................................................................463.5 共模和差模電流對(duì)串?dāng)_的影響.................................................................483.6 連接器的串?dāng)_問(wèn)題.....................................................................................513.7 串?dāng)_的具體計(jì)算.........................................................................................543.8 避免串?dāng)_的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的產(chǎn)生..................................................................................................614.2.1 電壓瞬變.............................................................................................614.2.2 信號(hào)的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 電場(chǎng)屏蔽.........................................................................................654.3.1.2 磁場(chǎng)屏蔽.........................................................................................674.3.1.3 電磁場(chǎng)屏蔽.....................................................................................674.3.1.4 電磁屏蔽體和屏蔽效率.................................................................684.3.2 濾波.....................................................................................................714.3.2.1 去耦電容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 設(shè)計(jì)中的EMI.......................................................................................754.4.1 傳輸線RLC 參數(shù)和EMI ........................................................................764.4.2 疊層設(shè)計(jì)抑制EMI ..............................................................................774.4.3 電容和接地過(guò)孔對(duì)回流的作用.........................................................784.4.4 布局和走線規(guī)則.................................................................................79第五章 電源完整性理論基礎(chǔ)...............................................................................825.1 電源噪聲的起因及危害.............................................................................825.2 電源阻抗設(shè)計(jì).............................................................................................855.3 同步開(kāi)關(guān)噪聲分析.....................................................................................875.3.1 芯片內(nèi)部開(kāi)關(guān)噪聲.............................................................................885.3.2 芯片外部開(kāi)關(guān)噪聲.............................................................................895.3.3 等效電感衡量SSN ..............................................................................905.4 旁路電容的特性和應(yīng)用.............................................................................925.4.1 電容的頻率特性.................................................................................935.4.3 電容的介質(zhì)和封裝影響.....................................................................955.4.3 電容并聯(lián)特性及反諧振.....................................................................955.4.4 如何選擇電容.....................................................................................975.4.5 電容的擺放及Layout ........................................................................99第六章 系統(tǒng)時(shí)序.................................................................................................1006.1 普通時(shí)序系統(tǒng)...........................................................................................1006.1.1 時(shí)序參數(shù)的確定...............................................................................1016.1.2 時(shí)序約束條件...................................................................................1063.2 高速設(shè)計(jì)的問(wèn)題.......................................................................................2093.3 SPECCTRAQuest SI Expert 的組件.......................................................2103.3.1 SPECCTRAQuest Model Integrity .................................................2103.3.2 SPECCTRAQuest Floorplanner/Editor .........................................2153.3.3 Constraint Manager .......................................................................2163.3.4 SigXplorer Expert Topology Development Environment .......2233.3.5 SigNoise 仿真子系統(tǒng)......................................................................2253.3.6 EMControl .........................................................................................2303.3.7 SPECCTRA Expert 自動(dòng)布線器.......................................................2303.4 高速設(shè)計(jì)的大致流程...............................................................................2303.4.1 拓?fù)浣Y(jié)構(gòu)的探索...............................................................................2313.4.2 空間解決方案的探索.......................................................................2313.4.3 使用拓?fù)淠0弪?qū)動(dòng)設(shè)計(jì)...................................................................2313.4.4 時(shí)序驅(qū)動(dòng)布局...................................................................................2323.4.5 以約束條件驅(qū)動(dòng)設(shè)計(jì).......................................................................2323.4.6 設(shè)計(jì)后分析.......................................................................................233第四章 SPECCTRAQUEST SIGNAL EXPLORER 的進(jìn)階運(yùn)用..........................................2344.1 SPECCTRAQuest Signal Explorer 的功能包括:................................2344.2 圖形化的拓?fù)浣Y(jié)構(gòu)探索...........................................................................2344.3 全面的信號(hào)完整性(Signal Integrity)分析.......................................2344.4 完全兼容 IBIS 模型...............................................................................2344.5 PCB 設(shè)計(jì)前和設(shè)計(jì)的拓?fù)浣Y(jié)構(gòu)提取.......................................................2354.6 仿真設(shè)置顧問(wèn)...........................................................................................2354.7 改變?cè)O(shè)計(jì)的管理.......................................................................................2354.8 關(guān)鍵技術(shù)特點(diǎn)...........................................................................................2364.8.1 拓?fù)浣Y(jié)構(gòu)探索...................................................................................2364.8.2 SigWave 波形顯示器........................................................................2364.8.3 集成化的在線分析(Integration and In-process Analysis) .236第五章 部分特殊的運(yùn)用...............................................................................2375.1 Script 指令的使用..................................................................................2375.2 差分信號(hào)的仿真.......................................................................................2435.3 眼圖模式的使用.......................................................................................249第四部分:HYPERLYNX 仿真工具使用指南............................................................251第一章 使用LINESIM 進(jìn)行前仿真.......................................................................2511.1 用LineSim 進(jìn)行仿真工作的基本方法...................................................2511.2 處理信號(hào)完整性原理圖的具體問(wèn)題.......................................................2591.3 在LineSim 中如何對(duì)傳輸線進(jìn)行設(shè)置...................................................2601.4 在LineSim 中模擬IC 元件.....................................................................2631.5 在LineSim 中進(jìn)行串?dāng)_仿真...................................................................268第二章 使用BOARDSIM 進(jìn)行后仿真......................................................................2732.1 用BOARDSIM 進(jìn)行后仿真工作的基本方法...................................................2732.2 BoardSim 的進(jìn)一步介紹..........................................................................2922.3 BoardSim 中的串?dāng)_仿真..........................................................................309
標(biāo)簽: PCB 內(nèi)存 仿真技術(shù)
上傳時(shí)間: 2013-11-07
上傳用戶:aa7821634
Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡(jiǎn)單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過(guò)3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過(guò)程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開(kāi)Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開(kāi)始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對(duì)應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對(duì)應(yīng)管腳和3245的對(duì)應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開(kāi)始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長(zhǎng)度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒(méi)有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對(duì)線長(zhǎng)為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測(cè)試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對(duì)應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊(cè)制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊(cè)的輸入需求設(shè)計(jì)。芯片手冊(cè)中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長(zhǎng)于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒(méi)有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對(duì)一,經(jīng)過(guò)仿真沒(méi)有串阻也能通過(guò)。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫(xiě)數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過(guò)程中發(fā)現(xiàn)寫(xiě)RAM會(huì)出錯(cuò),還需要改版加串阻。
上傳時(shí)間: 2013-12-17
上傳用戶:debuchangshi
根據(jù)半實(shí)物仿真的特點(diǎn)和優(yōu)點(diǎn),本文提出了基于半實(shí)物仿真系統(tǒng)的多假目標(biāo)航跡欺騙研究的優(yōu)勢(shì)和價(jià)值。然后從實(shí)現(xiàn)多假目標(biāo)航跡欺騙的必要條件、航跡欺騙產(chǎn)生的原理、多假目標(biāo)欺騙的參數(shù)匹配、多目標(biāo)欺騙航跡的數(shù)據(jù)預(yù)算4個(gè)方面詳細(xì)闡述了多假目標(biāo)航跡欺騙原理,以及對(duì)半實(shí)物仿真系統(tǒng)的組成、軟硬件設(shè)計(jì)特點(diǎn)進(jìn)行了介紹,最后通過(guò)半實(shí)物仿真系統(tǒng)驗(yàn)證了兩批假目標(biāo)預(yù)定航跡的真實(shí)性和置信度,結(jié)果證明這種方式對(duì)研究多假目標(biāo)航跡欺騙技術(shù)和戰(zhàn)術(shù)應(yīng)用的可行性和有效性。
標(biāo)簽: 半實(shí)物仿真
上傳時(shí)間: 2013-11-11
上傳用戶:攏共湖塘
PCM-8506BS是一款基于PC/104總線的高性能同步采樣多功能數(shù)據(jù)采集卡,它完全遵循PC/104總線規(guī)范。該采集卡采用了每通道專用的模數(shù)轉(zhuǎn)換器(ADC)和信號(hào)處理電路的硬件架構(gòu),每個(gè)通道都有強(qiáng)大的處理能力和出色的精準(zhǔn)度,可同步采樣多路模擬信號(hào),可以實(shí)現(xiàn)直流和動(dòng)態(tài)信號(hào)測(cè)量的高度準(zhǔn)確性。PCM-8506BS具有每通道600kSPS的同步采樣速率,16位分辨率,2路模擬量輸出、8路數(shù)字I/O和2個(gè)定時(shí)/計(jì)數(shù)器。其每個(gè)模擬量輸入通道均有抗混疊濾波器以改善頻域分析性能,有豐富的觸發(fā)采集模式和觸發(fā)源供選擇,適用于多種高要求的數(shù)據(jù)采集場(chǎng)合,包括:電網(wǎng)監(jiān)測(cè)、多相電機(jī)控制、高瞬變信號(hào)采集等。
上傳時(shí)間: 2013-10-17
上傳用戶:bnfm
神經(jīng)網(wǎng)絡(luò)(模式識(shí)別模塊)軟件開(kāi)發(fā)包!!!可以識(shí)別任何事物,適用于圖像識(shí)別、語(yǔ)音識(shí)別、自動(dòng)控制等諸多領(lǐng)域,具有簡(jiǎn)單、易學(xué)、開(kāi)發(fā)周期短、識(shí)別率高等特點(diǎn)。
標(biāo)簽: 神經(jīng)網(wǎng)絡(luò) 模式識(shí)別 模塊 開(kāi)發(fā)包
上傳時(shí)間: 2015-02-22
上傳用戶:youth25
Dotpot PortReady 是一個(gè)多線程的端口掃描工具,用于進(jìn)行狂速端口掃描。它具有極快的速度│ │和方便友好的操作界面,能快速地對(duì)大網(wǎng)段范圍進(jìn)行 Connect方式端口掃描。同時(shí)具有獲取端口標(biāo)識(shí)│ │的功能,可以用來(lái)快速地獲取端口標(biāo)識(shí)(Banner),內(nèi)定對(duì)80端口標(biāo)識(shí)進(jìn)行特別處理,能方便地獲取Web│ │Server類型。PortReady 1.6同時(shí)提供Windows圖形版本和控制臺(tái)版本,不管是在圖形環(huán)境下,還是在│ │控制臺(tái)模式中,都可以方便自如地進(jìn)行端口掃描。 │ │
標(biāo)簽: PortReady Dotpot 多線程 端口
上傳時(shí)間: 2015-02-23
上傳用戶:清風(fēng)冷雨
b/s模式的集新聞發(fā)布、管理與一體的新聞發(fā)布系統(tǒng),可以發(fā)布多個(gè)圖片的新聞,并且可以很好的排版頁(yè)面顯示的格式;每一篇新聞都可以有自己的關(guān)鍵字來(lái)描述,說(shuō)明該新聞的主要內(nèi)容,并且可以關(guān)聯(lián)該新聞內(nèi)容相似的新聞,新聞還可以無(wú)限分類 前臺(tái)是不需要認(rèn)證的,是供網(wǎng)站的訪問(wèn)者訪問(wèn)的,主要完成了以下功能: 1. 新聞瀏覽 2. 新聞查詢 3. 相關(guān)新聞自動(dòng)鏈接 4. 新聞評(píng)論 5. 新聞主頁(yè) 6. 新聞訪問(wèn)次數(shù)統(tǒng)計(jì) 7. 新聞分類列表 后臺(tái)主要是方便管理員和新聞發(fā)布員管理和發(fā)布新聞的,主要有以下功能: 1. 新聞主要版面的定義,修改,刪除 2. 新聞次要版面的定義,修改,刪除 3. 新聞的發(fā)布,修改,刪除,審核狀態(tài)的更改 4. 新聞系統(tǒng)的用戶的管理 5. 新聞系統(tǒng)用戶的密碼修改 6. 新聞日志記錄 7. 新聞數(shù)據(jù)統(tǒng)計(jì) 8. 系統(tǒng)郵件功能 9. 系統(tǒng)使用說(shuō)明 系統(tǒng)管理:admin/login.jsp 用戶名:administrator 用戶密碼:123456
標(biāo)簽: 模式 新聞 發(fā)布 新聞發(fā)布系統(tǒng)
上傳時(shí)間: 2014-01-01
上傳用戶:wangchong
java與模式,寫(xiě)得非常好,多少年才看到這樣的讓自已一口氣讀下去的計(jì)算機(jī)方面的書(shū)
上傳時(shí)間: 2013-12-15
上傳用戶:壞壞的華仔
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1