本文:采用了FPGA方法來(lái)模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過(guò)硬件描述語(yǔ)言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜合。
標(biāo)簽: FPGA GPS 模擬 動(dòng)態(tài)
上傳時(shí)間: 2013-08-31
上傳用戶(hù):pwcsoft
Median Filter 在FPGA中的實(shí)現(xiàn)
標(biāo)簽: Median Filter FPGA 中的實(shí)現(xiàn)
上傳用戶(hù):bensonlly
CPLD、FPGA在EL顯示模塊及接口電路中的應(yīng)用,cpld實(shí)現(xiàn)數(shù)字電路取代,fpga取代液晶顯示專(zhuān)用控制芯片。
標(biāo)簽: CPLD FPGA 顯示模塊 接口電路
上傳用戶(hù):181992417
CPLD/FPGA設(shè)計(jì)中的時(shí)鐘應(yīng)用講解 及其實(shí)例
標(biāo)簽: CPLD FPGA 時(shí)鐘
上傳時(shí)間: 2013-09-01
上傳用戶(hù):3到15
詳細(xì)論述FPGA在軟件無(wú)線電技術(shù)實(shí)現(xiàn)系統(tǒng)中的應(yīng)用
標(biāo)簽: FPGA 軟件無(wú)線電 技術(shù)實(shí)現(xiàn) 中的應(yīng)用
上傳時(shí)間: 2013-09-02
上傳用戶(hù):wsf950131
Allegro中網(wǎng)絡(luò)表的導(dǎo)入以及回編到Capture中的一些注意事項(xiàng)
標(biāo)簽: Allegro Capture 網(wǎng)絡(luò)表 注意事項(xiàng)
上傳時(shí)間: 2013-09-04
上傳用戶(hù):hulee
protel中的常用封裝名稱(chēng)(致初學(xué)者一起分享)
標(biāo)簽: protel 封裝 初學(xué)者 分
上傳時(shí)間: 2013-09-18
上傳用戶(hù):shaojie2080
PROTEL99SE中的原理圖庫(kù)和PCB庫(kù),方便部分電子工程師
標(biāo)簽: PROTEL PCB 99 SE
上傳時(shí)間: 2013-09-19
上傳用戶(hù):清山綠水
推箱子游戲中的proteus仿真顯示電路和鍵盤(pán)部分
標(biāo)簽: proteus 仿真 顯示電路 分
上傳時(shí)間: 2013-09-21
上傳用戶(hù):xieguodong1234
Proteus 仿真軟件在單片機(jī)設(shè)計(jì)中的應(yīng)用
標(biāo)簽: Proteus 仿真軟件 中的應(yīng)用 單片機(jī)設(shè)計(jì)
上傳時(shí)間: 2013-09-22
上傳用戶(hù):671145514
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1