亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

基站系統(tǒng)

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)

    數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對(duì)軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對(duì)系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對(duì)各處時(shí)序延時(shí)進(jìn)行修正。 在存儲(chǔ)器設(shè)計(jì)上,采用FPGA片內(nèi)存儲(chǔ)器。可根據(jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對(duì)這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對(duì)系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。

    標(biāo)簽: FPGA 控制 高速數(shù)據(jù) 采集系統(tǒng)

    上傳時(shí)間: 2013-06-09

    上傳用戶:lh25584

  • 嵌入式Linux下USB驅(qū)動(dòng)的實(shí)現(xiàn)

    基于Linux操作系統(tǒng)具有良好的開放性和較強(qiáng)的可移植性,在當(dāng)前嵌入式操作系統(tǒng)中被廣泛采用;同時(shí)USB也具有極佳的通用性,是當(dāng)前最為流行的通用外設(shè)接口。本文詳細(xì)的介紹編寫嵌入式USB驅(qū)動(dòng)程序的結(jié)

    標(biāo)簽: Linux USB 嵌入式 驅(qū)動(dòng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:gut1234567

  • 基于FPGA的無線信道仿真器設(shè)計(jì)與實(shí)現(xiàn)

    隨著人們對(duì)無線通信需求和質(zhì)量的要求越來越高,無線通信設(shè)備的研發(fā)也變得越來越復(fù)雜,系統(tǒng)測試在整個(gè)設(shè)備研發(fā)過程中所占的比重也越來越大。為了能夠盡快縮短研發(fā)周期,測試人員需要在實(shí)驗(yàn)室模擬出無線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測試。無線信道仿真器是進(jìn)行無線通信系統(tǒng)硬件調(diào)試與測試不可或缺的儀器之一。 本文設(shè)計(jì)的無線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測試之后,上行數(shù)據(jù)在CPU的控制下通過信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測試的要求和無線信道自身的特點(diǎn),完成了對(duì)無線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無線信道仿真器的測試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測試,單天線和多天線的測試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標(biāo)簽: FPGA 無線信道 仿真器

    上傳時(shí)間: 2013-04-24

    上傳用戶:小楊高1

  • SPICE 60

    Cadence OrCAD 10.5, 讓PCB的設(shè)計(jì)進(jìn)入更細(xì)節(jié)階段。與PSpice結(jié)合可應(yīng)用于在Allegro平臺(tái)上。此套組系為一完整涵蓋前端至后端、使用微軟視窗平臺(tái)的流程,可以供印刷電路板(PCB) 設(shè)計(jì)師透過工具整合與程式自動(dòng)化改善生產(chǎn)力

    標(biāo)簽: SPICE 60

    上傳時(shí)間: 2013-06-07

    上傳用戶:225588

  • 基于ARM-Linux的新型電能量采集終端

    本文介紹了一種新型的電能量采集終端。以流行的AT91RM9200 為核心,操作系統(tǒng)采用ARM-LINUX2.4.20 系統(tǒng),多進(jìn)程設(shè)計(jì),各進(jìn)程模塊并發(fā)運(yùn)行,可極大的提高系統(tǒng)效率。相對(duì)于其他同類

    標(biāo)簽: ARM-Linux 電能量 采集終端

    上傳時(shí)間: 2013-04-24

    上傳用戶:sy_jiadeyi

  • 《電路設(shè)計(jì)與制板——Protel DXP入門與提高》

    ·書    名  電路設(shè)計(jì)與制板——Protel DXP入門與提高 作    者  老虎工作室 出 版 社  人民郵電出版社 書    號(hào)  115-10745-9 系 列 書  圖形圖像處理類圖書 責(zé)任編輯 李永濤 開本 16 出版時(shí)間 2003年2月 字?jǐn)?shù)

    標(biāo)簽: Protel nbsp DXP 電路設(shè)計(jì)

    上傳時(shí)間: 2013-06-30

    上傳用戶:gyq

  • 瑞薩單片機(jī)中文應(yīng)用手冊(cè)

    R8C系類單片機(jī)的最新中文應(yīng)用手冊(cè),比較全面的介紹了瑞薩R8C系列單片機(jī)的硬件,

    標(biāo)簽: 瑞薩 單片機(jī) 應(yīng)用手冊(cè)

    上傳時(shí)間: 2013-04-24

    上傳用戶:唐僧他不信佛

  • 圖解機(jī)電一體化入門系列:控制用電機(jī)入門

    ·作者: (日)松井信行著、王棣棠譯  ISBN: 9787030080004 , 7030080009  出版社: 科學(xué)出版社  出版日期: 2000-01 內(nèi)容提要 :本套叢書系引進(jìn)歐姆出版社原版翻譯版權(quán)出版的中文版系列。基本涵蓋了應(yīng)用電子技術(shù)進(jìn)行機(jī)械控制這一新興學(xué)科的全部知識(shí)。內(nèi)容簡潔、精練、重點(diǎn)突出、注重基本概念和基本原理的闡述。目

    標(biāo)簽: 圖解 機(jī)電一體化 控制 電機(jī)

    上傳時(shí)間: 2013-07-20

    上傳用戶:mslj2008

  • C 語言嵌入式系統(tǒng)編程修煉

    不同于一般形式的軟件編程,嵌入式系統(tǒng)編程建立在特定的硬件平臺(tái)上,勢(shì)必要求 其編程語言具備較強(qiáng)的硬件直接操作能力。無疑,匯編語言具備這樣的特質(zhì)。但是,歸 因于匯編語言開發(fā)過程的復(fù)雜性,它并不是嵌入式系統(tǒng)開發(fā)的一般選擇。而與之相比, C 語言--一種"高級(jí)的低級(jí)"語言,則成為嵌入式系統(tǒng)開發(fā)的最佳選擇。筆者在嵌入式系 統(tǒng)項(xiàng)目的開發(fā)過程中,一次又一次感受到C 語言的精妙,沉醉于C 語言給嵌入式開發(fā)帶 來的便利。

    標(biāo)簽: 語言 嵌入式 系統(tǒng)編程

    上傳時(shí)間: 2013-04-24

    上傳用戶:jlyaccounts

  • 嵌入式VxWorks系統(tǒng)開發(fā)與應(yīng)用

    ·書    名  嵌入式VxWorks系統(tǒng)開發(fā)與應(yīng)用 作    者  王學(xué)龍 出 版 社  人民郵電出版社 書    號(hào)  115-11575-3 系 列 書  操作系統(tǒng)類圖書 責(zé)任編輯 劉浩 開本 16 出版時(shí)間 2003年10月 字?jǐn)?shù) 509千字 裝&nbs

    標(biāo)簽: VxWorks 嵌入式 系統(tǒng)開發(fā)

    上傳時(shí)間: 2013-04-24

    上傳用戶:liber

主站蜘蛛池模板: 左云县| 峡江县| 拉萨市| 江源县| 清水河县| 孟村| 甘德县| 神池县| 新田县| 双辽市| 深水埗区| 定陶县| 贵南县| 江西省| 佛教| 大宁县| 山东| 海原县| 大冶市| 博乐市| 武功县| 呈贡县| 湖南省| 和硕县| 陆河县| 长子县| 秭归县| 台安县| 蒙阴县| 察哈| 全州县| 正镶白旗| 东莞市| 淮南市| 鲁山县| 扎赉特旗| 克什克腾旗| 马关县| 德格县| 绥中县| 博乐市|