亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基本放大電路

  • 靜態(tài)時序分析基本原理和時序分析模型

    01_靜態(tài)時序分析基本原理和時序分析模型

    標(biāo)簽: 靜態(tài)時序分析 時序分析 模型

    上傳時間: 2013-10-17

    上傳用戶:lvchengogo

  • Protel99se布線的基本流程_中文教程

    rotel_99se布線的基本流程

    標(biāo)簽: Protel 99 se 布線

    上傳時間: 2013-10-18

    上傳用戶:cc1915

  • 基于FPGA的無人機多路視頻監(jiān)控系統(tǒng)設(shè)計

    為了能實時監(jiān)控?zé)o人機的狀態(tài)和提高無人機的安全可靠性,本設(shè)計利用FPGA高速率、豐富的片上資源和靈活的設(shè)計接口,設(shè)計了一套無人機多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無人機不同位置的攝像機所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺顯示器上實現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實時性、和高清度,確保無人機完成偵查任務(wù)。

    標(biāo)簽: FPGA 無人機 多路 視頻監(jiān)控

    上傳時間: 2013-10-24

    上傳用戶:baiom

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設(shè)計

    使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使用前景。本設(shè)計通過采用多路高速率數(shù)據(jù)讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設(shè)計需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-10-14

    上傳用戶:zxh122

  • cadence16.5基本規(guī)則設(shè)置

    cadence16.5基本規(guī)則設(shè)置。

    標(biāo)簽: cadence 16.5 基本規(guī)則

    上傳時間: 2013-11-18

    上傳用戶:czl10052678

  • ORCAD基本問題集成

    ORCAD基本問題的集成束

    標(biāo)簽: ORCAD 集成

    上傳時間: 2013-11-15

    上傳用戶:colinal

  • Verilog基本電路設(shè)計指導(dǎo)書

    Verilog基本電路設(shè)計指導(dǎo)書

    標(biāo)簽: Verilog 基本電路 設(shè)計指導(dǎo)

    上傳時間: 2013-11-21

    上傳用戶:dianxin61

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計的語言。用Verilog HDL描述的電路設(shè)計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設(shè)計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應(yīng)的模型類型共有以下五種:   系統(tǒng)級(system):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計模塊的外部性能的模型。   算法級(algorithm):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計算法的模型。   RTL級(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動和如何處理這些數(shù)據(jù)的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關(guān)級(switch-level):描述器件中三極管和儲存節(jié)點以及它們之間連接的模型。   一個復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個Verilog HDL模塊構(gòu)成的,每一個模塊又可以由若干個子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計的模塊交互的現(xiàn)存電路或激勵信號源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計,并對所作設(shè)計的邏輯電路進行嚴(yán)格的驗證。   Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級和RTL級的模型設(shè)計。這種行為描述語言具有以下功能:   · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。   · 提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)(task)程序結(jié)構(gòu)。   · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。   · 提供了用于建立表達式的算術(shù)運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級和開關(guān)級的模型設(shè)計。因其結(jié)構(gòu)化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態(tài)模型。   Verilog HDL的構(gòu)造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設(shè)定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風(fēng)格。其中有許多語句如:if語句、case語句等和C語言中的對應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習(xí)就能很好地掌握它,利用它的強大功能來設(shè)計復(fù)雜的數(shù)字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標(biāo)簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • 基于FPGA的多路視頻合成系統(tǒng)的設(shè)計

      摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實現(xiàn)實時處理多路視頻數(shù)據(jù)。

    標(biāo)簽: FPGA 多路 視頻合成

    上傳時間: 2013-11-21

    上傳用戶:pei5

  • 單管放大_從原理圖到PCB

    運用PROTEL DXP 2004設(shè)計的項目“單管放大”視頻教學(xué),完整展現(xiàn)了從原理圖到PCB的過程

    標(biāo)簽: PCB 單管放大 原理圖

    上傳時間: 2013-11-04

    上傳用戶:rologne

主站蜘蛛池模板: 九江县| 灌南县| 蕉岭县| 监利县| 高要市| 汉源县| 红河县| 玛沁县| 孟州市| 加查县| 汾西县| 饶平县| 富裕县| 思茅市| 赤城县| 江山市| 手机| 湟中县| 天水市| 乡宁县| 诏安县| 沙湾县| 扬州市| 霍城县| 嘉禾县| 伊金霍洛旗| 嘉荫县| 五华县| 姜堰市| 克东县| 晋中市| 黎平县| 清原| 宁津县| 大悟县| 从化市| 冕宁县| 都兰县| 水富县| 磐安县| 雅安市|