該文檔為基于FPGA的智能小車(chē)系統(tǒng)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga
上傳時(shí)間: 2022-04-27
上傳用戶:
該文檔為基于fpga的音樂(lè)播放器的設(shè)計(jì).總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga 音樂(lè)播放器
上傳時(shí)間: 2022-04-28
該文檔為基于FPGA的音樂(lè)播放器設(shè)計(jì)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-05-01
上傳用戶:d1997wayne
該文檔為基于FPGA的ADC采集系統(tǒng)的設(shè)計(jì)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga adc
上傳時(shí)間: 2022-05-04
上傳用戶:aben
該文檔為基于FPGA的步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)器總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-05-08
Verilog編寫(xiě)基于FPGA的DDS實(shí)現(xiàn)。適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: verilog fpga dds
上傳時(shí)間: 2022-05-18
上傳用戶:zhaiyawei
基于FPGA的反應(yīng)時(shí)間測(cè)試機(jī)verilog HDL實(shí)驗(yàn),適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: fpga verilog hdl
上傳時(shí)間: 2022-05-20
上傳用戶:20125101110
基于FPGA的DSP算法實(shí)現(xiàn)代碼,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: fpga dsp
上傳時(shí)間: 2022-05-21
基于FPGA的線型CCD高速驅(qū)動(dòng)采集一控制板設(shè)計(jì)摘要:線型CCD圖像傳感器在工業(yè)檢測(cè)、圖像測(cè)量和機(jī)器視覺(jué)等方面有著廣泛的應(yīng)用。本文針對(duì)CCD測(cè)量應(yīng)用系統(tǒng)中的前端處理、驅(qū)動(dòng)控制和信號(hào)采集,設(shè)計(jì)制作了一款基于FPGA的高速驅(qū)動(dòng)采集 體化控制板。該控制板選用了Altera公司的Cyclone系列FPGA和TI公司的專(zhuān)用圖像信號(hào)處理芯片VSP5010,由FPGA對(duì)VSP5010進(jìn)行配置,生成雙路CCD驅(qū)動(dòng)脈沖,控制接收A/D變換后的圖像數(shù)據(jù),并以適當(dāng)?shù)慕涌诜绞綄⒉杉瘮?shù)據(jù)送入計(jì)算機(jī)以便進(jìn)行后期處理。該控制板將CCD的驅(qū)動(dòng)脈沖產(chǎn)生和圖像數(shù)據(jù)采集集于一體,有效簡(jiǎn)化了CCD測(cè)量應(yīng)用系統(tǒng)前端的外部電路設(shè)計(jì),提高了圖像數(shù)據(jù)采集速率和質(zhì)量,并具有靈活性強(qiáng),易于擴(kuò)展等特點(diǎn)。關(guān)鍵詞:線型CCD:FPGA:AFE:驅(qū)動(dòng):數(shù)據(jù)采集
標(biāo)簽: fpga ccd 高速驅(qū)動(dòng)采集
上傳時(shí)間: 2022-06-22
隨著圖像采集系統(tǒng)的廣泛應(yīng)用,人們對(duì)CCD探測(cè)系統(tǒng)的要求日益提高。傳統(tǒng)的CCD探測(cè)系統(tǒng)由于結(jié)構(gòu)復(fù)雜,造價(jià)較高,已不能滿足日益廣泛的應(yīng)用需要。本文設(shè)計(jì)了一套基于單片F(xiàn)PGA的小型化與經(jīng)濟(jì)化的CCD探測(cè)系統(tǒng),能夠滿足空間光強(qiáng)的測(cè)量并實(shí)現(xiàn)光信號(hào)的識(shí)別和處理。本文研究了CCD探測(cè)系統(tǒng)的基本結(jié)構(gòu)。設(shè)計(jì)了基于單片F(xiàn)PGA的CCD探測(cè)系統(tǒng)的硬件電路原理圖,完成了硬件電路板制作與調(diào)試。系統(tǒng)FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設(shè)計(jì),實(shí)現(xiàn)了CCD探測(cè)系統(tǒng)的小型化與經(jīng)濟(jì)化的目標(biāo)。利用FPGA器件實(shí)現(xiàn)了CCD驅(qū)動(dòng)時(shí)序脈沖的設(shè)計(jì)、實(shí)現(xiàn)了單采樣與相關(guān)雙采樣的控制程序設(shè)計(jì),利用FPGA的數(shù)字信號(hào)處理功能實(shí)現(xiàn)了相關(guān)雙采樣的信號(hào)處理。基于FPGA的可編程特性,在不改變外部電路的基礎(chǔ)上,通過(guò)程序的改變,對(duì)CCD驅(qū)動(dòng)頻率、模數(shù)轉(zhuǎn)換器采樣時(shí)刻的選擇進(jìn)行方便調(diào)節(jié)。系統(tǒng)與上位機(jī)的數(shù)據(jù)傳輸接口采用了網(wǎng)絡(luò)傳輸方案,充分發(fā)揮了網(wǎng)絡(luò)傳輸?shù)倪h(yuǎn)距離傳輸、遠(yuǎn)程訪問(wèn)、信息共享等優(yōu)勢(shì),系統(tǒng)采用基于FPGA的Nios IⅡ嵌入式處理器系統(tǒng),通過(guò)對(duì)其應(yīng)用軟件的開(kāi)發(fā),實(shí)現(xiàn)了系統(tǒng)與上位機(jī)之間數(shù)據(jù)的可靠性傳輸。
標(biāo)簽: fpga ccd
上傳時(shí)間: 2022-06-23
上傳用戶:xsr1983
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1