基于AT89LS52的nrf2401收發(fā)程序,由凌陽公司NRF2401無線模組改編的。在51最小系統(tǒng)上通過驗(yàn)證。同時(shí)也與凌陽61板之間可進(jìn)行相與的通訊。保證能用
上傳時(shí)間: 2016-05-09
上傳用戶:qazxsw
基于AD9850的數(shù)字信號(hào)發(fā)生器,有效的實(shí)現(xiàn)了模數(shù)轉(zhuǎn)換
標(biāo)簽: 9850 AD 數(shù)字信號(hào)發(fā)生器
上傳時(shí)間: 2016-11-25
上傳用戶:410805624
1.RON1307系列模組簡(jiǎn)介 ………………………………………………………………………………3 1.1.模組說明 …………………………………………………………………………………………3 1.2.性能性能 …………………………………………………………………………………………3 1.3.應(yīng)用市場(chǎng) …………………………………………………………………………………………3 1.4.產(chǎn)品圖片 …………………………………………………………………………………………3 2.RON1307系列模組電器參數(shù) …………………………………………………………………………4 2.1.模組接線圖及引腳描述 …………………………………………………………………………4 2.2.模組電器參數(shù) ……………………………………………………………………………………4 3.RON1307系列模組使用說明……………………………………………………………………………7 3.1.RON1307系列無線模組工作模式設(shè)置……………………………………………………………7 3.2.RON1307系列無線模組調(diào)制類型設(shè)置……………………………………………………………7 3.3.RON1307系列無線模組傳輸數(shù)據(jù)模式設(shè)置………………………………………………………7 3.4.RON1307系列無線模組功率設(shè)置…………………………………………………………………8 4.RON1307系列模組參考軟件……………………………………………………………………………9 5.RON1307無線模組常見問題……………………………………………………………………………11
標(biāo)簽: 基于AX5043的模塊-RON1305
上傳時(shí)間: 2015-06-11
上傳用戶:10th
廣東工業(yè)大學(xué)碩士學(xué)位論文 (工學(xué)碩士) 基于FPGA的PCIE數(shù)據(jù)采集卡設(shè)計(jì)數(shù)據(jù)采集處理技術(shù)與傳感器技術(shù)、信號(hào)處理技術(shù)和PC機(jī)技術(shù)共同構(gòu)成檢測(cè) 技術(shù)的基礎(chǔ),其中數(shù)據(jù)采集處理技術(shù)作為實(shí)現(xiàn)自動(dòng)化檢測(cè)的前提,在整個(gè)數(shù)字化 系統(tǒng)中處于尤為重要的地位。對(duì)于核磁共振這樣復(fù)雜的系統(tǒng)設(shè)備,實(shí)現(xiàn)自動(dòng)化測(cè) 試顯得尤為必要,又因?yàn)楹舜殴舱癯上裣到y(tǒng)的特殊性,對(duì)數(shù)據(jù)的采集有特殊要求, 需要根據(jù)各種脈沖序列的不同要求設(shè)置采樣點(diǎn)數(shù)和采樣間隔,根據(jù)待采信號(hào)的不 同帶寬來設(shè)置采樣率,將系統(tǒng)成像的數(shù)據(jù)采集下來進(jìn)行處理,最后重建圖像和顯 示。因此本文基于現(xiàn)有的采集技術(shù)開發(fā)專門應(yīng)用于核磁共振成像的數(shù)據(jù)采集卡。 該采集卡從軟件與硬件兩個(gè)方面對(duì)基于FPGA的PCIE數(shù)據(jù)采集卡進(jìn)行了研 究,并完成了實(shí)物設(shè)計(jì)。軟件方面以FPGA為核心芯片完成數(shù)據(jù)采集卡的接口控 制以及數(shù)據(jù)處理。通過Altera的GXB IP核對(duì)數(shù)據(jù)進(jìn)行捕捉,同時(shí)根據(jù)實(shí)際需要 設(shè)計(jì)了傳輸協(xié)議,由數(shù)據(jù)處理模塊將捕捉到的數(shù)據(jù)通過CIC濾波器進(jìn)行抽取濾 波,然后將信號(hào)存入DDR2 SDRAM存儲(chǔ)芯片中。在傳輸接口設(shè)計(jì)上采用PCIE 總線接口的數(shù)據(jù)傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、DDR2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統(tǒng)由Flash對(duì)FPGA進(jìn)行初始化,通過FPGA配置PCIE總 線,根據(jù)FPGA中PCIE通道引腳的要求進(jìn)行布局布線。DDR2接口電路模塊依 據(jù)DDR2芯片驅(qū)動(dòng)和接收端的電平標(biāo)準(zhǔn)、端接方式確定DDR2與FPGA之間通 信的各信號(hào)走線。針對(duì)各個(gè)模塊接口電路的特點(diǎn)分別進(jìn)行眼圖測(cè)試,分析了板卡 的通信質(zhì)量,對(duì)整個(gè)原理圖布局進(jìn)行了設(shè)計(jì)優(yōu)化。 通過測(cè)試,該數(shù)據(jù)采集卡實(shí)現(xiàn)了通過CPLD對(duì)FPGA進(jìn)行加載,并在FPGA 內(nèi)部實(shí)現(xiàn)了抽取濾波等高速數(shù)字信號(hào)處理,各種接IsI和控制邏輯以及通過大容量 的DDR2 SDRAM緩存各種數(shù)據(jù)處理結(jié)果正確。經(jīng)系統(tǒng)成像,該采集卡采集下來 的數(shù)字信息可通過圖像重建準(zhǔn)確成像,為核磁共振成像系統(tǒng)的工程實(shí)現(xiàn)打下了良 好的成像基礎(chǔ)。
標(biāo)簽: 核磁共振 信號(hào)處理 FPGA PCIE DDR2
上傳時(shí)間: 2022-06-21
上傳用戶:fliang
隨著圖像采集系統(tǒng)的廣泛應(yīng)用,人們對(duì)CCD探測(cè)系統(tǒng)的要求日益提高。傳統(tǒng)的CCD探測(cè)系統(tǒng)由于結(jié)構(gòu)復(fù)雜,造價(jià)較高,已不能滿足日益廣泛的應(yīng)用需要。本文設(shè)計(jì)了一套基于單片F(xiàn)PGA的小型化與經(jīng)濟(jì)化的CCD探測(cè)系統(tǒng),能夠滿足空間光強(qiáng)的測(cè)量并實(shí)現(xiàn)光信號(hào)的識(shí)別和處理。本文研究了CCD探測(cè)系統(tǒng)的基本結(jié)構(gòu)。設(shè)計(jì)了基于單片F(xiàn)PGA的CCD探測(cè)系統(tǒng)的硬件電路原理圖,完成了硬件電路板制作與調(diào)試。系統(tǒng)FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設(shè)計(jì),實(shí)現(xiàn)了CCD探測(cè)系統(tǒng)的小型化與經(jīng)濟(jì)化的目標(biāo)。利用FPGA器件實(shí)現(xiàn)了CCD驅(qū)動(dòng)時(shí)序脈沖的設(shè)計(jì)、實(shí)現(xiàn)了單采樣與相關(guān)雙采樣的控制程序設(shè)計(jì),利用FPGA的數(shù)字信號(hào)處理功能實(shí)現(xiàn)了相關(guān)雙采樣的信號(hào)處理。基于FPGA的可編程特性,在不改變外部電路的基礎(chǔ)上,通過程序的改變,對(duì)CCD驅(qū)動(dòng)頻率、模數(shù)轉(zhuǎn)換器采樣時(shí)刻的選擇進(jìn)行方便調(diào)節(jié)。系統(tǒng)與上位機(jī)的數(shù)據(jù)傳輸接口采用了網(wǎng)絡(luò)傳輸方案,充分發(fā)揮了網(wǎng)絡(luò)傳輸?shù)倪h(yuǎn)距離傳輸、遠(yuǎn)程訪問、信息共享等優(yōu)勢(shì),系統(tǒng)采用基于FPGA的Nios IⅡ嵌入式處理器系統(tǒng),通過對(duì)其應(yīng)用軟件的開發(fā),實(shí)現(xiàn)了系統(tǒng)與上位機(jī)之間數(shù)據(jù)的可靠性傳輸。
上傳時(shí)間: 2022-06-23
上傳用戶:xsr1983
本文提出了一種基于CCD的微型光譜儀的系統(tǒng)設(shè)計(jì)方案。該方案選用CCD為光譜測(cè)量的探測(cè)器,光學(xué)系統(tǒng)采用折疊Czerny-Turner結(jié)構(gòu)設(shè)計(jì),大大減少了光學(xué)系統(tǒng)的體積;在探測(cè)系統(tǒng)方面,以現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)EPW7032設(shè)計(jì)了CCD驅(qū)動(dòng)和信號(hào)采集系統(tǒng)。在FPGA上采用了片上可編程(SOPC)技術(shù),集成了NiosII軟核UART、CPU等功能模塊,整個(gè)系統(tǒng)只用一片F(xiàn)PCA資源開發(fā)了CCD驅(qū)動(dòng)電路、A/D采樣控制電路、USB驅(qū)動(dòng)電路等模塊,使整個(gè)光譜儀系統(tǒng)的實(shí)現(xiàn)了單芯片控制。完成了基于USB的微型光譜儀和PC機(jī)的通訊,并使用Labview開發(fā)了光譜采集和處理軟件,實(shí)現(xiàn)對(duì)光譜儀的光譜數(shù)據(jù)處理、光譜譜線繪制、波長(zhǎng)定標(biāo)相關(guān)功能。最后,對(duì)本文的系統(tǒng)進(jìn)行了相關(guān)實(shí)驗(yàn),實(shí)驗(yàn)表明:按照該方案設(shè)計(jì)的微型光譜儀能同時(shí)對(duì)多個(gè)波長(zhǎng)進(jìn)行測(cè)量,整個(gè)光譜儀的體積重量達(dá)到了設(shè)計(jì)所要求的微型化、小型化。為了使CCD探測(cè)系統(tǒng)能檢測(cè)到較寬的光譜范圍,選擇3694個(gè)像素的線陣CCD作為探測(cè)器件。采用CD專用A/D轉(zhuǎn)換芯片M始X1101對(duì)CCD輸出信號(hào)進(jìn)行相關(guān)及模數(shù)轉(zhuǎn)換處理,轉(zhuǎn)換后的數(shù)字信號(hào)暫時(shí)儲(chǔ)存在FPGA中,經(jīng)處理后通過USB總線傳送到上位機(jī),由應(yīng)用軟件完成光譜數(shù)據(jù)進(jìn)一步的分析、處理和顯示。FPGA作為整個(gè)系統(tǒng)的核心,完成了CCD驅(qū)動(dòng)時(shí)序、MAX1101采樣時(shí)序和FT245BM(USB)芯片脈沖控制時(shí)序。
上傳時(shí)間: 2022-06-23
上傳用戶:
基于MATLAB的有源濾波器研究[1]
上傳時(shí)間: 2013-05-15
上傳用戶:eeworm
設(shè)計(jì)與實(shí)現(xiàn)基于DSL的接入方案
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
基于PDM 的注塑模并行設(shè)計(jì)系統(tǒng)研究
標(biāo)簽: 模 并行 系統(tǒng)研究
上傳時(shí)間: 2013-08-04
上傳用戶:eeworm
基于LabVIEW的泰克示波器與計(jì)算機(jī)的通信
標(biāo)簽: LabVIEW 泰克示波器 計(jì)算機(jī) 通信
上傳時(shí)間: 2013-06-03
上傳用戶:eeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1