本文主要研究的是一個基于ARM7最小系統的研究設計,本系統主要由LPC2210,以及復位電路、晶振電路、程序存儲器、蜂鳴器等部分組成。本系統的特點是性能高、成本低并且耗能小等特點。 主要研究內容: ? 1 以高速低功耗的ARM作為控制核心,設計ARM最小系統的有關軟硬件; ? 2 MCU與存儲器和串行通信的接口設計; ? 3 與計算機進行通信的軟硬件設計
上傳時間: 2013-04-24
上傳用戶:qoovoop
基于ARM的數字圖像采集系統的碩士論文 ARM-PowerPC-ColdFire-MIPS
上傳時間: 2013-07-24
上傳用戶:lishuoshi1996
當今高新技術不斷發展,越來越多的高精度儀器設備對輸入電源,特別是對輸入交流電源的穩壓精度要求越來越高。與此同時,隨著我國經濟的發展和用電負載的急劇增加,電壓波動和波形畸變等供電質量問題日趨突出,不能滿足高精度儀器設備的需要,因而就需要在電網和這些設備之間增加高穩壓精度、寬穩壓范圍的交流穩壓電源。基于Delta逆變技術的交流穩壓電源既能進行瞬時的交流電壓穩定補償,又能提高整流輸入端的功率因數,減少諧波對電網的污染,因而具有重要的實際意義和研究價值。 本文采取串聯補償型變換器作為主電路的拓撲結構,并從能量雙向傳輸方面對主電路進行了詳細闡述。針對Delta逆變器工作特點對交流穩壓電源的工作原理進行了分析,并提出一種正向補償采取整流加高頻斬波,負向補償采取有源箝位Buck變換器的工作模式。建立Delta逆變器與電網相互作用的等效電路模型,得出了理想補償電壓與實際補償電壓定量關系式,分析了逆變輸出濾波器的結構、位置對濾波效果的影響和電氣參數對實際補償效果的作用規律。完成了逆變器的輸出濾波器、補償變壓器的設計和PWM整流器電容參數的計算。 針對穩壓系統中Delta逆變器和PWM整流器兩個主體環節,對Delta逆變器的前饋、反饋控制特性和PWM整流器的間接、直接電流控制特性分別進行了綜合比較,并應用MATLAB軟件建立了改進前饋控制與直接電流控制的仿真模型,對Delta逆變交流穩壓速度和精度進行了系統仿真分析,給出了仿真波形,驗證了文中所述控制策略的可行性。
上傳時間: 2013-07-10
上傳用戶:1047385479
圖像的采集和傳輸是實時監控、遠程控制、智能小區等諸多領域的關鍵技術。基于傳統:PC的圖像采集已成為現實。隨著信息技術的迅速發展,嵌入式系統的研究開發成為了后PC時代的一個熱點,它被廣泛應用于工業現場、信息家電等各行各業。同時,圖像的遠程采集傳輸也朝著專業化、多樣化和低成本的方向發展。利用嵌入式技術來實現圖像的遠程采集傳輸正順應了時代發展,有較大的實用價值。 本文主要研究了基于嵌入式的遠程圖像采集傳輸系統。嵌入式終端采用$3C2410為核心的目標板為硬件平臺,采用嵌入式Linux為系統平臺。系統通過連接在嵌入式終端的USB攝像頭完成靜態圖像數據采集,并進行圖像壓縮處理。在圖像傳輸方面,論文設計了兩種模式:一種是通過Intemet傳輸的、基于B/S模式的傳輸方式。在該模式下,遠端客戶機通過瀏覽器訪問架設在終端里的嵌入式服務器而獲得圖像信息。另一種是基于GPRS網絡實現遠程無線圖像傳輸。終端將采集到的圖像數據通過GPRS網絡發送到擁有固定Ip的監控服務器上來完成圖像遠程傳輸。 本文首先介紹了圖像采集傳輸和嵌入式方面的相關內容,并介紹了本論文所采用的開發平臺。為了順利開發接著構建了開發環境,這里包括U-boot的移植、Linux系統的內核編譯和移植、設備驅動模塊的加載以及交叉編譯環境的建立。在此基礎上,利用Vide04Linux的接口函數,用C語言實現了圖像原始數據的采集程序,并利用JPEG算法了實現圖像壓縮。在基于B/S模式的傳輸方式中,首先利用Boa架設了嵌入式服務器,然后用C語言完成CGI腳本,該腳本將圖像嵌入網頁并實時更新以實現網頁的動態輸出。在基于GPRS實現遠程無線圖像傳輸方式中,論文詳細分析了系統通訊數據流的特征,提出了采用辨識特征字符、數據打包等策略以實現GPRS的網絡連接和數據通訊,并且在此基礎上用C語言編程實現。同時,在PC(Linux)上用Socket編程實現了監控服務器軟件,該軟件用以接收圖像數據和控制嵌入式終端的系統狀態。最后,論文分析比較了兩種傳輸方式的區別和優缺點。試驗證明,采用兩種方式都能成功實現圖像的遠程采集傳輸,并且試驗效果較好。
上傳時間: 2013-05-17
上傳用戶:squershop
永磁同步電機(PMSM)因其無需勵磁電流、運行效率和功率密度高,在交流調速系統中被廣泛的應用,但PMSM高性能的矢量控制需要精確的轉子位置和速度信號來實現磁場定向。在傳統控制中,一般采用機械式傳感器來檢測轉子位置和轉速,但是機械式傳感器存在諸如成本高、可靠性低、不易維護等問題,使得無速度/位置傳感器控制技術成為永磁同步電機控制中的熱點問題。雖然目前已有較多的研究成果,但是所采用的方法大多是基于電機基波方程的分析,一般不適用于低速甚至零速,并且對電機參數較為敏感,魯棒性差。本文正是為了解決這個問題,而采用高頻信號注入法實現轉子位置估算,這種方法適合于低速甚至零速,對電機參數的變化不敏感,魯棒性強。主要做了如下的工作: 首先詳細介紹了永磁同步電機三種基本結構,在建立了旋轉坐標系下永磁同步電機數學模型的基礎上敘述了其矢量控制原理,分析了各種現有的永磁同步電機無速度/位置傳感器控制策略;其次在永磁同步電機矢量控制的基礎上詳細討論了旋轉高頻電壓信號注入法與脈振高頻電壓信號注入法提取轉子位置的基本原理,并在此基礎上利用MATLAB/SIMULINK仿真工具建立了整個永磁同步電機無速度/位置傳感器矢量控制系統的模型,進行了仿真研究,仿真結果驗證了控制算法的正確性。最后利用TI公司推出的數字信號處理器DSP芯片TMS320F2812,實現了基于脈振高頻信號注入法的永磁同步電機無速度/位置傳感器的實驗運行,實驗結果驗證了這種方法適合于低速運行,對電機參數的變化不敏感,魯棒性強。
上傳時間: 2013-06-06
上傳用戶:Neal917
隨著科學技術的快速發展和數據采集系統的廣泛應用,人們對數據采集系統的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規范,以其使用方便、易于擴展、速度快等優點而被廣泛地應用于數據采集系統中。現場可編程門陣列最大的特點是結構靈活,開發周期較短,適合于實時信號處理,已被廣泛應用于通信、數據采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優點,設計了一種基于USB2.0技術和FPGA技術相結合的高速數據采集系統。 @@ 首先,對數據采集基本理論及系統相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數據采集系統進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據系統需求,對系統軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統下利用GPD編寫USB設備驅動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統的軟硬件進行了調試,給出了調試結果和分析,對出現的問題給出了解決方案。結果表明,系統符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數據采集;固件;
上傳時間: 2013-06-21
上傳用戶:cath
高速大容量數據采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發展,對數據的采集和傳輸速率要求越來越高,對數據存儲的速度和容量要求也越來越高。高速數據存儲主要包括存儲介質選取、存儲器控制、數據存儲和總線應用等,如何實時、高速、連續大量地采集存儲數據是一個關鍵性問題。 本文設計了一種基于FPGA控制的高速數據采集存儲系統。該系統選用符合ATA-6規范的IDE硬盤作為數據存儲介質,采用RAID0配置的磁盤陣列形式,并配合板載的128MB內存實現對數據的高速大容量穩定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數據流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構成大容量的磁盤陣列。系統采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數據,可以通過人機交互界面實時監控數據采集情況,在計算機上實現整個磁盤陣列的實時控制。
上傳時間: 2013-06-14
上傳用戶:2404
隨著信息技術和電子技術的進步和日益成熟,計算機數據采集技術得到了廣泛應用。由于ISA數據采集卡的固有缺陷,PCI接口的數據采集卡將逐漸取代ISA數據采集卡,成為數據采集的主流。為了簡化PCI數據采集卡結構,提高數據采集可靠性,本文研究并開發了一種基于FPGA的PCI結構的數據采集卡系統。 論文對PCI對目標設備數據采集卡實現的原理和方法進行了深入研究,設計了基于FPGA的PCI數據采集卡的硬件電路,通過在FPGA中嵌入了PCI目標設備的IP核與用戶邏輯部分,構成了SOPC系統。使用Verilog硬件描述語言設計并實現了FPGA內部采集數據管理、數據管理寄存器和FIFO數據緩沖隊列等模塊電路。利用ModelSim對PCI系統進行了仿真。完成了系統硬件電路PCB板的設計,最終制作了PCI數據采集卡。 論文針對PCI結構的數據采集卡系統軟件需求,研究了WDM設備驅動軟件、Windows環境的簡易虛擬示波器以及簡易虛擬邏輯儀實現原理和方法。利用DriverStudio+Windows DDK for XP+VC6的軟件平臺,開發了WDM設備驅動程序。實現了Windows環境的簡易虛擬示波器,和簡易虛擬邏輯儀。系統測試結果表明該系統設計正確,系統運行穩定,功能和指標達到了設計要求。
上傳時間: 2013-07-27
上傳用戶:yzy6007
數據采集處理技術是現代信號處理的基礎,廣泛應用于雷達、聲納、軟件無線電、瞬態信號測試等領域。隨著信息科學的飛速發展,人們面臨的信號處理任務越來越繁重,對數據采集處理系統的要求也越來越高。近年來FPGA由于其設計靈活性、更強的適應性及可重構性,結合SDRAM的高速、大容量、價格優勢,在設計高速實時數據采集系統時受到了廣泛的關注。 本課題重點研究了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計與實現技術,為需要大容量存儲器的系統設計提供了新的思路。在深入研究了DDR2-SDRAM器件的基本構造與工作原理的基礎上,結合成熟的商業化IP核,提出了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計方案,并從總體設計構想到各邏輯細節實現都進行了詳細描述。根據DDR2-SDRAM的特點,選擇合適的內存調度方案,采用Verilog HDL語言設計實現了該高速實時數據采集系統,并對系統功能進行驗證與分析,結果表明本設計完全能夠滿足系統的性能指標。
上傳時間: 2013-06-24
上傳用戶:wangrong
數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器??筛鶕到y需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。
上傳時間: 2013-07-09
上傳用戶:sdfsdfs