基于51單片機 藍牙+PM2.5空氣質量+DHT11溫濕度上下限報警的設計資料包括原理圖源碼
標簽: 51單片機 藍牙
上傳時間: 2022-07-17
上傳用戶:
基于51單片機開發的心形流水燈的小程序,原理圖、仿真及源碼
標簽: 51單片機 流水燈 程序 原理圖 仿真
上傳用戶:slq1234567890
protues仿真基于51單片機的八位搶答器原理圖源碼
標簽: protues 51單片機 搶答器 原理圖
上傳時間: 2022-07-18
上傳用戶:zhaiyawei
基于51單片機開發的多功能桌面助手,時鐘、互聯網控制、智能家居硬件和軟件并搭載了嵌入式WiFi模塊,MP3模塊,語音識別模塊等。 它擁有的功能如下: 1:萬年歷(包括時間、日期、星期、溫度、鬧鐘) 2:非特定人聲語音識別操作(能識別開燈、開空調等簡單命令) 3:紅外遙控操作
標簽: 51單片機 桌面助手 時鐘 互聯網控制 智能家居
上傳時間: 2022-07-19
基于51單片機的簡易邏輯分析儀設計
標簽: 51單片機 邏輯分析儀
上傳時間: 2022-07-20
基于51單片機開發的一款由PWM控制呼吸燈設計方案原理圖+源碼
標簽: 51單片機 pwm 呼吸燈
上傳時間: 2022-07-22
上傳用戶:wangshoupeng199
基于51單片機超聲波測距器設計,可以應用于汽車倒車、建筑施工工地以及一些工業現場的位置監控,也可用于如液位、井深、管道長度的測量等場合。要求測量范圍在0.10-3.00m,測量精度1cm,測量時與被測物體無直接接觸,能夠清晰穩定地顯示測量結果。
標簽: 51單片機 超聲波測距
上傳時間: 2013-04-24
上傳用戶:squershop
根據雷達、圖像、通信等領域對信號高速處理的要求,研究人員正尋求新的高速的數字信號處理實現方法,以滿足這種高速地處理數據的需要。 本文對單片FPGA的雷達處理機實現進行了研究。文章根據線性調頻信號脈沖壓縮理論,選擇合適的加窗函數,對線性調頻信號進行脈沖壓縮,得出仿真結果;完成了雷達信號處理部分的PCB制版;確定了與其他PCB板之間的接口關系;編寫了FPGA程序,采用DA算法并根據FIR原理實現32階濾波器,進行了脈沖壓縮處理。
標簽: FPGA 雷達 處理機
上傳用戶:suonidaoke
音圈電機(VoiceCoilMotor,簡稱VCM)是特種直線電機,其工作原理與揚聲器的音圈類似。其最突出的特點是體積小、重量輕,動作速度快,可以達到很高的定位精度,推力均勻。自從問世以來,廣泛的應用在計算機存儲設備、航天儀器(例如航天制冷機)、精密測距儀器(例如霍爾位移測量裝置)、精密車床以及移動電話中。目前,生產出的VCM電機廣泛應用于消費類和生產類市場,特別是高檔家用電器和計算機中。 針對目前我國VCM結構設計的不足及工藝的落后,本文結合現有的加工工藝,研究永磁VCM的設計及結構優化,具體內容如下: 首先,介紹VCM工作原理,以及內磁式與外磁式、長音圈與短音圈、動圈式與動鐵式、直線式與搖臂式等不同結構VCM及相應特點,闡述了力矩常數的意義及其對電機性能的影響,并詳細介紹了VCM在光盤驅動器、硬盤驅動器,以及在電刷試驗臺(提供靜壓力)中的典型應用。 其次,從電機電磁場的基本理論出發,介紹有限元及其在電磁場仿真計算中的應用,并采用有限元軟件ANSYS,結合實際算例,對VCM進行建模和仿真。 再次,文中詳細介紹了永磁VCM的設計過程,提出了設計方法以供參考,其中包含了定量計算,包括了永磁體材料的選擇、體積的計算,音圈的設計(匝數計算及選型),以及電機整體的機械結構設計。 最后,結合設計VCM應當遵循的原則,提出了若干結構優化設計方案。在理論推導和分析的基礎上,結合仿真軟件ANSYS,對幾種結構分別進行了電機電磁場以及電機性能的仿真分析,其中包括:采用釹鐵硼永磁的單勵磁結構VCM與傳統鐵氧體VCM的性能差異;增加極靴對VCM性能影響;增加短路環及變換結構對VCM動態響應速度的影響等。
標簽: 磁場 優化設計 計算 音圈電機
上傳時間: 2013-06-10
上傳用戶:wanghui2438
本文研究基于ARM與FPGA的高速數據采集系統技術。論文完成了ARM+FPGA結構的共享存儲器結構設計,實現了ARMLinux系統的軟件設計,包括觸摸屏控制、LCD顯示、正弦插值算法設計以及各種顯示算法設計等。同時進行了信號的高速采集和處理的實際測試,對實驗測試數據進行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數據采集的硬件系統設計方法,以及基于ARMLinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數據信號轉換成頻率為原來頻率1/4的4路低速數據信號,再將這四路數據分別存儲到4個FIFO中,然后再對這4個FIFO中的數據拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統的總線上,實現了ARM和FPGA共享存儲器的系統結構,使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數據,從而大大提高了數據采集與處理的效率。在采樣頻率控制電路設計方面,我們通過使FIFO的數據存儲時鐘降低為標準狀態下的1/n實現數據采集頻率降為標準狀態的1/n,從而實現了由FPGA控制的可變頻率的數據采集系統。 軟件方面,為了更有效地管理和拓展系統功能,我們移植了ARMLinux操作系統,并在S3C2410平臺上設計實現了基于Linux操作系統的觸摸屏驅動程序設計、LCD驅動程序移植、自定義的FPGA模塊驅動程序設計、LCD顯示程序設計、多線程的應用程序設計。應用程序能夠控制FPGA數據采集系統工作。 在前端采樣頻率為125MHz情況下,系統可以正常工作。能夠實現對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進行處理,顯示效果良好。同時這種硬件結構可擴展性強,可以在此基礎上實現8路甚至16路緩沖的系統結構,可以使系統支持更高的采樣頻率。
標簽: FPGA ARM 高速數據 采集
上傳時間: 2013-07-04
上傳用戶:林魚2016
蟲蟲下載站版權所有 京ICP備2021023401號-1