ARM的開發(fā)流程、最小系統(tǒng)、啟動文件詳解:包括最小系統(tǒng)實例詳解和軟件環(huán)境介紹
標簽: ARM 開發(fā)流程 最小系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:330402686
PLC程序詳解(圖文并貌),非常不錯的文件。呵呵
上傳時間: 2013-06-17
上傳用戶:sunzhp
用一片CPLD實現(xiàn)數(shù)字鎖相環(huán),用VHDL或V語言
標簽: CPLD VHDL 數(shù)字鎖相環(huán)
上傳時間: 2013-05-27
上傳用戶:hewenzhi
RS232詳解同時是你系需要的通訊工具
上傳時間: 2013-05-19
上傳用戶:ISRING001
嵌入式Linux應用程序開發(fā)詳解,基于c語言,arm平臺
上傳時間: 2013-05-21
上傳用戶:helmos
擴頻通信技術(shù)因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優(yōu)點,在軍事抗干擾和個人通信業(yè)務中得到了很大的發(fā)展。尤其是基于擴頻理論的CDMA通信技術(shù)成為國際電聯(lián)規(guī)定的第三代移動通信系統(tǒng)的主要標準化建議后,標志著擴頻通信技術(shù)在民用通信領(lǐng)域的應用進入了新階段。 近年來,隨著微電子技術(shù)和電子設(shè)計自動化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計方便靈活等特點廣泛應用于數(shù)字信號處理領(lǐng)域。 本論文正是采用基于FPGA硬件平臺來實現(xiàn)了一個直接序列擴頻通信基帶系統(tǒng),該系統(tǒng)的實現(xiàn)涉及擴頻通信和有關(guān)FPGA的相關(guān)知識,以及實現(xiàn)這些模塊的VHDL硬件描述語言和QuartusⅡ開發(fā)平臺,目標是實現(xiàn)一個集成度高、靈活性強、并具有較強的數(shù)據(jù)處理能力的擴頻通信基帶系統(tǒng)。 本論文中首先對擴頻通信的基礎(chǔ)理論做了探討,著重對直序擴頻的理論進行了分析;其次根據(jù)理論分析,設(shè)計了全數(shù)字直接序列擴頻基帶系統(tǒng)的結(jié)構(gòu),完成了擴頻序列的產(chǎn)生、信息碼的輸入和擴頻。重點完成了對基帶擴頻信號的相關(guān)解擴和幾種同步捕獲電路的設(shè)計,將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。
上傳時間: 2013-04-24
上傳用戶:chenjjer
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點,在近年來得到了迅速的發(fā)展。論文針對直擴通信系統(tǒng)中偽碼和載波同步問題而展開,研究了直擴系統(tǒng)的結(jié)構(gòu)、性能及完成了相關(guān)參數(shù)的計算,改進了包絡(luò)算法,設(shè)計了解擴和解調(diào)器,最后用ISE9.1實現(xiàn)了解擴和解調(diào)器的仿真波形,驗證了設(shè)計的正確性。 論文研究了擴頻通信系統(tǒng)的特點、國內(nèi)外發(fā)展現(xiàn)狀及理論基礎(chǔ),完成了DS-QPSK接收機的解擴器和解調(diào)器的設(shè)計與實現(xiàn)。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結(jié)構(gòu)、性能及其完成了相關(guān)參數(shù)的計算,完成了數(shù)字下變頻器、偽碼發(fā)生電路、偽碼相關(guān)積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調(diào)整電路的設(shè)計,并在ISE9.1編程綜合得到仿真結(jié)果,驗證了設(shè)計的正確性。由于相關(guān)積分包絡(luò)算法是整個系統(tǒng)的基礎(chǔ)和核心,為了減少時延和系統(tǒng)所占硬件資源,改進了包絡(luò)算法并得到了仿真驗證。結(jié)果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統(tǒng)的優(yōu)化起著決定性的作用。論文給出了偽碼同步的仿真結(jié)果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調(diào)器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數(shù)控振蕩器、反正切鑒頻器、環(huán)路濾波器的設(shè)計并得到了相關(guān)的仿真波形,實現(xiàn)了載波的跟蹤,給出了仿真結(jié)果及資源占用情況,對系統(tǒng)實現(xiàn)過程中的一些經(jīng)驗進行了總結(jié)。最后是對論文工作的一些總結(jié)和對今后工作的展望。
上傳時間: 2013-06-13
上傳用戶:924484786
隨著計算機技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場等多個領(lǐng)域。同時,F(xiàn)PGA單片規(guī)模的不斷擴大,在FPGA芯片內(nèi)部實現(xiàn)復雜的數(shù)字信號處理系統(tǒng)也成為現(xiàn)實,因此采用FPGA實現(xiàn)視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術(shù)和光纖傳輸技術(shù)相結(jié)合,設(shè)計了一種基于無損壓縮算法的多路數(shù)字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時分復用和無損壓縮技術(shù),采用串行數(shù)字視頻傳輸?shù)姆绞剑稍谝桓饫w中同時傳輸8路以上視頻信號。系統(tǒng)在總體設(shè)計時,確定了基于FPGA的設(shè)計方案,采用ADI公司的AD9280和AD9708芯片實現(xiàn)A/D轉(zhuǎn)換和D/A轉(zhuǎn)換,在FPGA里實現(xiàn)系統(tǒng)的時分復用/解復用、視頻數(shù)據(jù)壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實現(xiàn)電光轉(zhuǎn)換和光電轉(zhuǎn)換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設(shè)計了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數(shù)據(jù),光纖線路碼采用CIMT碼,設(shè)計了編解碼模塊,解碼過程中,利用數(shù)字鎖相環(huán)來實現(xiàn)發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對FPGA模塊進行了功能仿真和時序仿真,并在Spartan-3E開發(fā)板和視頻擴展板上完成了系統(tǒng)的硬件調(diào)試與驗證工作,實驗證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實時傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個領(lǐng)域。 本文將視頻壓縮和線路碼編解碼在FPGA里實現(xiàn),利用FPGA的并行處理優(yōu)勢,大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強、調(diào)試方便、抗干擾能力強、易于升級等特點。
標簽: FPGA 數(shù)字視頻 光纖傳輸系統(tǒng)
上傳時間: 2013-06-27
上傳用戶:幾何公差
C語言趣味程序百例精解看題目就大概知道了
上傳時間: 2013-05-21
上傳用戶:huangld
0 引言 開關(guān)電源具有效率高、重量輕、體積小,穩(wěn)壓范圍寬等突出優(yōu)點,從20世紀中期問世以來,發(fā)展極其迅猛,在計算機、通信、航天、辦公和家用電器等方面得到了廣泛的應用,大有取代線性穩(wěn)壓電源之勢。提高電路的集成化是開關(guān)電源的追求之一,對中小功率開關(guān)電源來說是實現(xiàn)單片集成化。開關(guān)集成穩(wěn)壓器是指將控制電路、功率開關(guān)管和保護電路等集成在一個芯片內(nèi),而由開關(guān)集成穩(wěn)壓器構(gòu)成的開關(guān)電源就稱之為單片開關(guān)電源。
標簽: 大功率 單片開關(guān) 電源設(shè)計
上傳時間: 2013-04-24
上傳用戶:zl5712176
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1