H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項新的視頻壓縮技術(shù)標準,在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應用亮點。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復雜度的增加,據(jù)估計其編碼的計算復雜度大約為H.263的3倍,因此很難應用于實時視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復雜度和提高運行效率。比如在運動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預測編碼的研究卻較少。因此研究預測模式的快速算法具有理論意義和應用價值。 本文在詳細研究H.264標準視頻壓縮編碼特點基礎上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點,提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當前塊的邊緣信息,累加當前塊中屬于同一方向像素點的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預測模式。該算法有效降低了編碼器的運算復雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預測模式選擇算法方面進行了改進研究:按順序?qū)Σ煌愋瓦M行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準則來確定最優(yōu)模式。仿真表明:改進算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運算復雜度。 最后介紹FPGA的特點及設計流程,并實現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實現(xiàn)的H.264編碼視頻處理模塊設計具備了成本低,周期短,設計方法靈活等優(yōu)點,具有廣闊的市場應用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實現(xiàn)實時編碼。
上傳時間: 2013-07-18
上傳用戶:zukfu
在當今的廣播系統(tǒng)中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現(xiàn)象。這種缺陷經(jīng)人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術(shù)應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區(qū)域上去從而產(chǎn)生較好的主觀圖象質(zhì)量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數(shù)和每行像素數(shù)進行變換。因此去隔行、幀頻轉(zhuǎn)換、分辨率變換成為視頻格式轉(zhuǎn)換的基本內(nèi)容。 FPGA 的出現(xiàn)是VLSI技術(shù)和EDA技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過用戶編程實現(xiàn)專門應用的功能。它允許電路設計者利用基于計算機的開發(fā)平臺,經(jīng)過設計輸入、仿真、測試和校驗,直到達到預期的結(jié)果。使用FPGA器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產(chǎn)品集成芯片級產(chǎn)品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉(zhuǎn)換中的主要算法后,重點對去隔行、幀頻轉(zhuǎn)換、分辨率變換的FPGA綜合實現(xiàn)方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償?shù)慕鉀Q方案。最簡解決方案利用線性算法將去隔行,幀頻轉(zhuǎn)換,分辨率變換三項處理同時實現(xiàn),達到FPGA內(nèi)部資源和外部RAM耗用量都為最小的要求,是后續(xù)復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉(zhuǎn)換采用幀重復方式,分辨率變換采用均勻插值方式?;诜蔷€性算法的解決方案中加入了對靜止區(qū)域的判斷,靜止區(qū)域的輸出像素值直接選用相應位置的已存輸入數(shù)據(jù),非靜止區(qū)域的輸出像素值通過對已存輸入數(shù)據(jù)進行非線性運算得出?;谶\動補償?shù)慕鉀Q方案在對靜止區(qū)域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據(jù)運動矢量得出非靜止區(qū)域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數(shù)據(jù),該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現(xiàn),將SAD 值進行比較得出運動矢量。
標簽: FPGA 視頻格式轉(zhuǎn)換 算法研究
上傳時間: 2013-07-19
上傳用戶:米卡
本文研究了在復雜背景下紅外圖像的背景和噪聲抑制算法,并且完成了硬件實現(xiàn),主要包括以下內(nèi)容: 1.通過對實際紅外圖像的背景和噪聲特性的研究分析,設計改進了一種基于加權(quán)廣義次序統(tǒng)計濾波器的背景抑制的算法。紅外圖像的噪聲通常為脈沖噪聲,具有高頻特性;而紅外圖像的背景變換比較緩慢,其頻譜成分多集中在低頻區(qū)域,所以本文在對圖像特性分析的基礎上,設計改進了基于加權(quán)廣義次序統(tǒng)計濾波器的背景抑制的算法。在對采集的起伏背景紅外圖像進行背景抑制后,用全局門限可以有效的分割出目標信息,輸出包含目標信息的二值化圖像,為后續(xù)處理提供數(shù)據(jù)。但是出于更復雜背景條件下算法有效性的目的,深入討論了局部自適應門限分割算法的設計。 2.在實時信號處理系統(tǒng)中,底層的圖像預處理算法目前難以用軟件實現(xiàn);但是其運算結(jié)構(gòu)相對比較簡單,適于用FPGA進行硬件實現(xiàn)。本文對算法的FPGA設計作了較為深入地研究,同時介紹了算法的VHDL實現(xiàn),利用模塊化的優(yōu)點對算法分模塊設計,對各個模塊的實現(xiàn)作了詳細介紹。 3.完成了紅外成像制導系統(tǒng)的預處理部分硬件電路設計,對FPGA中預處理算法的處理結(jié)果進行了驗證。通過算法在硬件上的實現(xiàn),證明了算法的有效性。
標簽: FPGA 紅外成像 制導 數(shù)據(jù)
上傳時間: 2013-07-02
上傳用戶:釣鰲牧馬
磁共振成像(MRI)由于自身獨特的成像特點,使得其處理方法不同于一般圖像.根據(jù)不同的應用目的,該文分別提出了MRI圖像去噪和分割兩個算法.首先,該文針對MRI重建后圖像噪聲分布的實際特點,提出了基于小波變換的MRI圖像去噪算法.該算法詳細闡明了MRI圖像Rician噪聲的特點,首先對與噪聲和邊緣相關(guān)的小波系數(shù)進行建模,然后利用最大似然估計來進行參數(shù)估計,同時利用連續(xù)尺度間的尺度相關(guān)性特點來進行函數(shù)升級,以便獲得最佳萎縮函數(shù),進一步提高圖像的質(zhì)量,最終取得了一定的效果.與此同時,該文對MRI圖像的進一步的分析與應用展開了一定研究,提出了一種改進的快速模糊C均值聚類魯棒分割算法.該算法先用K均值聚類方法得到初始聚類中心點,同時考慮鄰域?qū)Ψ指罱Y(jié)果的影響,對目標函數(shù)加以改進,用來克服噪聲和非均勻場對MRI圖像分割的影響,達到魯棒分割的目的,為進一步圖像處理和分析打下基礎.通過實驗,我們發(fā)現(xiàn),無論是針對模擬圖像還是實際圖像,該文所提出的兩個算法都取得了較好的效果,達到了預期的目的.
上傳時間: 2013-04-24
上傳用戶:zhichenglu
論文通過分析國內(nèi)外數(shù)字水印的發(fā)展現(xiàn)狀,針對目前市場上假冒偽劣商品泛濫的實際問題,介紹了一種基于ARM9(S3C2410X)的數(shù)字水印商標檢測儀的設計。 為了選擇魯棒性好的數(shù)字水印提取算法,論文介紹了用MATLAB對離散余弦變換、小波變換和基于主要特征方向向量的DCT和DWT相結(jié)合的算法的仿真過程,包括三種檢測算法在無噪聲且無攻擊、有噪聲、濾波以及RST攻擊(旋轉(zhuǎn)、放縮、平移)等情況。通過仿真結(jié)果的對比,最后選擇了基于主要特征方向向量的DCT和DWT相結(jié)合的算法作為商標檢測儀數(shù)字水印的提取算法。 在商標檢測儀的軟硬件實現(xiàn)過程中,論文首先介紹了檢測儀的硬件設計,包括ARM9處理芯片及其外圍擴展電路,采集設備,人機接口等部分。然后研究了基于ARM9的關(guān)于Bootload啟動代碼的引導以及Linux操作系統(tǒng)的移植,并建立了嵌入式交叉編譯環(huán)境,為檢測儀的設計和研究構(gòu)建了一個良好的平臺。在軟件設計方面,主要介紹了用C語言實現(xiàn)基于主要特征方向向量的DCT和DWT相結(jié)合的算法,其中包括小波變換、離散余弦變換、Zigzag排列和相關(guān)檢測程序等,另外,論文還對數(shù)字水印商標檢測儀的圖像采集、人機交互、終端顯示等程序的設計方法進行了論述。
上傳時間: 2013-07-02
上傳用戶:tdyoung
本文的目的就是研究如何應用FPGA這種大規(guī)模的可編程邏輯器件實現(xiàn)CCD(Charge Coupled Device,電荷耦合器件)數(shù)字圖像的實時采集及預處理?;趯崟r圖像處理系統(tǒng)的研究與設計,本文主要研究工作及成果如下: 1.本論文詳細的介紹了圖像采集卡的結(jié)構(gòu)和基本工作原理。同時,針對高分辨率的CCD攝像機,探討了有關(guān)點目標與CCD像元一一對應的圖像采集及其硬件和軟件設計方法。 2.本文分析了星圖中弱小目標、噪聲以及背景的特點,給出了點目標的場景圖像的數(shù)學模型及復雜背景下點目標檢測的預處理方法。針對星圖灰度分布的特點,采用高斯低通濾波算法和高通濾波算法對星圖進行預處理,同時還對圖像掃描聚類算法進行了研究與分析。 3.數(shù)字信號處理器常常因為在復雜性、運算速度等方面的限制,難以實時的實現(xiàn)復雜的檢測算法。本文采用FPGA技術(shù),實現(xiàn)了復雜背景下弱點目標的預處理算法,解決了計算、數(shù)據(jù)緩沖和存儲操作協(xié)調(diào)一致的問題,同時采用并行高密度加法器和流水線的工作方式,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問題,并在實際中取得滿意的結(jié)果。
上傳時間: 2013-07-03
上傳用戶:wang5829
紋理映射在計算機圖形計算中屬于光柵化階段,處理的是像素,主要的特點是數(shù)據(jù)的吞吐量大,對實時系統(tǒng)來說轉(zhuǎn)換的速度是一個關(guān)鍵的因素,人們尋求各種加速算法來提高運算速度。傳統(tǒng)的方法是用更快的處理器,并行算法或?qū)S糜布kS著數(shù)字技術(shù)的發(fā)展,尤其是可編程邏輯門陣列(FPGAs)的發(fā)展,提供了一種新的加速方法。FPGAs在密度和性能上都有突破性的發(fā)展,當前的FPGA芯片已經(jīng)能夠運算各種圖形算法,而在速度上與專用的圖形卡硬件相同。因此,F(xiàn)PGA芯片非常適合這項工作。 本文主要工作包括以下幾個方面: 1、本文提出了一種MIPmapping紋理映射優(yōu)化方法,改進了MIPmapping映射細化層次算法及紋理圖像的存儲方式,減少紋理尋址的計算量,提高紋理存儲的相關(guān)性。詳細內(nèi)容請閱讀第三章。 2、提出了一種MIPmapping紋理映射優(yōu)化方法的硬件實現(xiàn)方案,該方案針對移動設備對功耗和面積的要求,以及分辨率不高的特點,在參數(shù)空間到紋理地址的計算中用定點數(shù)來實現(xiàn)。詳細內(nèi)容請閱讀第四章。 3、實現(xiàn)了紋理映射流水線單元紋理地址產(chǎn)生電路,及紋理濾波電路的FPGA設計,并給出設計的綜合和仿真結(jié)果。詳細內(nèi)容請閱讀第五章4、實現(xiàn)了符合IEEE 754單精度標準的乘法、乘累加及除法運算器電路。乘法器采用改進型Booth編碼電路以減少部分積數(shù)量,用Wallace對部分積進行壓縮;乘累加器采用multiply-add fused算法,對關(guān)鍵路徑進行了優(yōu)化;除法器為基于改進型泰勒級數(shù)展開的查找表結(jié)構(gòu)實現(xiàn),查找表尺寸只有208字節(jié),電路為固定時延,在電路尺寸、延時及復雜度方面進行了較好的平衡。
上傳時間: 2013-04-24
上傳用戶:yxvideo
論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設計的改進算法應用到以FPGA為核心的圖像采集前端。出于對成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色濾波陣列(CFA),經(jīng)過CFA后每個像素點只能獲得物理三基色(紅、綠、藍)其中一種分量,形成馬賽克圖像。為了獲得全彩色圖像,就要利用周圍像素點的值近似地計算出被濾掉的顏色分量,稱這個過程為顏色插值。由于當前對圖像采集系統(tǒng)的實時性要求越來越高,業(yè)內(nèi)已經(jīng)開始廣泛采用FPGA來進行圖像處理,充分發(fā)揮硬件并行運算的速度優(yōu)勢,以求在處理速度和成像質(zhì)量兩方面均達到滿意的效果。。主要的工作內(nèi)容如下: 本文首先介紹了彩色濾波陣列、圖像色彩恢復和插值算法的概念,然后分析和研究了當下常用的顏色插值算法,如雙線性插值算法、加權(quán)系數(shù)法等等,指出了各個算法的特點和不足;接下來針對硬件系統(tǒng)并行運算的特性和實時性處理的要求,結(jié)合其中兩種算法的思路設計了適用于硬件的改進算法,該算法主要引入了方向標志位的概念以及平滑的邊界仲裁法則來檢測邊界,借鑒利用梯度的三角函數(shù)關(guān)系來判斷邊界方向,通過簡化且適用于硬件的方法計算加權(quán)系數(shù),從而選擇合適的方向進行插值。 在介紹了FPGA用于圖像處理的優(yōu)勢后,針對FPGA的特點采用模塊化結(jié)構(gòu)設計,詳細闡述了本文算法的軟件實現(xiàn)過程及所使用到的關(guān)鍵技術(shù);文章設計了一個以FPGA為核心的前端圖像采集平臺,并將改進插值算法應用到整個系統(tǒng)當中。詳細分析了采集前端的硬件需求,討論了核心芯片的選型和硬件平臺設計中的注意事項,完成了印制電路板的制作。 文章通過MATLAB仿真得到了量化的性能評估數(shù)據(jù),并選取幾種算法在硬件平臺上運行,得到了實驗圖片。最后結(jié)合圖片的視覺效果和仿真數(shù)據(jù)對幾種不同算法的效果進行了評估和比較,證明改進的算法對圖像質(zhì)量有所增強,取得了良好的效果。
上傳時間: 2013-06-11
上傳用戶:it男一枚
·摘要: 為解決人臉檢測實時性問題,提出了基于DSP實現(xiàn)人臉檢測算法.改進了AdaBoost人臉檢測算法,在層次型AdaBoost檢測算法的基礎上,改進了特征定義方式,提出模糊層次型人臉檢測器結(jié)構(gòu).介紹了TI公司的DSP芯片及其外圍電路,描述了系統(tǒng)中各個模塊的工作流程.最后,闡述了利用CCS對DSP程序進行優(yōu)化.實驗結(jié)果表明,在輸入圖像大小為256×256像素的條件下,檢測速度達到每秒2
上傳時間: 2013-04-24
上傳用戶:qqiang2006
200多個常見的VC++加密算法代碼,像DES、ASN、hex、rsa等等算法,你可以先下載保存在電腦上,以后或許能用到,加密也是常用的一種程序數(shù)據(jù)處理方式,實用性比較大。
上傳時間: 2013-04-24
上傳用戶:iswlkje
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1