現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機、冰箱等都具有非線性特性,都會產(chǎn)生諧波污染電網(wǎng)。本文針對這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計了一個APF控制系統(tǒng)來產(chǎn)生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達到凈化電網(wǎng)。 本文對提出的APF控制系統(tǒng)從模擬和數(shù)字兩個方面進行了深入的研究。 首先,設(shè)計了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對系統(tǒng)補償效果的影響,然后根據(jù)補償效果選擇最佳的參數(shù)值。 其次,針對控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達到最優(yōu)。并從理論上詳細分析了無差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對硬件描述語言以及FPGA設(shè)計流程深入理解的基礎(chǔ)上,利用Verilog語言實現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負載。
標簽: 單相 有源濾波器 控制系統(tǒng)
上傳時間: 2013-07-27
上傳用戶:aa17807091
目前的國內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號和數(shù)字圖像信號,雖然視頻信號能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號占用存儲空間太大,不便于進行傳輸。本文設(shè)計了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國際標準化組織制訂了一系列的國際視頻編碼標準并廣泛應用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標準,采用了近幾年視頻編碼方面的先進技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標準。 新發(fā)展的H.264/AVC比原有的視頻編碼標準大幅度提高了編碼效率,但其運算復雜度也大大增加,本文簡要分析了H.264/AVC的復雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實驗結(jié)果。 H.264/AVC仍基于以前視頻編碼標準的運動補償混合編碼方案,主要不同有:增強的運動預測能力,準確匹配的較小塊變換,自適應環(huán)內(nèi)濾波器,增強的熵編碼。測試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時,增加了一個數(shù)量級的復雜度。實際中恰當?shù)厥褂肏.264/AVC編碼工具可以較低的實現(xiàn)復雜度得到與復雜配置相當?shù)木幋a效率。故實際編碼系統(tǒng)開發(fā)需要在運算復雜性和編碼效率之間進行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復雜度,也成倍增加算法的復雜度。針對它們的作用和實現(xiàn)方法的不同,可采用不同的硬件實現(xiàn)方法。本文基于上述思路進行優(yōu)化,具體的工作包括:針對去塊濾波的復雜性,本文提出一種適合硬件實現(xiàn)的算法,使其在節(jié)省了資源的同時,很好的達到了標準所定義的性能。針對變換量化的復雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實現(xiàn)方法。針對碼率控制的實現(xiàn),本文提出了一種有別于傳統(tǒng)實現(xiàn)方式的算法,在保證實時性的同時,極大的提高了編碼器的性能。本文基于上述算法還進行Baseline Profile編碼器的研究,給出了一種實時編碼器結(jié)構(gòu),實現(xiàn)了對高清圖像格式(720P)的實時編碼,并將其和當前業(yè)界先進水平進行了對比,表明本文所實現(xiàn)得結(jié)構(gòu)能夠達到當前業(yè)界的先進水平。
上傳時間: 2013-07-23
上傳用戶:yepeng139
擴展頻譜通信技術(shù),它的突出優(yōu)點是保密性好,抗干擾性強.隨著通信系統(tǒng)與現(xiàn)代計算機軟、硬件技術(shù)與微電子技術(shù)發(fā)展,越來越多的通信系統(tǒng)構(gòu)建于這種技術(shù)之上.在實際擴頻通信系統(tǒng)工程中,用得比較普遍的是直擴方式和跳頻方式,它們的不同在于直擴是采取隱藏的方式對抗干擾,而跳頻采取躲避的方式. 西方國家早在20世紀50年代就開始對跳頻通信進行研究,在上個世紀末的幾次局部戰(zhàn)爭中,跳頻電臺得到了普遍的應用.跳頻通信的發(fā)展促進了其對抗技術(shù)的發(fā)展,目前,世界主要幾個軍事先進的國家,已經(jīng)研究出高性能的跳頻通信對抗設(shè)備,國內(nèi)這方面的發(fā)展相對國外差距比較大. 未來戰(zhàn)爭是科學技術(shù)的斗爭,研究跳頻通信對抗勢在必行.基于這種目的,本文研究和設(shè)計了跳頻檢測的FPGA實現(xiàn),利用基于時頻分析的處理方法,完成了跳頻信號檢測的FPGA實現(xiàn),通過測試,表明系統(tǒng)達到了設(shè)計要求,可以滿足實際的需要.主要內(nèi)容包括: 1.概述了跳頻檢測接收研究的發(fā)展動態(tài),闡述了擴展頻譜通信及短時傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號,檢測跳頻的可行性,利用FFT檢測頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測概率和分析信噪比;利用抽取內(nèi)插技術(shù)完成數(shù)據(jù)速率的轉(zhuǎn)換,使其滿足后續(xù)信號的處理要求;利用同相和正交的DDC實現(xiàn)結(jié)構(gòu),完成對跳頻信號的解跳. 3.設(shè)計完成了跳頻信號檢測與接收系統(tǒng)的FPGA實現(xiàn),其主要包括:數(shù)據(jù)速率變換的實現(xiàn),FIR低通濾波器的實現(xiàn),快速傅立葉變換(FFT)的實現(xiàn),下變頻的實現(xiàn)等.在濾波器的實現(xiàn)中,提出了兩種設(shè)計方法:基于常系數(shù)乘法器和分布式算法濾波器,分析了上述兩種方法的優(yōu)缺點,選擇用分布式算法實現(xiàn)設(shè)計中的低通濾波器;在快速傅立葉變換實現(xiàn)中,分析了基2和基4的算法結(jié)構(gòu),并分別實現(xiàn)了基2和基4的算法,滿足了不同場合對處理器的要求.在下變頻的設(shè)計中,使用濾波器的多相結(jié)構(gòu)完成抽取的實現(xiàn),并使用低通濾波器使信號帶寬滿足指標的要求.此外,設(shè)計中還包括雙端口RAM的實現(xiàn),比較模塊的實現(xiàn)、數(shù)據(jù)緩存模塊和串并轉(zhuǎn)換模塊的實現(xiàn). 4.介紹了實現(xiàn)系統(tǒng)的硬件平臺.
標簽: 跳頻信號 檢測 接收系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:zttztt2005
本文進行了基于FPGA的GPS直序偽碼擴頻接收機的設(shè)計和數(shù)字化硬件實現(xiàn)。論文首先對GPS衛(wèi)星導航定位系統(tǒng)進行了分析,并對與數(shù)字化接收機直接相關(guān)聯(lián)的GPS信號中頻部分結(jié)合實際系統(tǒng)要求進行了設(shè)計和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機研制的具體要求,之后完成了接收機中頻數(shù)字化方案設(shè)計。同時對偽碼捕獲跟蹤后端的載波捕獲跟蹤的實現(xiàn)方案進行了描述和分析。最后利用EDA工具在FPGA芯片上實現(xiàn)了GPS數(shù)字化接收機的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機必須滿足在低信噪比條件下工作。同時接收機與衛(wèi)星間高動態(tài)產(chǎn)生的多普勒頻率,給接收機實現(xiàn)快速捕獲帶來了難度。通過仿真分析,綜合了實現(xiàn)難度和性能兩方面因素,針對小信噪比工作條件提出了改進型的序貫偽碼捕獲實施方案。同時按照捕獲概率和時間的要求,對接收機偏壓、上、下門限、NCO增益等進行了設(shè)計和仿真分析,確定了捕獲的數(shù)字化實現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實現(xiàn)設(shè)計中,給出了詳細的數(shù)字化實現(xiàn)方案和分析,這樣在保證工作精度的同時盡量減少硬件資源的開銷,利用EDA工具,采用Veilog設(shè)計語言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機偽碼捕獲跟蹤的實現(xiàn),并在其開發(fā)平臺上對數(shù)字化接收機進行了仿真驗證,在給定的工作條件下達到了設(shè)計性能和指標要求。
標簽: FPGA GPS 中頻 數(shù)字接收機
上傳時間: 2013-04-24
上傳用戶:15510133306
多相濾波器主要應用于脈沖多普勒雷達、通信寬帶數(shù)字接收機、雷達自適應波束形成等信號處理領(lǐng)域。在多普勒雷達信號處理中國內(nèi)外關(guān)于FIR濾波器設(shè)計研究的報道較多,而對于IIR濾波器的設(shè)計研究相對較少,原因是IIR多相濾波器的設(shè)計復雜性,使得IIR濾波器在多普勒雷達數(shù)字信號處理中難以發(fā)揮重要作用。本文以脈沖多普勒雷達信號處理為背景,主要研究數(shù)字多相濾波器的特點和設(shè)計方法;進而研究數(shù)字多相濾波器的數(shù)字仿真方法與FPGA實現(xiàn)技術(shù)。對于自主研究、設(shè)計和實現(xiàn)雷達信號處理的各種結(jié)構(gòu)的濾波器具有重要的意義。 本文討論了FIR數(shù)字濾波器和IIR數(shù)字濾波器的特點和區(qū)別。對IIR濾波器的多相結(jié)構(gòu)進行了理論分析,重點研究了IIR多相濾波器的設(shè)計原理。根據(jù)此原理進行IIR濾波器的多相設(shè)計并擴展到多通道和多級結(jié)構(gòu)。在此基礎(chǔ)上,根據(jù)本文研究的多普勒雷達回波信號需要四通道處理的要求搭建軟件仿真模型,對所設(shè)計的2級4通道IIR多相濾波器組進行了仿真實驗,給出仿真結(jié)果,并進行了討論。 在完成2級4通道IIR多相濾波器組的軟件仿真后,利用FPGA設(shè)計平臺,對該IIR多相濾波器組進行了設(shè)計仿真和綜合實現(xiàn)。在實現(xiàn)過程中進行了功能仿真和時序仿真兩級仿真驗證,結(jié)果表明在模擬硬件環(huán)境中所設(shè)計的2級4通道IIR多相濾波器組能夠較好地實現(xiàn)多普勒雷達回波信號多通道的劃分和濾波功能要求,驗證了設(shè)計思路和方法的正確性和可行性。
上傳時間: 2013-04-24
上傳用戶:gongxinshiwo@163.com
基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實現(xiàn)PID軟算法的微處理器因為強干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質(zhì)上解決這個問題。因此,利用FPGA開發(fā)技術(shù),實現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點,總結(jié)FPGA設(shè)計技術(shù)及開發(fā)流程,指出實現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計,降低設(shè)計難度,是擴展設(shè)計功能、提高芯片性能和產(chǎn)品性價比的關(guān)鍵??刂葡到y(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計結(jié)構(gòu)類型和特點的基礎(chǔ)上,提出一種基于FPGA改進型并行結(jié)構(gòu)的PID溫度控制器設(shè)計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設(shè)計,增加整數(shù)運算結(jié)果的位擴展處理,進行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計實現(xiàn)了PID控制器,用Modelsim仿真驗證了設(shè)計結(jié)果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結(jié)果表明,達到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實現(xiàn)PID控制器的設(shè)計難度提供了有效的方法。
上傳時間: 2013-05-24
上傳用戶:gyq
matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度
上傳時間: 2013-07-31
上傳用戶:萬有引力
隨著電子技術(shù)和計算機技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應用范圍主要包括數(shù)字廣播、消費類電子、視頻監(jiān)控、醫(yī)學成像及文檔影像處理等領(lǐng)域。當前視頻圖像處理主要問題是當處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標準,來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進行程序測試與運行,并分析仿真結(jié)果,驗證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當?shù)乃阕?,采用工具MATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點是采用新的開發(fā)環(huán)境System Generator for DSP實現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強、設(shè)計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。
標簽: FPGA 視頻圖像 處理系統(tǒng)
上傳時間: 2013-07-28
上傳用戶:lingzhichao
在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質(zhì)量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素?,F(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內(nèi)的時鐘延時,減小時鐘偏差,本文設(shè)計了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調(diào)整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調(diào)節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設(shè)計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調(diào)節(jié)電路的設(shè)計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設(shè)計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
標簽: FPGA 應用于 全數(shù)字 鎖相環(huán)
上傳時間: 2013-07-06
上傳用戶:LouieWu
普通GPS接收機在特殊環(huán)境下,如在高樓林立的城市中心,林木遮擋的森林公路,特別是在隧道和室內(nèi)環(huán)境的情況下,由于衛(wèi)星信號非常微弱,載噪比(Carrier Noise Ratio,C/No)通常都在34dB-Hz以下,很難有效捕獲到衛(wèi)星信號,導致無法正常定位。惡劣條件下的定位有廣闊的發(fā)展和應用前景,特別是在交通事故、火災和地震等極端環(huán)境下,快速準確定位當事者所處位置對于降低事態(tài)損失和營救受傷者是極為重要的。歐美和日本等發(fā)達國家也都制定了相應的提高惡劣條件下高靈敏度定位能力的發(fā)展政策。而高靈敏度GPS接收機定位的關(guān)鍵在于GPS微弱信號的處理。 本課題的主要研究內(nèi)容是針對GPS微弱信號改進處理方法。針對傳統(tǒng)GPS接收機信號捕獲中的串行搜索方法提出了基于批處理的微弱信號捕獲方法,來提高低信噪比情況下微弱信號的捕獲能力,實現(xiàn)快速高靈敏度的準確捕獲;針對捕獲微弱信號處理大量數(shù)據(jù)導致的運算量激增,運用雙塊零拓展(Double Block Zero Padding,DBZP)處理方法減少運算量同時縮短捕獲時間。針對傳統(tǒng)GPS接收機延遲鎖相環(huán)跟蹤算法提出了基于卡爾曼濾波的新型捕獲算法,減小延遲鎖相環(huán)失鎖造成的信號跟蹤丟失概率,來提高惡劣環(huán)境下低信噪比信號的跟蹤能力,實現(xiàn)微弱信號的連續(xù)可靠跟蹤。通過提高GPS微弱信號的捕獲與跟蹤能力,進而使GPS接收機在惡劣環(huán)境下衛(wèi)星信號微弱時能夠?qū)崿F(xiàn)較好的定位與導航。 通過擬合GPS接收機實際接收到的原始數(shù)據(jù),構(gòu)造出不同載噪比的數(shù)字信號,分別對提出的針對微弱信號的捕獲與跟蹤算法進行仿真比較驗證,結(jié)果表明,對接收機后端信號處理部分作出的算法改進使得GPS接收機可以更好的處理微弱信號,并且具有較高的靈敏度和精度。文章同時針對提出的數(shù)據(jù)處理特征使用FPGA技術(shù)對算法主要的數(shù)據(jù)處理部分進行了初步的構(gòu)架實現(xiàn)并進行了板級驗證,結(jié)果表明,利用FPGA技術(shù)可以較好的實現(xiàn)算法的數(shù)據(jù)處理功能。文章最后給出了結(jié)論,通過提出的基于批處理和基于DBZP方法的捕獲算法以及基于卡爾曼濾波的信號跟蹤算法,可以有效地解決微弱GPS信號處理的難題,進而實現(xiàn)微弱信號環(huán)境下的定位與導航。
上傳時間: 2013-04-24
上傳用戶:變形金剛
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1