1 產品簡介1.1 產品特點下載速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 無線通信,自動跳頻支持 1.8V~5V 設備,自動檢測支持 1.8V/3.3V/5V 電源輸出,上位機設置支持目標板取電/給目標板供電支持 MDK/IAR 編譯器,無需驅動,不丟固件支持 Cortex M0/M1/M3/M4/M7 等內核 ARM 芯片支持仿真調試,支持代碼下載、支持虛擬串口提供 20P 標準 JTAG 接口、提供 4P 簡化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系統尺寸小巧,攜帶方便1.2 基本參數產品名稱 ATK-HSWLDBG 高速無線調試器產品型號 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驅)仿真接口 JTAG、SWD支持編譯器 MDK、IAR串口速度 10Mbps(max)燒錄速度 10M通信距離 ≥10MTX 端工作電壓 5V(USB 供電)TX 端工作電流 151mARX 端工作電壓 3.3V/5V(USB 或者 JTAG 或者 SWD 供電)RX 端工作電流 132mA@5V工作溫度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 產品實物圖圖 發送端圖 接收端圖 接收端接口輸出電壓示意圖,所有標注 GND 的引腳均為地線1.4 接線示意圖高速無線調試器發送端,接線圖:高速無線調試器接收端,JTAG/SWD 接口供電,接線示意圖:高速無線調試器接收端,USB 接口供電,接線示意圖:1.5 高速無線調試器工作原理示意圖電腦端 高速無線調試器發送端 USB 接口目標 MCU 高速無線調試器接收端 JTAG/SWD 接口目標 MCU 高速無線調試器接收端5V 電源JTAG/SW 接口 USB 接口高速無線調試器JTAG/SW 接口 目標 MCU 高速無線調試器接收端USB 接口 電腦端 高速無線調試器發送端無線模塊無線模塊2、MDK 配置教程注意:低版本 MDK 對高速無線調試器的支持不完善,推薦 MDK5.23及以上版本。MDK5.23~MDK5.26 對高速 DAP 的支持都有 bug,必須打補丁。參考“mdk 補丁”文件夾下的相關文檔解決。SWD 如果接3 線,請查看第 10 章,常見問題 1。要提高速度,參考 4.2 節配置無線參數為大包模式。如果無線通信不穩定,參考常見問題 4。
標簽: 高速無線調試器
上傳時間: 2022-06-04
上傳用戶:d1997wayne
ti官方開發的開關電源功率級設計器,可以幫助工程師更快選取開關電源的拓撲,也有助于加深轉換器中電壓和電流的理解。不論是Buck、Boost,反激、半橋、全橋、溫伯格,軟件都有涵蓋。包含一份軟件使用說明
標簽: 開關電源
上傳時間: 2022-06-04
上傳用戶:
特點:o ARM? Cortex?-M4 CPU 平臺o 高達150MHz 的高性能Cortex?-M4 處理器o 集成FPU 和MPUo 內存o 512KB 片上SRAMo 2KB 至512KB 可編程保持存儲區o 閃存o 1MB 集成閃存o 原地執行NOR 閃存接口,在閃存中執行時接近0 等待狀態o 供電和復位管理系統o 片上穩壓器,支持1.7V-3.6V 輸入o 上電復位(POR)o 時鐘管理o 10-30MHz 晶體振蕩器o 內部16MHz RCo 32kHz 晶體振蕩器o 內部32kHz RCo 具有可編程輸出頻率的低功耗PLLo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真隨機數發生器)的簡單加密引擎o 定時器/計數器o 1x 系統節拍定時器o 4x 32 位定時器o 1x 看門狗定時器o 功耗(待確認)o 滿載:待定uA/MHz @ 25°Co 運行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存儲器o 待機:待定@ 25°C,內部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 樣本o 可通過8:1 多路復用器選擇輸入o 1 個帶有集成PHY 的USB 2.0 高速雙角色端口o 兩個SD / SDIO 主機接口o SD/SDIO 2.0 模式:時鐘高達50MHzo LCD 控制器o 分辨率高達480x320o 6800 和8080 異步模式(8 位)o JTAG 調試功能o 3 個PWM(6 個輸出),3 個捕捉和3 個QEP 模塊o 4x UART,帶有HW 流控制,最高可達4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高達25MHz,1x SPI 從器件高達10MHzo 32 個GPIOo 68 引腳QFN 封裝o 溫度范圍:-40 至85°C4.1 帶FPU 內核的ARM?CORTEX?-M4帶有FPU 處理器的ARM?Cortex?-M4 是一款32 位RISC 處理器,具有出色的代碼和功率效率。它支持一組DSP 指令,以允許高效執行信號處理算法,非常適合于可穿戴和其他嵌入式市場。集成的單精度FPU(浮點單元)便于重用第三方庫,從而縮短開發時間。內部內存保護單元(MPU)用于管理對內的訪問,以防止一個任務意外破壞另一個活動任務使用的內存。集成緊密耦合的嵌套向量中斷控制器,提供多達16 個優先級。4.2 系統內存Bock 包含512kB 零等待狀態SRAM,非常適合于當今算法日益增長的需求。同時,內存被細分為更小的區,從而可以單獨地關閉以降低功耗。4.3 閃存和XIP 單元提供1MB 的集成NOR 閃存,以支持CPU 直接執行。為了提高性能,XIP 單元具有集成的緩存系統。緩沖內存與系統內存共享。與從系統內存運行性能相比,XIP 單元使得許多應用程序的運行接近100%。4.4 ROM集成ROM 固件包含通過NOR 閃存正常引導所需的引導加載程序,支持用于批量生產的閃存編程,還包括用于調試目的的UART 和USB 啟動功能。
標簽: tg401
上傳時間: 2022-06-06
上傳用戶:qdxqdxqdxqdx
4路搶答器原理圖---國防工業大學 工作原理 :搶答器由74LS148、74LS279、74LS48組成,LED顯示器 開始時,當支持人按鈕還未按是,CLR為0,所以輸出Q1~Q4為0;放光二極管全為滅的,當主持人按鈕按下時CLR為1,可以輸入,誰先搶答,相應的誰的燈亮,利用74LS279和74LS148輸出的是cp等于0,鎖存其他的,不能使其他的輸出。擴展資料:利用51單片機建立四路搶答器。單片機,當然不只是51,51單片機是一種稍通用型的單片機,通過I/O口的定義,可以實現多種控制功能。搶答器,原理:如果為四路,當其中任一路控下后,其他幾路即失效,結果為第一次按下的,可以用數碼管或是LED燈來顯示,當然這里只是講原理與編程,具體可以根據搶答器路數及顯示方式更改程序即可。這個聲音報警數字顯示8路搶答器電路,主開關由主持人控制。按圖安裝即可你可接4路。這個4路搶答器的原理圖。希望覺得有用。
標簽: 4路搶答器
上傳時間: 2022-06-06
上傳用戶:jason_vip1
旋轉編碼器速度檢測控制資料在電纜生產線上,通常需要檢測電纜的走線速度,用來控制收線電機的轉速和計算線纜的長度。成纜工藝參數的穩定,直接關系到電線電纜的質量。該項目是為某電纜廠的技術改造項目,要改造的設備是利用束線原理制造的盤絞式成纜機,改造的內容是更換全部電氣控制系統。這種成纜機的放線盤固定,而收線盤固在盤絞架上同時完成絞合和收線的雙重運動。工作時,在線纜盤直流電機的帶動下,完成電纜的收線運動,在排線電機的帶動下實現電纜在收線盤的整齊排列。在大盤電機的帶動下,通過齒輪箱帶動盤絞架實現軸向旋轉,完成電纜絞合運動,是保證節距的關鍵。線速度是由收線盤的旋轉速度決定的,如果收線電機的轉速恒定,收線盤隨著收線軸的變粗,線速度會增大,因此,為保證收線速度恒定,要逐漸降低收線電機的轉速。摘 要:通過對盤絞式成纜機工作過程的分析,說明了對收線電機的控制要求,采用AT89C51 單片機為控制核心,通過檢測旋轉編碼器在單位時間內輸出的脈沖數,與標準脈沖數進行比較,控制收線電機調速器的給定值,從而控制收線電機的旋轉速度,實現了線纜的均勻走線速度控制。給出單片機與旋轉編碼器組成的閉環線速度控制系統的電路原理及主要控制程序的設計方法。其簡潔的電路設計和典型的控制方法具有較高的參考價值。
標簽: 旋轉編碼器
上傳時間: 2022-06-06
上傳用戶:
TI 模擬工程師電路設計指導手冊:數據轉換器,高清文字版
上傳時間: 2022-06-18
上傳用戶:
以下是使用本書的推薦步驟和方法:1.學習用Protel進行電路設計。按照功能定義、方案選定、電路原理圖設計、采購元件、硬件電路板設計的流程,自己動手,實踐各個環節,掌握了這些環節以后,就在一定程度上具備了自己解決問題的能力。在原理圖和印制電路板設計過程中,可以參考配套網站上中的相關內容,但電路印制電路板設計完成以后,暫不制板。有關內容見“硬件電路設計與制作”篇中的第1~5章。2.進行電路板焊接和調試。使用本書所配印制電路板,自己購買元件,按照“硬件電路設計與制作”篇中的第7章的詳細步驟進行電路板焊接和調試。調試過程中直接使用配套網站上中提供的各種調試時需要的固件程序,暫不關心這些固件的程序是如何寫就的。3.理解源程序。MP3+U盤調試完成以后,對整個調試開發環境就應該很熟悉了。接下來,閱讀本書“C51程序設計”篇的有關內容,并閱讀附錄中對KeilC編譯器、Source Insight源碼閱讀軟件的介紹,閱讀配套網站上調試過程所用固件對應的C源程序,并結合源碼中的注釋,理解MP3源程序設計的方法。4.進行個性化設計與調整。到此,讀者對于硬件電路設計與制作過程中的軟件、硬件電路設計與制作有了相當了解了。此時,可以將自己原先設計的印制電路圖進行必要的個性化設計與調整,自己制作MP3播放器的印制電路板,根據所做調整,在原有調試所需固件的基礎上,進行相應的修改,重復電路調試過程,以便提高和融會貫通。電路板加工可以參考“硬件電路設計與制作”篇中的第6章內容。5.進行USB通信的學習,了解USB有關概念。先學習“USB海量存儲設備(U盤)設計”篇中第14~17章的內容,建立起USB通信的概念。6.了解設計一個USB海量存儲設備所需的知識,進一步加深對USB通信的理解。閱讀“USB海量存儲設備(U盤)設計”篇中第18~20章的內容。7.用C語言編程實現U盤的固件編寫,掌握USB通信的調試方法。閱讀“USB海量存儲設備(U盤)設計”篇中第21章、第22章的有關內容。
上傳時間: 2022-06-23
上傳用戶:
前言:我從2011年年初開始玩LPC1768,在公司做過幾個LPC1768的小項目,都是基于UCOS-112.86操作系統和LPC17Xx V2.0固件庫(還有的基于ulP1.0以態網協議棧),產品運行穩定,芯片級操作也十分方便(畢竟是基于固件庫操作,不用管那些復雜的寄存器),在官網看到不知何時出了UCOS-I1-V2.91,于是準備應用本版本編寫今后的程序,移植時,有意留心寫下這篇移植步驟,希望對初學者有幫助。一、移植前的準備工作下載所需文件:1、在LPCWARE官網下載LPC175x 6x CMSIS-Compliant Standard Peripheral Firmware Driver Library(LPC175X,LPC176x固件驅動庫),下載地址鏈接:http://www.lpcware.com/content/nxpfile/lpc175x6x-cmsis-compliant-standard-perip heral-firmware-driver-library-keil-iar-gnu進入網址選擇lpc175x6xcmsis-driver_library.zip下載pctis su amas aer baryp2i56tes(也可以在NXP官網下載,但本人去年下載的固件庫編譯時出現N多警告,看E不爽,自己改又不怕改出問題)2、在UCOS-1l官網下載UCOS-Il-V291源碼(上面描述為2.89,但實際內核為2.91),下載地址鏈接http://micrium.com/page/downloads/source_code進入網址選擇UC/os-11下載,如下
上傳時間: 2022-06-26
上傳用戶:zhanglei193
1設計任務與要求1.1基本功能1)能夠測量正弦波、方波、三角波等交流信號的頻率;2)測量信號的頻率范圍為1HZ-9999KHZ,分辨率為1HZ:3)測量結果直接用十進制數值,通過四個數碼管顯示;4)可手動測量,手動清零;5)具有高精度、迅速測量、讀數方便等優點。1.2擴展功能1)具有不同可測頻率范圍的多個檔位;2)有超量程警告,當測量信號頻率超過所選檔位的量程時,頻率計發出警報。2設計原理脈沖信號的頻率就是在單位時間(1s)里產生的脈沖個數,若在一定時間間隔tw內測得這個周期信號的重復變化次數為N,則其頻率可表示為:豆f-N/T(1)數字頻率計的總體框圖如圖1所示:數字頻率計由四大基本電路組成:整形系統,單穩態觸發器構成的閘門電路,可控的計數系統、鎖存譯碼顯示電路、超量程報警系統。經過放大衰減后的被測信號(包括正弦波,三角波,方波等周期信號)經過整形電路,變成峰值為3~5V(與TTL兼容)的方波信號Vx,送入計數器的時鐘脈沖端。當門控信號到來后,閘門電路開啟,時間為Ti,計數器實現計數功能,Ti時間過后閘門關閉,計數停止,鎖存器使能端置零,計數結果被鎖存,通過數碼管可以方便讀出被測信號頻率。圖2為數字頻率計的波形圖:
上傳時間: 2022-07-01
上傳用戶:
VK1640 是一款 LED(發光二極管顯示器)驅動控制專用電路,內部集成有 MCU 數字接口、數據鎖存器、LED 高壓驅動。本產品采用 CMOS 工藝,主要應用于小型 LED 顯示屏驅動。
上傳時間: 2022-07-12
上傳用戶: