亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

單相電能表

  • 電子學(xué)名詞介紹

    電子學(xué)名詞1、 電阻率---又叫電阻系數(shù)或叫比電阻。是衡量物質(zhì)導(dǎo)電性能好壞的一個(gè)物理量,以字母ρ表示,單位為歐姆*毫米平方/米。在數(shù)值上等于用那種物質(zhì)做的長(zhǎng)1米截面積為1平方毫米的導(dǎo)線,在溫度20C時(shí)的電阻值,電阻率越大,導(dǎo)電性能越低。則物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時(shí),電阻率的增加與原來(lái)的電阻電阻率的比值,通常以字母α表示,單位為1/C。2、 電阻的溫度系數(shù)----表示物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時(shí),電阻率的增加量與原來(lái)的電阻率的比值,通常以字母α表示,單位為1/C。3、 電導(dǎo)----物體傳導(dǎo)電流的本領(lǐng)叫做電導(dǎo)。在直流電路里,電導(dǎo)的數(shù)值就是電阻值的倒數(shù),以字母ɡ表示,單位為歐姆。4、 電導(dǎo)率----又叫電導(dǎo)系數(shù),也是衡量物質(zhì)導(dǎo)電性能好壞的一個(gè)物理量。大小在數(shù)值上是電阻率的倒數(shù),以字母γ表示,單位為米/歐姆*毫米平方。5、 電動(dòng)勢(shì)----電路中因其他形式的能量轉(zhuǎn)換為電能所引起的電位差,叫做電動(dòng)勢(shì)或者簡(jiǎn)稱電勢(shì)。用字母E表示,單位為伏特。6、 自感----當(dāng)閉合回路中的電流發(fā)生變化時(shí),則由這電流所產(chǎn)生的穿過(guò)回路本身磁通也發(fā)生變化,因此在回路中也將感應(yīng)電動(dòng)勢(shì),這現(xiàn)象稱為自感現(xiàn)象,這種感應(yīng)電動(dòng)勢(shì)叫自感電動(dòng)勢(shì)。7、 互感----如果有兩只線圈互相靠近,則其中第一只線圈中電流所產(chǎn)生的磁通有一部分與第二只線圈相環(huán)鏈。當(dāng)?shù)谝痪€圈中電流發(fā)生變化時(shí),則其與第二只線圈環(huán)鏈的磁通也發(fā)生變化,在第二只線圈中產(chǎn)生感應(yīng)電動(dòng)勢(shì)。這種現(xiàn)象叫做互感現(xiàn)象。8、 電感----自感與互感的統(tǒng)稱。9、 感抗----交流電流過(guò)具有電感的電路時(shí),電感有阻礙交流電流過(guò)的作用,這種作用叫做感抗,以Lx表示,Lx=2πfL。10、容抗----交流電流過(guò)具有電容的電路時(shí),電容有阻礙交流電流過(guò)的作用,這種作用叫做容抗,以Cx表示,Cx=1/12πfc。11、脈動(dòng)電流----大小隨時(shí)間變化而方向不變的電流,叫做脈動(dòng)電流。12、振幅----交變電流在一個(gè)周期內(nèi)出現(xiàn)的最大值叫振幅。13、平均值----交變電流的平均值是指在某段時(shí)間內(nèi)流過(guò)電路的總電荷與該段時(shí)間的比值。正弦量的平均值通常指正半周內(nèi)的平均值,它與振幅值的關(guān)系:平均值=0.637*振幅值。14、有效值----在兩個(gè)相同的電阻器件中,分別通過(guò)直流電和交流電,如果經(jīng)過(guò)同一時(shí)間,它們發(fā)出的熱量相等,那么就把此直流電的大小作為此交流電的有效值。正弦電流的有效值等于其最大值的0.707倍。15、有功功率----又叫平均功率。交流電的瞬時(shí)功率不是一個(gè)恒定值,功率在一個(gè)周期內(nèi)的平均值叫做有功功率,它是指在電路中電阻部分所消耗的功率,以字母P表示,單位瓦特。16、視在功率----在具有電阻和電抗的電路內(nèi),電壓與電流的乘積叫做視在功率,用字母Ps來(lái)表示,單位為瓦特。17、無(wú)功功率----在具有電感和電容的電路里,這些儲(chǔ)能元件在半周期的時(shí)間里把電源能量變成磁場(chǎng)(或電場(chǎng))的能量存起來(lái),在另半周期的時(shí)間里對(duì)已存的磁場(chǎng)(或電場(chǎng))能量送還給電源。它們只是與電源進(jìn)行能量交換,并沒(méi)有真正消耗能量。我們把與電源交換能量的速率的振幅值叫做無(wú)功功率。用字母Q表示,單位為芝。

    標(biāo)簽: 電子學(xué)

    上傳時(shí)間: 2013-11-23

    上傳用戶:zhoujunzhen

  • 時(shí)鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時(shí)鐘分相技術(shù)并討論了時(shí)鐘分相技術(shù)在高速數(shù)字電路設(shè)計(jì)中的作用。 關(guān)鍵詞: 時(shí)鐘分相技術(shù); 應(yīng)用 中圖分類號(hào): TN 79  文獻(xiàn)標(biāo)識(shí)碼:A   文章編號(hào): 025820934 (2000) 0620437203 時(shí)鐘是高速數(shù)字電路設(shè)計(jì)的關(guān)鍵技術(shù)之一, 系統(tǒng)時(shí)鐘的性能好壞, 直接影響了整個(gè)電路的 性能。尤其現(xiàn)代電子系統(tǒng)對(duì)性能的越來(lái)越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時(shí)鐘設(shè)計(jì)上面。但隨著系統(tǒng)時(shí)鐘頻率的升高。我們的系統(tǒng)設(shè)計(jì)將面臨一系列的問(wèn) 題。 1) 時(shí)鐘的快速電平切換將給電路帶來(lái)的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時(shí)鐘對(duì)電路板的設(shè)計(jì)提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號(hào)的匹配上有更多的考慮。 3) 在系統(tǒng)時(shí)鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來(lái)達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個(gè)系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對(duì)系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時(shí)鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計(jì)中對(duì)高頻時(shí)鐘信號(hào)的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號(hào)的成分, 這里介紹一種很好的解決方法, 即利用時(shí)鐘分相技術(shù), 以低頻的時(shí)鐘實(shí)現(xiàn)高頻的處 理。 1 時(shí)鐘分相技術(shù) 我們知道, 時(shí)鐘信號(hào)的一個(gè)周期按相位來(lái)分, 可以分為360°。所謂時(shí)鐘分相技術(shù), 就是把 時(shí)鐘周期的多個(gè)相位都加以利用, 以達(dá)到更高的時(shí)間分辨。在通常的設(shè)計(jì)中, 我們只用到時(shí)鐘 的上升沿(0 相位) , 如果把時(shí)鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時(shí)間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時(shí)鐘分為4 個(gè)相位(0°、90°、180°和270°) , 系統(tǒng)的時(shí)間分辨就 可以提高為原來(lái)的4 倍(如圖1b 所示)。 以前也有人嘗試過(guò)用專門的延遲線或邏輯門延時(shí)來(lái)達(dá)到時(shí)鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時(shí)間偏移(Skew ) 和抖動(dòng) (J itters) 比較大, 無(wú)法實(shí)現(xiàn)高精度的時(shí)間分辨。 近年來(lái)半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實(shí)現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時(shí)鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時(shí)鐘分相技術(shù)在實(shí)際電 路中的應(yīng)用。我們?cè)谶@方面作了一些嘗試性的工作: 要獲得 良好的時(shí)間性能, 必須確保分相時(shí)鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計(jì)中, 通常用一個(gè)低頻、高精度的 晶體作為時(shí)鐘源, 將這個(gè)低頻時(shí)鐘通過(guò)一個(gè)鎖相環(huán)(PLL ) , 獲得一個(gè)較高頻率的、比較純凈的時(shí)鐘, 對(duì)這個(gè)時(shí)鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動(dòng)的分 相時(shí)鐘。 這部分電路在實(shí)際運(yùn)用中獲得了很好的效果。下面以應(yīng)用的實(shí)例加以說(shuō)明。2 應(yīng)用實(shí)例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開(kāi)銷, 一般以串行模式傳輸 圖3 時(shí)鐘分為4 個(gè)相位 數(shù)據(jù), 與其同步的時(shí)鐘信號(hào)并不傳輸。 但本地接收到數(shù)據(jù)時(shí), 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時(shí)鐘, 即要獲取與數(shù) 據(jù)同步的時(shí)鐘信號(hào)。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個(gè)bit 占有14. 7ns 的寬度, 在每個(gè)數(shù)據(jù) 幀的開(kāi)頭有一個(gè)用于同步檢測(cè)的頭部信息。我們要找到與它同步性好的時(shí)鐘信號(hào), 一般時(shí)間 分辨應(yīng)該達(dá)到1ö4 的時(shí)鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說(shuō), 系統(tǒng)時(shí)鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對(duì)整個(gè)系統(tǒng)設(shè)計(jì)帶來(lái)很多的困擾。 我們?cè)谶@里使用鎖相環(huán)和時(shí)鐘分相技術(shù), 將一個(gè)16MHz 晶振作為時(shí)鐘源, 經(jīng)過(guò)鎖相環(huán) 89429 升頻得到68MHz 的時(shí)鐘, 再經(jīng)過(guò)分相芯片AMCCS4405 分成4 個(gè)相位, 如圖3 所示。 我們只要從4 個(gè)相位的68MHz 時(shí)鐘中選擇出與數(shù)據(jù)同步性最好的一個(gè)。選擇的依據(jù)是: 在每個(gè)數(shù)據(jù)幀的頭部(HEAD) 都有一個(gè)8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個(gè)相位的時(shí)鐘去鎖存數(shù)據(jù), 如果經(jīng)某個(gè)時(shí)鐘鎖存后的數(shù)據(jù)在這個(gè)指定位置最先檢測(cè)出這 個(gè)KWD, 就認(rèn)為下一相位的時(shí)鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個(gè)判別原理, 我們?cè)O(shè)計(jì)了圖4 所示的時(shí)鐘分相選擇電路。 在板上通過(guò)鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時(shí)鐘: 用這4 個(gè) 時(shí)鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過(guò)優(yōu)先判選控制邏輯, 即可輸出同步性最好的時(shí)鐘。這里, 我們運(yùn)用AMCC 公司生產(chǎn)的 S4405 芯片, 對(duì)68MHz 的時(shí)鐘進(jìn)行了4 分 相, 成功地實(shí)現(xiàn)了同步時(shí)鐘的獲取, 這部分 電路目前已實(shí)際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價(jià)格昂貴, 而且系統(tǒng)設(shè)計(jì) 難度很高。以前就有人考慮使用多個(gè)低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時(shí)鐘分相, 用以替代高速的ADC, 但由 于時(shí)鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時(shí)鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(dòng)(Aperture J itters) , 無(wú)法達(dá)到很 好的時(shí)間分辨。 現(xiàn)在使用時(shí)鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時(shí)鐘分別作為ADC 的 轉(zhuǎn)換時(shí)鐘, 對(duì)模擬信號(hào)進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號(hào)經(jīng)過(guò) 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲(chǔ)器(M EM )。各個(gè) 采集通道采集的是同一信號(hào), 不過(guò)采樣 點(diǎn)依次相差90°相位。通過(guò)存儲(chǔ)器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時(shí)鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運(yùn)用時(shí)鐘分相技術(shù), 可以有效地用低頻時(shí)鐘實(shí)現(xiàn)相當(dāng)于高頻時(shí)鐘的時(shí)間性能, 并 避免了高速數(shù)字電路設(shè)計(jì)中一些問(wèn)題, 降低了系統(tǒng)設(shè)計(jì)的難度。

    標(biāo)簽: 時(shí)鐘 分相 技術(shù)應(yīng)用

    上傳時(shí)間: 2013-12-17

    上傳用戶:xg262122

  • 信號(hào)放大電路

    2-1 何謂測(cè)量放大電路?對(duì)其基本要求是什么? 在測(cè)量控制系統(tǒng)中,用來(lái)放大傳感器輸出的微弱電壓,電流或電荷信號(hào)的放大電路稱為測(cè)量放大電路,亦稱儀用放大電路。對(duì)其基本要求是:①輸入阻抗應(yīng)與傳感器輸出阻抗相匹配;②一定的放大倍數(shù)和穩(wěn)定的增益;③低噪聲;④低的輸入失調(diào)電壓和輸入失調(diào)電流以及低的漂移;⑤足夠的帶寬和轉(zhuǎn)換速率(無(wú)畸變的放大瞬態(tài)信號(hào));⑥高輸入共模范圍(如達(dá)幾百伏)和高共模抑制比;⑦可調(diào)的閉環(huán)增益;⑧線性好、精度高;⑨成本低。   2-2 圖2-2a所示斬波穩(wěn)零放大電路中,為什么采用高、低頻兩個(gè)通道,即R3、C3組成的高頻通道和調(diào)制、解調(diào)、交流放大器組成的低頻通道? 采用高頻通道是為了使斬波穩(wěn)零放大電路能在較寬的頻率范圍內(nèi)工作,而采用低頻通道則能對(duì)微弱的直流或緩慢變化的信號(hào)進(jìn)行低漂移和高精度的放大。   2-3 請(qǐng)參照?qǐng)D2-3,根據(jù)手冊(cè)中LF347和CD4066的連接圖(即引腳圖),將集成運(yùn)算放大器LF347和集成模擬開(kāi)關(guān)CD4066接成自動(dòng)調(diào)零放大電路。 LF347和CD4066接成的自動(dòng)調(diào)零放大電路如圖X2-1。

    標(biāo)簽: 信號(hào)放大電路

    上傳時(shí)間: 2013-10-09

    上傳用戶:ysjing

  • 鎖相環(huán)頻率合成器-ad9850激勵(lì)

    用ad9850激勵(lì)的鎖相環(huán)頻率合成器山東省濟(jì)南市M0P44 部隊(duì)Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結(jié)合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點(diǎn)及引腳功能! 給出了以1!2345 作為參考信號(hào)源的鎖相環(huán)頻率合成器實(shí)例! 并對(duì)該頻率合成器的硬件電路和軟件編程進(jìn)行了簡(jiǎn)要說(shuō)明#關(guān)鍵詞! !!" 鎖相環(huán)頻率合成器數(shù)據(jù)寄存器

    標(biāo)簽: 9850 ad 鎖相環(huán) 激勵(lì)

    上傳時(shí)間: 2013-10-18

    上傳用戶:hehuaiyu

  • 放大器及數(shù)據(jù)轉(zhuǎn)換器選擇指南

    德州儀器(TI)通過(guò)多種不同的處理工藝提供了寬范圍的運(yùn)算放大器產(chǎn)品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開(kāi)發(fā)了業(yè)界最大的低功耗及低電壓運(yùn)算放大器產(chǎn)品選集,其設(shè)計(jì)特性可滿足寬范圍的多種應(yīng)用。為使您的選擇流程更為輕松,我們提供了一個(gè)交互式的在線運(yùn)算放大器參數(shù)搜索引擎——amplifier.ti.com/search,可供您鏈接至各種不同規(guī)格的運(yùn)算放大器。設(shè)計(jì)考慮因素為某項(xiàng)應(yīng)用選擇最佳的運(yùn)算放大器所要考慮的因素涉及到多個(gè)相關(guān)聯(lián)的需求。為此,設(shè)計(jì)人員必須經(jīng)常權(quán)衡彼此矛盾的尺寸、成本、性能等指標(biāo)因素。即使是資歷最老的工程師也可能會(huì)為此而苦惱,但您大可不必如此。緊記以下的幾點(diǎn),您將會(huì)發(fā)現(xiàn)選擇范圍將很快的縮小至可掌控的少數(shù)幾個(gè)。電源電壓(VS)——選擇表中包括了低電壓(最小值低于2.7V)及寬電壓范圍(最小值高于5V)的部分。其余運(yùn)放的選擇類型(例如精密),可通過(guò)快速查驗(yàn)供電范圍欄來(lái)適當(dāng)選擇。當(dāng)采用單電源供電時(shí),應(yīng)用可能需要具有軌至軌(rail-to-rail)性能,并考慮精度相關(guān)的參數(shù)。精度——主要與輸入偏移電壓(VOS)相關(guān),并分別考慮隨溫度漂移、電源抑制比(PSRR)以及共模抑制比(CMRR)的變化。精密(precision)一般用于描述具有低輸入偏置電壓及低輸入偏置電壓溫度漂移的運(yùn)算放大器。微小信號(hào)需要高精度的運(yùn)算放大器,例如熱電偶及其它低電平的傳感器。高增益或多級(jí)電路則有可能需求低偏置電壓。

    標(biāo)簽: 放大器 數(shù)據(jù)轉(zhuǎn)換器 選擇指南

    上傳時(shí)間: 2013-11-25

    上傳用戶:1966649934

  • PCB設(shè)計(jì)要求簡(jiǎn)介

    PCB設(shè)計(jì)要點(diǎn) 一.PCB工藝限制 1)線  一般情況下,線與線之間和線與焊盤之間的距離大于等于13mil,實(shí)際應(yīng)用中,條件允許時(shí)應(yīng)考慮加大距離;布線密度較高時(shí),可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當(dāng)器件管腳較密,寬度較窄時(shí),可按適當(dāng)減小線寬和線間距。  2)焊盤 焊盤與過(guò)渡孔的基本要求是:盤的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實(shí)際應(yīng)用中,應(yīng)根據(jù)實(shí)際元件的尺寸來(lái)定,有條件時(shí),可適當(dāng)加大焊盤尺寸;PCB板上設(shè)計(jì)的元件安裝孔徑應(yīng)比元件管腳的實(shí)際尺寸大0.2~0.4mm左右。  3)過(guò)孔 一般為1.27mm/0.7mm(50mil/28mil);當(dāng)布線密度較高時(shí),過(guò)孔尺寸可適當(dāng)減小,但不宜過(guò)小,可考慮采用1.0mm/0.6mm(40mil/24mil)。  二.網(wǎng)表的作用     網(wǎng)表是連接電氣原理圖和PCB板的橋梁。是對(duì)電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來(lái)的元件連接網(wǎng)絡(luò)的文字表達(dá)形式。在PCB制作中加載網(wǎng)絡(luò)表,可以自動(dòng)得到與原理圖中完全相

    標(biāo)簽: PCB

    上傳時(shí)間: 2014-12-03

    上傳用戶:LP06

  • 最新電阻色環(huán)的識(shí)別教程 軟件下載

    色環(huán)電阻識(shí)別小程序V1.0--功能說(shuō)明: 1、能直接根據(jù)色環(huán)電阻的顏色計(jì)算出電阻值和偏差; 2、能根據(jù)電阻值,反標(biāo)電阻顏色; 3、支持四環(huán)、五環(huán)電阻計(jì)算; 4、帶萬(wàn)用表直讀數(shù); 色環(huán)電阻識(shí)別小程序--使用說(shuō)明: 1、選擇電阻環(huán)數(shù);(四環(huán)電阻或五環(huán)電阻) 2、如果是“色環(huán)轉(zhuǎn)阻值”則:鼠標(biāo)點(diǎn)擊對(duì)應(yīng)環(huán)的顏色,然后點(diǎn)按鈕“色環(huán)→阻值” 3、如果是“阻值轉(zhuǎn)色環(huán)”則:輸入相應(yīng)阻值、單位、精度,點(diǎn)按鈕“阻值→色環(huán)” 國(guó)家標(biāo)稱電阻值說(shuō)明: ★E6±20%系列:1.0、1.5、2.2、3.3、4.7、6.8 E12±10%系列:1.0、1.2、1.5、1.8、2.2、2.7、3.3、3.9、4.7、5.6、6.8、8.2、9.1 E24 I級(jí)±5%:1.0、1.1、1.2、1.3、1.5、1.6、1.8、2.0、2.2、2.4、2.7、3.0、3.3、3.6、3.9、4.3、4.7、5.1、5.6、6.2、6.8、7.5、8.2、9.1 使用注意事項(xiàng): 1、請(qǐng)不要帶電和在路測(cè)試電阻,這樣操作既不安全也不能測(cè)出正確阻值; 2、請(qǐng)不要用手接觸到電阻引腳,因?yàn)槿梭w也有電阻,會(huì)使測(cè)試值產(chǎn)生誤差; 3、請(qǐng)正確選擇萬(wàn)用表的檔位(電阻檔)和量程(200、20K、2M量程)

    標(biāo)簽: 最新電阻色環(huán)的 教程 識(shí)別

    上傳時(shí)間: 2014-12-24

    上傳用戶:pinksun9

  • 可編輯程邏輯及IC開(kāi)發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程?!肮び破涫?,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-11-19

    上傳用戶:wxqman

  • protel99se元件名系表

    protel99se元件名系表

    標(biāo)簽: protel 99 se 元件

    上傳時(shí)間: 2013-10-08

    上傳用戶:liuwei6419

  • Protel99SE 全部漢化包-SP6-CH

    徹底解決99在以往不能完全漢化的問(wèn)題,全面實(shí)現(xiàn)漢化,具體到每個(gè)對(duì)話框和工作表,對(duì)初學(xué)者和英文不好的用戶非常實(shí)用,也非常簡(jiǎn)單! 用過(guò)的,麻煩頂一下我,或加一點(diǎn)分,謝謝啦!

    標(biāo)簽: Protel 99 CH SE

    上傳時(shí)間: 2013-10-08

    上傳用戶:1079836864

主站蜘蛛池模板: 三江| 延吉市| 柘荣县| 中宁县| 砀山县| 临湘市| 垣曲县| 孟连| 阿拉善右旗| 娄底市| 武陟县| 曲阜市| 阳曲县| 阿拉善左旗| 新河县| 平山县| 雷山县| 阳新县| 湘西| 静乐县| 广东省| 德钦县| 西城区| 沭阳县| 晋江市| 岳阳市| 陆河县| 内乡县| 左贡县| 自贡市| 达日县| 利津县| 诸城市| 大厂| 南投市| 崇仁县| 和林格尔县| 清河县| 江口县| 运城市| 安新县|