1 概述由于在某些通訊設計應用中,需要擴展更多的串口數量,比如車床監控、紡織儀器檢測和網狀連接的數據采集等應用。為此成都國騰微電子有限公司推出的GM814x 可以滿足多個同類產品的并聯擴展,并且能簡單的實現電路連接和程序控制,主MCU 可以識別數據的來源和指定和某個GM814x 通信。2 應用說明2.1 CS 與SPI 的數據通信GM814x 的CS(片選)引腳可用于控制SPI 總線時鐘有效性,CS 低電平有效,內部下拉。CS 有效時,允許芯片的時鐘接收和數據收發;無效時,SCLK、DIN 和DOUT 均為高阻狀態,GM814x 不響應SPI 上的數據收發,但能正常收發子串口數據和產生相應中斷。2.2 應用建議當使用GM814x 的應用需要擴展4 個以上的串口數量時,就需要使用2 片以上的GM814x。擴展的方式也有多種。方式一:將多個GM814x 的SPI 接口接在主MCU 的SPI 總線上,然后將所有GM814x 的中斷進行線與后連接到MCU 的IRQ 上,同時將各GM814x 的IRQ 輸出又連接到MCU的IO,以便MCU響應中斷后檢測是具體哪一個GM814x 輸出的中斷,然后再拉低對應的CS,拉高其它GM814x的CS,并執行通信操作。方式二:如果擴展的GM814x 數量較多,采用上述擴展方式可能會占用MCU較多的IO 資源,則可以將GM814x 的中斷輸出連接到具有OC 輸出的與門芯片上,再輸出到MCU 的中斷輸入。同時又將所有的GM814x 的中斷輸出進行編碼輸入到MCU,以供其判斷產生中斷的是哪一個GM814x。方式三:將所有GM814x 的中斷輸出連接到優先編碼器進行編碼輸出,同時編碼器也能輸出低電平信號給MCU 作為中斷響應。MCU 檢測編碼數據以獲知產生中斷的GM814x,然后進行數據通信處理。這種方式電路最簡單,占用MCU 的IO 資源也最少。 舉例:使用MCS51 單片機擴展8 片GM814x。本電路中,采用了上述提到的第三種擴展方式。通過普通的MCS51 單片機擴展最多8 片GM814x,可擴展最多32 個標準串口。為了節省MCU的IO 資源,電路中增加了一片8-3 線優先編碼器74LS348 和一片3-8 線譯碼器74HC138。8 片GM814x 的IRQ 中斷通過一片74LS348 輸出中斷源向量,同時產生GS 低電平信號到MCS51 的外部中斷0 上,MCS51 響應中斷后,可查詢A0~A2 的值確定產生中斷的GM814x,然后MCU 使能74HC138,輸出對應的ABC 信號選中產生IRQ 信號的GM814x,再進行SPI 總線上的數據通信。 示例程序:本示例程序使用C 語言描述,僅供參考。 由于74LS348 是優先編碼器,多個中斷同時產生的時候,74LS348 的編碼只會指示輸入編號上最高的IRQ,MCU 無法直接獲知是否其它的GM814x 也產生了中斷。同時GM814x 在自己的中斷申請后,數據傳輸到第8bit 時會自動清除,所以數據接收完后如果MCU 的中斷引腳仍然為低,則表示還有其它GM814x 的中斷申請,故必須在處理完當前中斷后繼續查詢新的中斷向量。這就是上述示例程序中while 循環的目的。 以上應用建議僅供設計者參考,不代表最終實現方式,更可靠和實際的實現方式可由設計者根據自己的實際情況確定。l 示例中的數據、參數和標志字命名不代表實際產品的特性,請參考實際產品的數據手冊來獲取你所需要的數據。
上傳時間: 2013-10-26
上傳用戶:suicoe
介紹了無刷直流電機的工作原理和控制方式,并提出了一種基于DSP技術無刷直流電機控制器設計方案,DSP將CPU、PWM波發生單元和數據采集單元等外設都集成在一片DSP上,提高了系統集成度和抗干擾性,并使得系統的升級更加容易。實驗表明,基于DSP的無刷直流電機控制系統穩態和動態性能良好,達到了一般伺服系統的性能要求。
上傳時間: 2013-12-24
上傳用戶:chenjjer
傳感器網絡示例源程序使用說明書前言:本說明書主要介紹的是如何在電腦上使用串口調試助手軟件來實現對網關、路由和終端三種設備組網并讀取短地址,以及通過串口助手發送指令來實現控制節點的指示燈狀態(開關),讀取節點光敏值等內容一、程序的使用(必需先安裝‘ft232usbdriver2.0’驅動)安裝網關與計算機連接的USB 轉串口驅動, 驅動位于“ \ 軟件\ ” 目錄下“ft232usbdriver2.0”。(當我們把仿真器或者網關連接上電腦以后,硬件會自動提示您安裝驅動, 這時只要按安裝向導提示默認選擇就可以完成USB 轉串口的驅動安裝)二、下載程序1.C 盤新建目錄命名為“Texas Instruments”2.將‘傳感器網絡示例源程序’下的文件夾‘ZStack-1.4.2’復制到C 盤的‘TexasInstruments’文件夾內3、在C 盤的目錄下打開如下圖示的工程文件
上傳時間: 2013-10-19
上傳用戶:ANRAN
固件作為目標板啟動最核心程序,不僅僅需要引導操作系統,更重要的是需要實現所有硬件的初始化和自檢等,方便設備的維護和保養。U-Boot作為一款通用的開源固件程序,具有良好的可移植性和完整的功能。通過分析U-Boot的目錄結構和啟動流程以及目標板的設計需求,來實現完成基于MPC8548E目標板的具體修改和移植,并增加關鍵硬件的自檢功能,同時闡述通過設置環境變量來啟動操作系統內核。對于不同的CPU和開發板,本U-Boot的啟動原理分析和移植有一定的借鑒意義。
上傳時間: 2014-12-30
上傳用戶:lllliii
protel99電子線路圖繪圖工具.Protel99SE是Protel公司近10年來致力于Windows平臺開發的最新結晶,能實現從電學概念設計到輸出物理生產數據,以及這之間的所有分析、驗證和設計數據管理。因而今天的Protel最新產品已不是單純的PCB(印制電路板)設計工具,而是一個系統工具,覆蓋了以PCB為核心的整個物理設計。 最新版本的Protel軟件可以毫無障礙地讀Orcad、Pads、Accel(PCAD)等知名EDA公司設計文件,以便用戶順利過渡到新的EDA平臺。 Protel99 SE共分5個模塊,分別是原理圖設計、PCB設計(包含信號完整性分析)、自動布線器、原理圖混合信號仿真、PLD設計。 以下介紹一些Protel99SE的部分最新功能: ◆可生成30多種格式的電氣連接網絡表; ◆強大的全局編輯功能; ◆在原理圖中選擇一級器件,PCB中同樣的器件也將被選中; ◆同時運行原理圖和PCB,在打開的原理圖和PCB圖間允許雙向交叉查找元器件、引腳、網絡 ◆既可以進行正向注釋元器件標號(由原理圖到PCB),也可以進行反向注釋(由PCB到原理圖),以保持電氣原理圖和PCB在設計上的一致性; ◆滿足國際化設計要求(包括國標標題欄輸出,GB4728國標庫); * 方便易用的數模混合仿真(兼容SPICE 3f5); ◆支持用CUPL語言和原理圖設計PLD,生成標準的JED下載文件; * PCB可設計32個信號層,16個電源-地層和16個機加工層; ◆強大的“規則驅動”設計環境,符合在線的和批處理的設計規則檢查; ◆智能覆銅功能,覆鈾可以自動重鋪; ◆提供大量的工業化標準電路板做為設計模版; ◆放置漢字功能; ◆可以輸入和輸出DXF、DWG格式文件,實現和AutoCAD等軟件的數據交換; ◆智能封裝導航(對于建立復雜的PGA、BGA封裝很有用); ◆方便的打印預覽功能,不用修改PCB文件就可以直接控制打印結果; ◆獨特的3D顯示可以在制板之前看到裝配事物的效果; ◆強大的CAM處理使您輕松實現輸出光繪文件、材料清單、鉆孔文件、貼片機文件、測試點報告等; ◆經過充分驗證的傳輸線特性和仿真精確計算的算法,信號完整性分析直接從PCB啟動; ◆反射和串擾仿真的波形顯示結果與便利的測量工具相結合; ◆專家導航幫您解決信號完整性問題。
上傳時間: 2013-10-14
上傳用戶:hanwudadi
為了適應下一代通信系統的需求,需要對無線網絡資源進行科學的整體管理,提出了跨層設計這種新的系統優化方法。文中通過對各類跨層設計的分析、對跨層優化步驟的闡述和對跨層優化實現方法的描述,打破傳統分層設計中"層"的界限,對物理層、數據鏈路層和應用層等參數進行聯合優化,獲得各種通信性能指標之間的平衡,使總體通信性能最優。分析和仿真結果表明,在一般信道信噪比的情況下,跨層設計對視頻通信質量有明顯的改善,峰值信噪比提高了0.6~1.0 dB。
上傳時間: 2014-12-30
上傳用戶:hjshhyy
此文檔詳細說明了關于4層板的設計方法和注意事項
上傳時間: 2013-12-26
上傳用戶:ddddddd
PCB設計要點 一.PCB工藝限制 1)線 一般情況下,線與線之間和線與焊盤之間的距離大于等于13mil,實際應用中,條件允許時應考慮加大距離;布線密度較高時,可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當器件管腳較密,寬度較窄時,可按適當減小線寬和線間距。 2)焊盤 焊盤與過渡孔的基本要求是:盤的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實際應用中,應根據實際元件的尺寸來定,有條件時,可適當加大焊盤尺寸;PCB板上設計的元件安裝孔徑應比元件管腳的實際尺寸大0.2~0.4mm左右。 3)過孔 一般為1.27mm/0.7mm(50mil/28mil);當布線密度較高時,過孔尺寸可適當減小,但不宜過小,可考慮采用1.0mm/0.6mm(40mil/24mil)。 二.網表的作用 網表是連接電氣原理圖和PCB板的橋梁。是對電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來的元件連接網絡的文字表達形式。在PCB制作中加載網絡表,可以自動得到與原理圖中完全相
標簽: PCB
上傳時間: 2013-10-11
上傳用戶:13817753084
目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設計規則 18 PCB設計注意事項 20 畫板心得 22 DRC 規則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關網絡電氣錯誤(共 19 項) 23 E : Violations associated with others 有關原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規則比較 24 A : Differences associated with components 原理圖和 PCB 上有關的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關網絡不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關的參數不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網絡電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數錯誤類型 28
上傳時間: 2013-11-21
上傳用戶:旭521
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。
上傳時間: 2013-10-11
上傳用戶:1079836864