亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

單片機(jī) CF卡

  • “擴展卡爾曼濾波法”無位置傳感器無刷直流電機控制系統研究和實現.rar

    無刷直流電機,是隨著電力電子技術的發展和新型永磁材料的出現而迅速成熟起來的一種機電一體化電機.隨著無刷直流電機在各個領域的廣泛應用,其常用的帶位置傳感器控制方法暴露出了越來越多的局限性.同時,隨著計算機技術和電子技術的不斷發展,基于高性能數字信號處理器的"狀態觀測器"法無位置傳感器控制則漸漸成為研究的熱點.論文在詳細介紹了"擴展卡爾曼濾波法"無位置傳感器無刷直流電機控制原理的基礎上,建立了基于"擴展卡爾曼濾波法"無位置傳感器無刷直流電機控制系統模型,對模型中誤差造成的原因作出了定性和定量的分析,給出了解決的辦法.另外,論文以Texas Instrument公司的TMS320LF2407A數字信號處理器為核心,設計了一套基于"擴展卡爾曼濾波法"的無位置傳感器無刷直流電機控制系統,并給出了各模塊的設計電路.文中介紹了系統的各個組成部分,并給出了系統的抗干擾措施."三段式"起動技術是無傳感器無刷直流電機控制中的常用起動方法,也是"擴展卡爾曼濾波法"控制中的一個重要環節.文中對"三段式"起動技術中轉子定位、外同步加速和外同步到自同步的切換三部分進行了詳細的分析和討論,指出了各部分的難點,給出了相應的解決方法.基于"擴展卡爾曼濾波法"的控制系統中包含了大量的運算和多路的AD采集,因此不可避免存在系統和測量誤差以及干擾噪聲,論文著重對系統誤差、量測誤差和干擾噪聲三個方面作了詳細的分析,并提出了解決的方法.對于噪聲信號的數字化處理,論文探討了常用的幾種數字濾波算法并給出了仿真波形.在前面所設計的控制系統的基礎上,論文介紹了"擴展卡爾曼濾波法"無位置傳感器無刷直流電機控制系統的運行調試過程,分析了調試中出現的問題并提出了解決的方法.最后,文中給出了系統調試中的電壓、反電勢以及相電流等信號的實測波形,并與仿真結果作了比較分析.

    標簽: 擴展 卡爾曼濾波 無位置傳感器

    上傳時間: 2013-07-30

    上傳用戶:gongxinshiwo@163.com

  • 基于卡爾曼濾波算法的永磁同步電機無速度傳感器控制研究.rar

    永磁同步電機是同步電機的一個重要類型,其轉子一般采用稀土永磁材料做激磁磁極,與傳統同步電機相比,體積和重量大為減小,而且結構簡單,運行可靠,維護更方便。現代電氣傳動控制的發展趨勢之一是開發新的交流調速與伺服系統。無論在矢量控制還是標量控制中,轉速與位置的閉環控制都需要在電機軸上安裝一個速度傳感器,但是由于速度傳感器的引進不僅增加了成本,降低了系統可靠性,還存在安裝問題,效果并不十分理想。因此高性能無速度傳感器控制成為近年來電機研究的熱點。 本文在系統介紹卡爾曼濾波器的基礎上,將其引入到永磁同步電機無速度傳感器狀態觀測中。由于永磁同步電機是一個強耦合的多階非線性系統,本文采用了工程實際中普遍采用的泰勒展開式截斷的方法,對電機方程線性化處理,將卡爾曼濾波算法推廣至非線性系統,并加入了反映電機系統模型誤差和環境干擾的系統噪聲和測量噪聲模型,形成擴展卡爾曼濾波算法。擴展卡爾曼濾波器將電機轉子位置與轉速作為系統狀態變量進行實時估算,并將所得信息反饋到永磁同步電機控制系統中。通過仿真,與電機實際運行狀態進行比較,證明了擴展卡爾曼濾波具有良好的動態跟蹤能力和抗噪聲能力。 針對擴展卡爾曼濾波算法在無速度傳感器控制中存在的不足,本文給出了降階線性卡爾曼濾波算法。降階線性卡爾曼濾波算法重新選擇了系統狀態變量,建立新的完全線性化的系統方程,并且卡爾曼濾波算法中的系統協方差矩陣成為時不變序列,因此可以直接應用線性卡爾曼濾波算法。仿真結果證明,與擴展卡爾曼濾波算法相比,新的算法更加簡單,減輕了繁重的參數調節任務,易于數字化實現,不僅具備擴展卡爾曼濾波算法的優勢,而且在某些性能方面超越了擴展卡爾曼濾波算法。 通過分析得知,由于將系統模型不確定性與測量噪聲體現在系統方程中,因此卡爾曼濾波算法在狀態估算方面具有良好的性能。本文以降階線性卡爾曼濾波 算法為理論基礎,以永磁同步電機為對象,以數字信號處理器(DSP)為核心,設計了電機狀態觀測系統的設計方案。整個方案在不增加成本的基礎上,充分利用數字信號處理器(DSP)豐富的資源和強大的運算能力,通過檢測電機相電流,實時估算出電機轉子位置與轉速。本系統可以代替傳統速度傳感器,為電機控制系統提供轉子位置和轉速反饋信息。本文的下一步主要工作便是將此系統付諸實踐,應用于實際工程中,對卡爾曼濾波算法在永磁同步電機無速度傳感器控制方面的性能進行進一步研究。關鍵詞:永磁同步電機;無速度傳感器;卡爾曼濾波

    標簽: 卡爾曼 濾波算法 永磁同步電機

    上傳時間: 2013-04-24

    上傳用戶:lifangyuan12

  • 用一片CPLD實現數字鎖相環,用VHDL或V語言.rar

    用一片CPLD實現數字鎖相環,用VHDL或V語言

    標簽: CPLD VHDL 數字鎖相環

    上傳時間: 2013-05-27

    上傳用戶:hewenzhi

  • 基于DSP的運動控制卡的研究與開發.rar

    運動控制卡是數控系統的重要組成部分,是上位機與驅動執行部件的之間的一座橋梁。數控加工中的定位控制的精度、速度調節的性能等重要指標都與運動控制卡密切相關。目前,國內研制的運動控制卡與國外專業性公司研制的先進的開放式運動控制卡相比還有較大差距。因此,對于運動控制卡的研究與開發具有很大的現實意義。 本文對運動控制卡的各種實現方案作了深入的比較,對于運動控制卡的發展趨勢進行了探討。在分析數控系統對于運動控制卡需求的基礎上,提出了一種基于DSP的PCI總線運動控制卡的實現方案。該方案具有通用性好、軟件易于修改升級、調試方便等特點。 文中對這一方案的具體實現做了詳細的分析,給出了系統的整體結構設計,軟硬件組成情況。詳盡闡述了運動控制電路、總線接口電路、驅動器接口電路等硬件電路的設計過程,以及運動控制卡的制作過程。論述了DSP上的程序結構,并具體分析了插補算法、速度控制算法等在DSP上的實現方法。對PC機上的運動控制卡的驅動程序的模型以及編寫方法做了介紹。 通過對制成樣板的調試表明,運動控制卡具有良好的性能。

    標簽: DSP 運動控制卡

    上傳時間: 2013-07-29

    上傳用戶:weddps

  • 基于DSP和FPGA的四軸運動控制卡的研究與開發.rar

    本文首先從數控系統的組成與特點進行詳細分析,然后對運動控制卡在整個系統中承擔功能進行了分析。根據數字型號處理器件的快速運算能力和現場可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進行總體設計的規劃。 本文重點詳細闡述了四軸運動控制卡硬件電路的設計。通過對現有部分PC總線的介紹與比較,設計選擇了PCI總線作為上位PC與運動控制卡的通信總線,并且選擇PCI9052芯片來設計PCI接口模塊;基于DSP器件的特點,設計選擇了TMS320LF2407芯片為核心,進行運算控制單元的設計,同時對其主要內部資源進行了分配。最后,根據硬件的原理圖,完成了具體電路板的制作。 對軟件設計,文章主要對插補算法在DSP上的實現作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點比較法直線和圓弧插補算法以及數字積分插補原理也進行了分析。最終,提出總體程序流程控制、速度控制算法、插補算法等的程序設計框架,并進行了具體程序設計。

    標簽: FPGA DSP 四軸

    上傳時間: 2013-07-19

    上傳用戶:CHENKAI

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • mtk6225雙卡雙待手機原理圖.rar

    MTK手機方案,MT6225雙卡雙待手機原理圖。

    標簽: 6225 mtk 雙卡雙待

    上傳時間: 2013-06-20

    上傳用戶:zhanditian

  • 基于USB和FPGA技術的激光打標控制卡的研究與開發.rar

    激光打標是指利用高能量密度的激光束在物件表面作永久性標刻。激光打標以其“打標速度快、性能穩定、打標質量好”等優勢,獲得了日益廣泛的應用。傳統的激光打標系統一般是基于ISA總線或PCI總線的,運動控制卡必須插在計算機的PCI插槽內,且不支持熱捅拔,影響了控制卡的穩定性;以單片機為主控制器的激光打標控制卡雖然成本低、運行可靠,但由于其運算速度慢、存儲容量有限,限制了它的應用范圍。 運動控制卡是激光打標系統的核心組成部分。本文設計了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標控制卡,它利用了USB總線高速、穩定、易用和FPGA資源豐富、處理能力強、易擴展等優點,將PC機強大的信息處理能力與運動控制卡的運動控制能力相結合,具有信息處理能力強、開放程度高、使用方便的特點。 本文首先介紹了激光打標的原理,激光打標技術的發展現狀以及激光打標系統的組成結構。在對USB總線技術作了簡要介紹后,詳細討論了激光打標控制卡的硬件電路設計,包括USB接口電路,FPGA主控單元電路,D/A單元電路,存儲器電路,I/O接口電路等。接著對USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫控制功能模塊和SRAM讀寫控制功能模塊的程序做了詳細設計,通過軟硬件調試,控制卡實現了USB通信,輸出兩路模擬信號,SRAM數據讀寫,數字量輸入輸出等功能。

    標簽: FPGA USB 激光打標

    上傳時間: 2013-04-24

    上傳用戶:prczsf

  • 基于FPGA的cPCI接口數據采集系統設計.rar

    高速數據采集系統在信號檢測、雷達、圖像處理、網絡通信等領域有廣泛應用,不同的應用要求使用不同的總線和不同的設計,但是,無論基于何種應用,其設計的關鍵在接口的實現上。 @@ 隨著cPCI總線技術的發展,cPCI總線逐漸代替了PCI總線、VME總線,成為測控領域中最受人們青睞的總線形式。 @@ 為滿足高速采集過程中數據傳輸速度的要求和采集卡與PC機連接的機械強度的要求,本論文提出設計基于cPCI總線接口的數據采集系統。設計中利用單片FPGA芯片實現PCI協議,代替傳統的FIFO芯片和串并轉換芯片,并完成對模擬電路的控制功能;并提出將應用程序中的一部分數據讀寫操作放入動態鏈接庫中,減少因應用程序反復調用驅動程序而造成的資源浪費和時間的延遲。 @@ 通過分析PCI總線協議,理解高頻數字電路設計方法和高速數據采集原理,本文開發了基于cPCI接口的高速數據采集系統。經過綜合測試和現場應用驗證表明,采集系統已達到了要求的性能指標。 @@關鍵詞:FPGA;數據采集系統;cPCI; PC

    標簽: FPGA cPCI 接口

    上傳時間: 2013-07-08

    上傳用戶:ikemada

  • TDSCDMA頻點拉遠系統的FPGA設計與實現.rar

    隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。

    標簽: TDSCDMA FPGA 頻點

    上傳時間: 2013-07-20

    上傳用戶:rishian

主站蜘蛛池模板: 洪泽县| 于都县| 南宁市| 隆尧县| 望奎县| 青川县| 孝义市| 正安县| 云安县| 叶城县| 雅江县| 南京市| 博客| 治多县| 深水埗区| 宝清县| 庆元县| 安宁市| 东乌| 汉中市| 东光县| 大兴区| 盱眙县| 兴安盟| 玉环县| 宁安市| 宣武区| 石城县| 卢氏县| 大关县| 岳西县| 蒲城县| 仙居县| 荣昌县| 福海县| 车险| 禄劝| 南溪县| 渭源县| 清新县| 福鼎市|