亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

后備電源

  • 基于FPGA技術(shù)的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數(shù)據(jù)量激增,要求建立一個高速的空間數(shù)據(jù)連接網(wǎng)絡.高速復接器作為空間飛行器星上網(wǎng)絡的關(guān)鍵設備,其性能對整個空間數(shù)據(jù)網(wǎng)絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調(diào)整,應用VHDL語言和可編程門陣列FPGA技術(shù),對多個信號源數(shù)據(jù)進行數(shù)據(jù)打包、信道選通調(diào)度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結(jié)果后,繼續(xù)設計硬件電路,設計出的實際電路實現(xiàn)了將來自兩個不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復接成一路符合CCSDS協(xié)議的位流業(yè)務數(shù)據(jù).在實驗調(diào)試中對FPGA的輸出數(shù)據(jù)進行檢驗,同時對設計方法進行驗證.驗證結(jié)果完全符合設計目標.應用硬件可編程邏輯芯片F(xiàn)PGA設計高速復接器,大幅度提高了數(shù)據(jù)的復接速率,可應用于未來的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 基于ARM的嵌入式μClinux應用研究

    嵌入式系統(tǒng)近年持續(xù)迅猛發(fā)展,已經(jīng)成為后PC技術(shù)時代信息化的中堅力量。由于嵌入式系統(tǒng)具有體積小、性能強、功耗低、可靠性高及面向行業(yè)應用的突出特點,目前已經(jīng)廣泛應用于網(wǎng)絡、消費電子、國防軍事及自動化控制等領(lǐng)域。 ARM(Advaneed RIS Cmachines)公司的32位RISC處理器,以其高速度、低功耗、低成本、功能強和特有的16/32位雙指令集等諸多優(yōu)異性能,已成為移動通信、手持計算、多媒體數(shù)字消費等嵌入式解決方案中的首選處理器。在眾多的ARM處理器中,Samsung公司的S3C44B0X處理器以其低價格、低功耗及強大的網(wǎng)絡支持等優(yōu)點在市場上占有重要份額。 uClinux是從Linux衍生出來的優(yōu)秀嵌入式操作系統(tǒng),專門針對沒有MMU的處理器設計,支持眾多嵌入式處理器類型。uClinux繼承了Linux的許多優(yōu)秀性能,有良好的網(wǎng)絡支持,完善的驅(qū)動支持,高度的模塊化,開放的源碼。uClinux已成為許多嵌入式系統(tǒng)研究領(lǐng)域的首選操作系統(tǒng)之一。 本課題以嵌入式手持式電能質(zhì)量分析儀前期實驗開發(fā)板為研究目標,根據(jù)嵌入式體系結(jié)構(gòu)和嵌入式系統(tǒng)設計的原理,構(gòu)建了基于Samsung公司S3C44B0X ARM7 TDMI處理器的硬件開發(fā)平臺,并根據(jù)該硬件平臺的結(jié)構(gòu)特點移植了uClinux操作系統(tǒng),同時針對uClinux實時性能不高和嵌入式平臺硬件資源有限的缺點,結(jié)合uClinux多進程和共享內(nèi)存機制設計了數(shù)據(jù)采集程序,實現(xiàn)了對三路0~2.5V模擬信號的高性能采集,增強了系統(tǒng)數(shù)據(jù)處理的實時性,提高了工作效率,為后續(xù)開發(fā)奠定了基礎(chǔ)。 論文從嵌入式系統(tǒng)應用的角度出發(fā),分析了嵌入式體系結(jié)構(gòu)、uClinux運行機制和內(nèi)核特點;闡述了Bootloader設計及操作系統(tǒng)移植的要點;介紹了接口驅(qū)動及上層應用程序的設計方法等問題。

    標簽: Clinux ARM 嵌入式 應用研究

    上傳時間: 2013-07-23

    上傳用戶:cjf0304

  • 基于ARM的嵌入式無線遠程環(huán)境監(jiān)測系統(tǒng)

    在數(shù)字化推進速度加快的大背景下,全球農(nóng)業(yè)也由傳統(tǒng)農(nóng)業(yè)向現(xiàn)代農(nóng)業(yè)方向轉(zhuǎn)變,而實現(xiàn)農(nóng)業(yè)信息與數(shù)字化則是現(xiàn)代化農(nóng)業(yè)的重要標志與核心技術(shù)。我國農(nóng)業(yè)具有地域分散、對象多樣、生物自身變異大、環(huán)境因子不確定等特點,也是受環(huán)境影響最明顯的領(lǐng)域,因此對環(huán)境與生物信息的監(jiān)測顯得十分重要。同時現(xiàn)代無線網(wǎng)絡信息技術(shù)和計算機應用等技術(shù)近幾年得到了長足的發(fā)展,廣泛的應用于工業(yè)的各個領(lǐng)域。因此,將這些最新的技術(shù)應用于相對發(fā)展較慢的農(nóng)業(yè)各領(lǐng)域顯得迫在眉睫。 本文根據(jù)農(nóng)業(yè)對象具有偏遠、分散、易變、多樣等特點,提出了一種針對農(nóng)業(yè)環(huán)境信息遠程監(jiān)測的系統(tǒng)設計方案,并從軟件和硬件二方面詳細介紹了系統(tǒng)方案的設計和實現(xiàn)方法。本研究通過采用μC/OS-Ⅱ系統(tǒng)的嵌入式技術(shù),實現(xiàn)了數(shù)據(jù)采集系統(tǒng)底層網(wǎng)絡與信息發(fā)布上層網(wǎng)絡的無縫連接為建立基于WEB的農(nóng)業(yè)環(huán)境遠程監(jiān)測系統(tǒng)奠定了基礎(chǔ),同時也為農(nóng)業(yè)網(wǎng)絡通信“最后一公里”問題的解決提供了一種解決方案。 該系統(tǒng)的設計充分利用了網(wǎng)絡技術(shù)。通過INTERNET,用戶可以隨時了解農(nóng)業(yè)環(huán)境的實時情況以采取措施。系統(tǒng)中嵌入式操作系統(tǒng)μC/OS-Ⅱ的應用提高了系統(tǒng)的實時性、可靠性和可擴展性:減少了對系統(tǒng)硬件的依賴,增加了系統(tǒng)安全性;降低了成本。特別是自主開發(fā)的核心板卡,經(jīng)連續(xù)的調(diào)試運行穩(wěn)定、數(shù)據(jù)可靠。 本文首先介紹了高速實時數(shù)據(jù)采集系統(tǒng)的發(fā)展和現(xiàn)狀。由于傳統(tǒng)的設計方式的欠缺而考慮到將嵌入式操作系統(tǒng)引入到該系統(tǒng)中,很好的解決了多傳感器的接入,使得本系統(tǒng)具有巨大的靈活性和可擴展性。 本文以源碼開放的嵌入式操作系統(tǒng)μC/OS-Ⅱ為核心,以LPC2210微控制器為載體,充分利用GPRS無線網(wǎng)絡傳輸技術(shù),實現(xiàn)了高速實時信息監(jiān)測系統(tǒng)的關(guān)鍵設計。 考慮到該系統(tǒng)以后的可擴展性,在設計的過程中硬件部分預留了一部分接口電路以備后續(xù)開發(fā)使用;軟件的設計過程中應該注意的問題和實際操作中出現(xiàn)的一系列問題以及解決辦法在文中都有詳細的說明,并且軟件的基本構(gòu)架在文章中也有所體現(xiàn),文章結(jié)尾給出了一些系統(tǒng)經(jīng)實驗后在WEB上發(fā)布顯示的數(shù)據(jù)。

    標簽: ARM 嵌入式 無線遠程 環(huán)境監(jiān)測系統(tǒng)

    上傳時間: 2013-05-17

    上傳用戶:hw1688888

  • 基于ARM的嵌入式系統(tǒng)設計

    嵌入式系統(tǒng)是為了專用目的內(nèi)建到產(chǎn)品內(nèi)部,實現(xiàn)控制、管理、通信等功能的計算機電路與軟件的集合體。隨著Internet的發(fā)展和后PC時代的到來,嵌入式系統(tǒng)的應用越來越廣泛。目前嵌入式系統(tǒng)技術(shù)已經(jīng)成為了最熱門的技術(shù)之一,嵌入式產(chǎn)品已經(jīng)在IT產(chǎn)業(yè)中占有很大的比重,同時大量的嵌入式應用也對嵌入式設備的性能和功能提出了更高的要求。 隨著國內(nèi)嵌入式應用的發(fā)展,ARM因其高性能、低功耗、低成本而成為移動通信、便攜設備、消費與圖像應用等嵌入式產(chǎn)品的首選。Linux是使用最廣泛的操作系統(tǒng),它能運行在包括ARM在內(nèi)的所有主要處理器架構(gòu)上。清晰的結(jié)構(gòu)與開放的源碼使Linux成為一個非常具有活力,節(jié)奏明快的操作系統(tǒng)。近年來對嵌入式Linux的研究正進行得如火如荼,并獲得了長足的進步。基于ARM與IJnux的嵌入式技術(shù)已經(jīng)成為當前嵌入式領(lǐng)域研究的一個亮點,應該被廣泛重視和應用。 本設計的目的正是建立一個完整的基于ARM9核心處理器和嵌入式IJnux操作系統(tǒng)的嵌入式開發(fā)平臺,為嵌入式系統(tǒng)開發(fā)提供一個完整的軟硬件環(huán)境。 論文的背景是教研室的嵌入式圖像處理應用項目。作者在項目中承擔嵌入式系統(tǒng)主板、LCD驅(qū)動板、BootLoader軟件、LCD及鍵盤驅(qū)動程序設計任務。因此本論文將研究如何構(gòu)建一個完整的、性能優(yōu)良的ARM嵌入式系統(tǒng)。論文首先介紹了嵌入式系統(tǒng)的基本概念、嵌入式系統(tǒng)的發(fā)展過程,然后進行功能分析和總體設計,分析嵌入式系統(tǒng)設計關(guān)鍵性問題,包括系統(tǒng)框架的設計、開發(fā)流程和開發(fā)原則以及對于嵌入式處理器和操作系統(tǒng)的選擇,這對基于嵌入式平臺的嵌入式應用系統(tǒng)設計具有普遍意義。隨后我們將重點論述基于ARM的嵌入式硬件平臺的設計、Linux操作系統(tǒng)內(nèi)核的定制和交叉編譯、BootLoader、Linux驅(qū)動程序的開發(fā)過程。最后,總結(jié)了本文的主要研究工作,并結(jié)合當今信息產(chǎn)業(yè)的先進技術(shù)對該開發(fā)平臺做了展望。 論文提出的基于嵌入式平臺的應用系統(tǒng)潛力非常巨大,有待進一步的研究和探索。

    標簽: ARM 嵌入式系統(tǒng)設計

    上傳時間: 2013-06-18

    上傳用戶:cknck

  • 常用有源晶振封裝尺寸及實物圖

    常用有源晶振封裝尺寸及實物圖.應該能幫助一些人吧??!

    標簽: 有源晶振 封裝尺寸 實物

    上傳時間: 2013-06-11

    上傳用戶:lanwei

  • 基于DDSFPGA的多波形信號源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對DDS輸出信號譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數(shù)據(jù)處理能力十分適合應用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環(huán)境,給工作帶了方便。

    標簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

  • 基于FPGA的JPEG壓縮系統(tǒng)設計與實現(xiàn)

    對弓網(wǎng)故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實時存儲和傳輸故障圖像極其困難。JPEG作為一種低復雜度、高壓縮比的圖像壓縮標準在多媒體、網(wǎng)絡傳輸?shù)阮I(lǐng)域得到廣泛的應用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設計靈活、高速的卓越特性,逐漸成為許多應用中首先器件,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設計方法,加速了系統(tǒng)的設計進程。 本文旨在研究并實現(xiàn)一種實時采集并對特定幀進行壓縮傳輸?shù)姆椒?。通過采用可編程邏輯器件FPGA來實現(xiàn)整個采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Veridlog,并介紹了FPGA的設計方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識及設計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;隨后介紹了JPEG標準,并根據(jù)故障檢測的特點,設計了針對灰度圖像壓縮的JPEG編碼器,設計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進行了仿真測試,然后再對整個JPEG編碼器進行了測試;最后設計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設計的JPEG編碼器進行壓縮,再設計一個僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機,在PC機上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實現(xiàn)了整個采集壓縮系統(tǒng),同時也進一步驗證了本文設計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網(wǎng)故障的圖像檢測,還是對于JPEG編碼器的芯片設計都有一定的參考價值。

    標簽: FPGA JPEG 壓縮系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • 有源功率因數(shù)校正技術(shù)的研究

    本 論文 對 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎(chǔ)上選擇了臨界導電模式作為本文的研究對象。論文詳細分析了臨界導 電模式功率因數(shù)校正Bost開關(guān)變換器的工作原理,穩(wěn)態(tài)特性,得出了開關(guān)頻率與輸入 電壓、輸入功率的關(guān)系,對器件的應力和輸出電壓紋波進行了詳細的分析,為電路的設 計提供了依據(jù)。

    標簽: 有源功率因數(shù) 校正技術(shù)

    上傳時間: 2013-06-13

    上傳用戶:banyou

  • 基于FPGA的擴頻模擬信號源的設計

    信號發(fā)生器是控制系統(tǒng)的重要組成部分。研制出較高精度、可靠性、可調(diào)參數(shù)的數(shù)字量信號發(fā)生器,對于促進我國航空、航天、國防以及工業(yè)自動化等領(lǐng)域的發(fā)展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現(xiàn)為中心,對擴頻通信的基本理論、信號源的結(jié)構(gòu)、載波調(diào)制等問題進行了深入的分析和研究,并給出了模塊的硬件實現(xiàn)方案。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術(shù)的發(fā)展和應用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設計流程等等。詳細地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成原理(DDS)實現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統(tǒng)的擴頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現(xiàn)電路。 對于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現(xiàn)。最后給出具體設計實現(xiàn)了的信號發(fā)生器的輸出波形。經(jīng)實驗室測試,設計的信號發(fā)生器滿足要求,且結(jié)構(gòu)簡單、工作可靠、重量輕、體積小,具有良好的應用前景。

    標簽: FPGA 擴頻 模擬信號源

    上傳時間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的全彩色LED同步顯示屏

    LED顯示屏作為一項高新科技產(chǎn)品正引起人們的高度重視,它以其動態(tài)范圍廣,亮度高,壽命長,工作性能穩(wěn)定而日漸成為顯示媒體中的佼佼者,現(xiàn)已廣泛應用于廣告、證券、交通、信息發(fā)布等各方面,且隨著全彩屏顯示技術(shù)的日益完善,LED顯示屏有著廣闊的市場前景。 本文主要研究的對象為全彩色LED同步顯示屏控制系統(tǒng),提出了一個系統(tǒng)實現(xiàn)方案,整個系統(tǒng)分三部分組成:DVI解碼電路、發(fā)送系統(tǒng)以及接收系統(tǒng)。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數(shù)據(jù),經(jīng)過T.D.M.S.解碼恢復出可供LED屏顯示的紅、綠、藍共24位像素數(shù)據(jù)和一些控制信號。發(fā)送系統(tǒng)用于將收到的數(shù)據(jù)流進行緩存,經(jīng)處理后發(fā)送至以太網(wǎng)芯片進行以太網(wǎng)傳輸。接收系統(tǒng)接收以太網(wǎng)上傳來的視頻數(shù)據(jù)流,經(jīng)過位分離操作后存入SRAM進行緩存,再串行輸入至LED顯示屏進行掃描顯示。然后,從多方面論述了該方案的可行性,仔細推導了LED顯示屏各技術(shù)參數(shù)之間的聯(lián)系及約束關(guān)系。 本課題采用可編程邏輯器件來完成系統(tǒng)功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點,不僅可以滿足高速圖像數(shù)據(jù)處理對速度的要求,而且增加了設計的靈活性,不需修改電路硬件設計,縮短了設計周期,還可以進行在線升級。

    標簽: FPGA LED 全彩色 同步顯示

    上傳時間: 2013-06-22

    上傳用戶:jennyzai

主站蜘蛛池模板: 沂南县| 教育| 咸阳市| 桓台县| 新和县| 舟曲县| 银川市| 边坝县| 工布江达县| 海兴县| 龙陵县| 炉霍县| 柞水县| 大冶市| 定兴县| 布尔津县| 仁寿县| 彰武县| 德州市| 出国| 阳泉市| 开封市| 剑河县| 吴桥县| 五家渠市| 河间市| 奇台县| 喀喇沁旗| 白山市| 霍山县| 宾川县| 德阳市| 宕昌县| 兰坪| 云林县| 灵璧县| 大英县| 长治市| 稷山县| 韶关市| 顺义区|