亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可重配置

  • 顛覆未來:基于FPGA的可重構計算機

    顛覆未來:基于FPGA的可重構計算機,暢想了可重構計算機的未來

    標簽: FPGA 可重構計算機

    上傳時間: 2013-11-22

    上傳用戶:Vici

  • 基于Arria V和Cyclone V精度可調DSP模塊的高性能DSP應用與實現

         本文是基于Arria V和Cyclone V精度可調DSP模塊的高性能DSP應用與實現(英文資料)

    標簽: DSP Cyclone Arria 精度可調

    上傳時間: 2014-12-28

    上傳用戶:CHINA526

  • 基于Altera 28nm FPGA的100-Gbit OTN復用轉發器解決方案

      100-Gb光傳送網(OTN)復用轉發器   a. 提供連續數據范圍在600 Mbps到14.1 Gbps之間的串行收發器,通過使用方便的部分重新配置功能支持多標準客戶側接口;   b. 44個獨立發送時鐘域,提高了時鐘靈活性;   c. 收發器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標簽: Altera FPGA Gbit 100

    上傳時間: 2013-11-19

    上傳用戶:zhyiroy

  • verilog可綜合與不可綜合語句概述

    關于Verilog中的可綜合語句和不可綜合語句的匯總介紹

    標簽: verilog

    上傳時間: 2013-12-09

    上傳用戶:青春給了作業95

  • 基于FPGA部分動態可重構的信號解調系統的實現

        針對調制樣式在不同環境下的變化,采用了FPGA部分動態可重構的新方法,通過對不同調制樣式信號的解調模塊的動態加載,來實現了不同環境下針對不同調制樣式的解調。這種方式比傳統的設計方式具有更高的靈活性、可擴展性,并減低了成本和功耗。該設計方案同時也介紹了FPGA部分動態可重構的概念和特點,可以對其它通信信號處理系統設計提供一定的參考。

    標簽: FPGA 部分動態可重構 信號解調系統

    上傳時間: 2013-11-11

    上傳用戶:GeekyGeek

  • 基于動態可重構FPGA的容錯技術研究

    針對重構文件的大小、動態容錯時隙的長短、實現的復雜性、模塊間通信方式、冗余資源的比例與布局等關鍵問題進行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決方法,闡述了新方法的性能,及其具有的高靈活性高、粒度等參數可選擇、重構布線可靠性高、系統工作頻率有保障的優點。

    標簽: FPGA 動態可重構 容錯 技術研究

    上傳時間: 2014-12-28

    上傳用戶:Yue Zhong

  • WP369可擴展式處理平臺-各種嵌入式系統的理想解決方案

    WP369可擴展式處理平臺-各種嵌入式系統的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.

    標簽: 369 WP 擴展式 處理平臺

    上傳時間: 2013-10-22

    上傳用戶:685

  • XAPP482 - MicroBlaze Platform Flash,PROM 引導加載器和用戶數據存儲

        本應用指南講述一種實用的 MicroBlaze™ 系統,用于在非易失性 Platform Flash PROM 中存儲軟件代碼、用戶數據和配置數據,以簡化系統設計和降低成本。另外,本應用指南還介紹一種可移植的硬件設計、一個軟件設計以及在實現流程中使用的其他腳本實用工具。   簡介許多 FPGA 設計都集成了使用 MicroBlaze 和 PowerPC™ 處理器的軟件嵌入式系統,這些設計同時使用外部易失性存儲器來執行軟件代碼。使用易失性存儲器的系統還必須包含一個非易失性器件,用來在斷電期間存儲軟件代碼。大多數 FPGA 系統都在電路板上使用 Platform FlashPROM (在本文中稱作 PROM),用于在上電時加載 FPGA 配置數據。另外,許多應用還可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)來保存 MAC 地址等少量用戶數據,因此導致系統電路板上存在大量非易失性器件。

    標簽: MicroBlaze Platform Flash XAPP

    上傳時間: 2013-10-13

    上傳用戶:hakim

  • WP369-可擴展式處理平臺各種嵌入式系統的理想解決方案

        賽靈思的新型可擴展式處理平臺架構可為開發人員提供無與倫比的系統性能、靈活性、可擴展性和集成度,并為降低系統功耗、成本和縮小尺寸進行了精心優化。   可擴展式處理平臺基于 ARM 的雙核 Cortex™-A9MPCore 處理器以及賽靈思的 28nm 可編程邏輯之上,采用以處理器為核心的設計方案,并能定義通過標準設計方法實施的綜合處理器系統。這種方案可為軟件開發人員在功能齊備且強大的優化型低成本低功耗處理平臺上提供熟悉的編程環境。

    標簽: 369 WP 擴展式 處理平臺

    上傳時間: 2013-11-20

    上傳用戶:杏簾在望

  • XAPP058 -利用嵌入式微控制器實現Xilinx系統編程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測試功能。此強大的功能組合允許設計人員在進行重大更改時,仍能保留原始的器件引腳,從而避免重組 PC 板。通過利用嵌入式控制器從板載 RAM 或 EPROM 對這些CPLD 和 FPGA 編程,設計人員可輕松升級、修改和測試設計,即使在現場也是如此。

    標簽: Xilinx XAPP 058 嵌入式

    上傳時間: 2014-08-10

    上傳用戶:sc965382896

主站蜘蛛池模板: 肃南| 新乐市| 新郑市| 蒙自县| 余干县| 克拉玛依市| 贡觉县| 阿荣旗| 石狮市| 全椒县| 绥德县| 黄冈市| 江西省| 丹阳市| 三门峡市| 巴楚县| 高陵县| 永泰县| 新营市| 东安县| 亳州市| 新安县| 宁安市| 涞源县| 盐亭县| 民勤县| 威远县| 上饶市| 辽阳市| 泸西县| 洱源县| 突泉县| 顺平县| 黑山县| 明光市| 天津市| 融水| 喀喇沁旗| 汉中市| 沁阳市| 皮山县|