亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

可重配置

  • 單相非隔離型光伏并網(wǎng)逆變器的研究.rar

    在能源枯竭與環(huán)境污染問(wèn)題日益嚴(yán)重的今天,新能源的開(kāi)發(fā)與利用愈來(lái)愈受到重視。太陽(yáng)能是當(dāng)前世界上最清潔、最現(xiàn)實(shí)、最有大規(guī)模開(kāi)發(fā)利用前景的可再生能源之一。其中太陽(yáng)能光伏利用受到世界各國(guó)的普遍關(guān)注。而太陽(yáng)能光伏并網(wǎng)發(fā)電是太陽(yáng)能光伏利用的主要發(fā)展趨勢(shì),必將得到快速的發(fā)展。在并網(wǎng)型光伏發(fā)電系統(tǒng)中,逆變器是系統(tǒng)中最末一級(jí)或唯一一級(jí)能量變換裝置,其效率的高低、可靠性的好壞將直接影響整個(gè)并網(wǎng)型系統(tǒng)的性能和投資。按照不同的標(biāo)準(zhǔn)光伏并網(wǎng)逆變器的拓?fù)浣Y(jié)構(gòu)分為很多種,本文主要研究單相非隔離型光伏并網(wǎng)逆變器。 文章首先概述了光伏并網(wǎng)系統(tǒng)的發(fā)展情況并分析了當(dāng)前國(guó)際金融危機(jī)對(duì)光伏產(chǎn)業(yè)的影響。其次,分析了當(dāng)前國(guó)際市場(chǎng)上主要的光伏逆變器產(chǎn)品的特點(diǎn),概括了光伏并網(wǎng)系統(tǒng)中光伏陣列的配置。隨后,本文以單相全橋拓?fù)錇槟P头治隽朔歉綦x型并網(wǎng)系統(tǒng)在采用不同的PWM調(diào)制策略下的共模電流,指出了抑制共模電流需滿足的條件。對(duì)于全橋和半橋拓?fù)洌治隽瞬煌臑V波方式對(duì)共模電流抑制的影響。總結(jié)了能夠抑制共模電流的實(shí)用電路拓?fù)洳⑻岢隽艘环N能夠抑制共模電流的新拓?fù)洹?duì)不同拓?fù)涞膿p耗情況在文章中進(jìn)行了比較。 對(duì)于非隔離型并網(wǎng)系統(tǒng)中的逆變器易向電網(wǎng)注入直流分量的問(wèn)題,首先分析了直流分量產(chǎn)生的原因及其導(dǎo)致變壓器產(chǎn)生的直流偏磁飽和現(xiàn)象。在此基礎(chǔ)上,總結(jié)了抑制直流分量的方法,指出了半橋拓?fù)淠軌蛞种浦绷鞣至俊?duì)于并網(wǎng)電流的控制,工程上通常采用比例積分控制器,而比例積分控制器在理論上無(wú)法實(shí)現(xiàn)無(wú)靜差控制,因此,本文對(duì)能夠?qū)崿F(xiàn)無(wú)靜差控制的比例諧振控制器進(jìn)行了簡(jiǎn)要分析。最后,在非隔離型1.5kW實(shí)驗(yàn)平臺(tái)上對(duì)共模電流和直流分量的抑制方法進(jìn)行了驗(yàn)證。

    標(biāo)簽: 單相 光伏并網(wǎng) 非隔離型

    上傳時(shí)間: 2013-07-30

    上傳用戶:科學(xué)怪人

  • 基于電力電子網(wǎng)絡(luò)的變流系統(tǒng)研究.rar

    電力電子系統(tǒng)的集成化是現(xiàn)今電力電子技術(shù)發(fā)展的趨勢(shì),系統(tǒng)的模塊化和標(biāo)準(zhǔn)化技術(shù)是目前電力電子領(lǐng)域的重要研究方向。研究基于電力電子網(wǎng)絡(luò)的變流系統(tǒng),對(duì)復(fù)雜電力電子裝置的系統(tǒng)級(jí)集成具有重要意義,是電力電子系統(tǒng)集成技術(shù)的基本組成部分。本文從變流系統(tǒng)的功率流和信息流雙重分布性的角度出發(fā)。對(duì)電力電子系統(tǒng)網(wǎng)絡(luò)(Power Electronics System Network,PES—Net)的模型和變流系統(tǒng)的通信需求進(jìn)行分析,提出實(shí)時(shí)電力電子系統(tǒng)網(wǎng)絡(luò)(Real—time power electronics system network,RT—PES—Net);并對(duì)基于新網(wǎng)絡(luò)的分布式控制及管理方案和模塊化軟件方案等內(nèi)容進(jìn)行系統(tǒng)的研究,提出基于棧操作的實(shí)時(shí)軟件構(gòu)建方案。本文的研究將為變流系統(tǒng)的控制結(jié)構(gòu)和軟件方案標(biāo)準(zhǔn)化提供參考和理論依據(jù),為應(yīng)用系統(tǒng)的集成提供解決方案。 復(fù)雜中大功率變流系統(tǒng)是網(wǎng)絡(luò)化分布式控制系統(tǒng)的應(yīng)用對(duì)象。首先,論文以復(fù)雜系統(tǒng)為研究對(duì)象,分析了應(yīng)用系統(tǒng)的功率流和信息流在空間結(jié)構(gòu)上的對(duì)偶關(guān)系和雙重分布的特性;在電力電子集成模塊(Power Electronics Building Blocks,PEBB)的基礎(chǔ)上,研究了變流系統(tǒng)的網(wǎng)絡(luò)化分布式控制方案,并得出系統(tǒng)組構(gòu)的初步構(gòu)想,總結(jié)出適合復(fù)雜電力電子系統(tǒng)集成的標(biāo)準(zhǔn)化理論。 接著,論文對(duì)電力電子網(wǎng)絡(luò)模型進(jìn)行了研究。分析了現(xiàn)有各類(lèi)總線網(wǎng)絡(luò)和目前用于電力電子應(yīng)用系統(tǒng)的網(wǎng)絡(luò),從結(jié)構(gòu)、速率和協(xié)議等各個(gè)方面將兩類(lèi)網(wǎng)絡(luò)進(jìn)行了系統(tǒng)的對(duì)比。明確了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的定義,分析并總結(jié)復(fù)雜電力電子實(shí)時(shí)系統(tǒng)所需網(wǎng)絡(luò)必需具備的條件。根據(jù)現(xiàn)有網(wǎng)絡(luò)技術(shù)背景,綜合控制結(jié)構(gòu)和網(wǎng)絡(luò)需求,提出了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的模型。 為滿足變流系統(tǒng)的實(shí)時(shí)控制,論文對(duì)分布式控制結(jié)構(gòu)的通信需求進(jìn)行了研究。以網(wǎng)絡(luò)控制系統(tǒng)(Networked Control System,NCS)為背景,對(duì)變流器系統(tǒng)控制信息延時(shí)因素進(jìn)行了分析;通過(guò)對(duì)典型電力電予系統(tǒng)的分析,歸納和總結(jié)了系統(tǒng)的控制功能和控制內(nèi)容,對(duì)系統(tǒng)不同層次的控制任務(wù)進(jìn)行了響應(yīng)時(shí)間需求分析和網(wǎng)絡(luò)的分層配置;通過(guò)對(duì)仿真結(jié)果的分析,研究了應(yīng)用系統(tǒng)內(nèi)模塊控制信息延時(shí)對(duì)不同應(yīng)用系統(tǒng)的性能影響和對(duì)開(kāi)關(guān)頻率的限制。根據(jù)變流系統(tǒng)對(duì)控制延時(shí)的接受程度,將電力電子復(fù)雜系統(tǒng)歸為兩大類(lèi):1)零延時(shí)系統(tǒng);2)定延時(shí)系統(tǒng)。針對(duì)上述兩類(lèi)系統(tǒng),論文給出了電力電子網(wǎng)絡(luò)(PES—Net)的通道容量和應(yīng)用系統(tǒng)開(kāi)關(guān)周期的計(jì)算方法。 論文對(duì)開(kāi)放式、分布式的電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的硬件組成和同步方案進(jìn)行了研究,提出新的實(shí)時(shí)網(wǎng)絡(luò)和系統(tǒng)級(jí)集成方案。根據(jù)主節(jié)點(diǎn)和從節(jié)點(diǎn)的控制任務(wù)需求,分別從功能和系統(tǒng)結(jié)構(gòu)的角度對(duì)開(kāi)放式網(wǎng)絡(luò)的硬件構(gòu)成進(jìn)行研究;根據(jù)控制系統(tǒng)的接口需求分析,對(duì)節(jié)點(diǎn)的通用性設(shè)計(jì)進(jìn)行重點(diǎn)討論。針對(duì)網(wǎng)絡(luò)的同步問(wèn)題,本文分析了簡(jiǎn)單有效的解決方法,即基于數(shù)據(jù)結(jié)構(gòu)的同步補(bǔ)償方案;此外,論文提出基于實(shí)時(shí)高速電力電子系統(tǒng)同絡(luò)(RT-PES-Net)的同步方案,研究適合變流器實(shí)時(shí)控制的網(wǎng)絡(luò)結(jié)構(gòu)和相應(yīng)的硬件配置。根據(jù)應(yīng)用控制和通信系統(tǒng)所需的各種操作,論文對(duì)實(shí)時(shí)網(wǎng)絡(luò)的管理進(jìn)行了討論,研究了信息幀管理和相應(yīng)的硬件設(shè)置,并對(duì)各種工作模式下所需的通信時(shí)間進(jìn)行了計(jì)算和比較。基于實(shí)時(shí)網(wǎng)絡(luò)系統(tǒng)及其管理方案,論文給出了組構(gòu)以PEBB為基礎(chǔ)的變流系統(tǒng)的方案。 論文對(duì)基于RT-PES-Net的模塊化軟件方案進(jìn)行了研究。首先,將控制軟件與功率硬件進(jìn)行解耦,使得軟件設(shè)計(jì)與硬件部分分離。在分析電力電子軟件特性的前提下,論文提出基于棧操作的模塊化軟件方案,增加子程序?qū)崟r(shí)構(gòu)件的內(nèi)聚性;對(duì)軟件模塊化的通用性進(jìn)行研究,分析模塊接口參數(shù)和變量的申明和配置,并研究參數(shù)的定標(biāo),對(duì)構(gòu)件進(jìn)行分類(lèi);分析子程序?qū)崟r(shí)構(gòu)件在執(zhí)行速度上的優(yōu)點(diǎn)。論文對(duì)電力電子系統(tǒng)控制軟件(Powerr Electronics System Control Software,PES-CS)的組構(gòu)和集成進(jìn)行研究,簡(jiǎn)化軟件主框架。 最后,論文分別對(duì)RT-PES-Net和模塊化軟件方案進(jìn)行了相應(yīng)的實(shí)驗(yàn)研究和分析。論文對(duì)提出的實(shí)時(shí)電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net)進(jìn)行了通信實(shí)驗(yàn),將新網(wǎng)絡(luò)拓?fù)鋵?duì)變流系統(tǒng)的延時(shí)影響與舊網(wǎng)絡(luò)系統(tǒng)的延時(shí)影響進(jìn)行比較,總結(jié)新網(wǎng)絡(luò)系統(tǒng)在控制實(shí)時(shí)性、提高開(kāi)關(guān)頻率、網(wǎng)絡(luò)可擴(kuò)展性和管理靈活度等方面的優(yōu)勢(shì)。論文針對(duì)RT-PES-Net進(jìn)行應(yīng)用研究,驗(yàn)證該網(wǎng)絡(luò)可解決網(wǎng)絡(luò)通信失步所造成的問(wèn)題。論文對(duì)基于通用型實(shí)時(shí)構(gòu)件和棧操作的模塊化軟件方案進(jìn)行實(shí)驗(yàn)驗(yàn)證,為標(biāo)準(zhǔn)化軟件庫(kù)的建立和系統(tǒng)級(jí)集成提供參考方案。 網(wǎng)絡(luò)化的控制結(jié)構(gòu)研究是復(fù)雜電力電子系統(tǒng)級(jí)集成研究的關(guān)鍵。本課題針對(duì)復(fù)雜變流系統(tǒng)提出了實(shí)時(shí)電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net),并以該網(wǎng)絡(luò)為基礎(chǔ)對(duì)分布式控制結(jié)構(gòu)及相應(yīng)的網(wǎng)絡(luò)化管理方案和模塊化軟件方案展開(kāi)一系列研究,為電力電子控制系統(tǒng)提供標(biāo)準(zhǔn)化、開(kāi)放式的網(wǎng)絡(luò)參考體系,并以此結(jié)構(gòu)來(lái)快速構(gòu)建終端復(fù)雜變流系統(tǒng),為實(shí)現(xiàn)標(biāo)準(zhǔn)的應(yīng)用系統(tǒng)組構(gòu)提供參考方案,有助于解決電力電子標(biāo)準(zhǔn)化推廣所面臨的難題。論文為應(yīng)用系統(tǒng)的即插即用和動(dòng)態(tài)重構(gòu)提供了研究基礎(chǔ),從而為最終實(shí)現(xiàn)復(fù)雜變流器的應(yīng)用系統(tǒng)級(jí)集成提供系統(tǒng)化的理論和方法依據(jù)。同時(shí),論文的研究開(kāi)拓了電力電子系統(tǒng)集成和標(biāo)準(zhǔn)化研究的一個(gè)新方向。

    標(biāo)簽: 電力電子 網(wǎng)絡(luò) 系統(tǒng)研究

    上傳時(shí)間: 2013-06-15

    上傳用戶:silenthink

  • 可編程器件應(yīng)用技巧百問(wèn).rar

    可編程邏輯器件使用參考資料。 解答可編程器件使用中的常見(jiàn)問(wèn)題。 供參考。

    標(biāo)簽: 可編程器件 應(yīng)用技巧

    上傳時(shí)間: 2013-05-19

    上傳用戶:thh29

  • 風(fēng)力發(fā)電并網(wǎng)逆變器的DSP控制系統(tǒng)研究.rar

    風(fēng)能作為一種清潔可再生能源,發(fā)展迅速,已經(jīng)成為世界新能源最主要的發(fā)展方向之一。本文以863計(jì)劃項(xiàng)目"MW級(jí)風(fēng)力發(fā)電機(jī)組電控系統(tǒng)研制"為研究背景,介紹了1.2MW永磁同步電機(jī)變速恒頻風(fēng)力發(fā)電系統(tǒng),研究了變流系統(tǒng)中逆變器的控制方法。 本文首先對(duì)風(fēng)力發(fā)電進(jìn)行了概述,介紹了我國(guó)和世界風(fēng)電發(fā)展?fàn)顩r以及技術(shù)發(fā)展趨勢(shì)。當(dāng)今風(fēng)力發(fā)電技術(shù),大功率直驅(qū)化和雙饋是兩個(gè)發(fā)展方向,本課題1.2MW風(fēng)力發(fā)電系統(tǒng)就是采用了永磁同步電機(jī)加交直交變流系統(tǒng)的結(jié)構(gòu)模式,中間省去了齒輪箱,減少了維護(hù),具有較好的發(fā)展前景。 論文第二章首先對(duì)風(fēng)輪機(jī)葉片的空氣動(dòng)力特性進(jìn)行了分析,介紹了不同風(fēng)速下風(fēng)力發(fā)電機(jī)的控制策略。就直驅(qū)技術(shù)與變速箱/感應(yīng)電機(jī)技術(shù)--目前風(fēng)力發(fā)電領(lǐng)域變速恒頻技術(shù)的兩大發(fā)展方向作了較為詳細(xì)的介紹分析。 在變流系統(tǒng)中,逆變并網(wǎng)是重要的環(huán)節(jié),起到了將電能傳輸?shù)诫娋W(wǎng)的作用。文章中重點(diǎn)分析了三相并網(wǎng)逆變器的主電路結(jié)構(gòu)、原理和工作方法,并進(jìn)行了理論推導(dǎo)和公式說(shuō)明。 本文對(duì)1.2MW永磁同步電機(jī)變速恒頻風(fēng)力發(fā)電系統(tǒng)的主電路參數(shù)的選擇作了理論推導(dǎo)和計(jì)算,包括主電路直流側(cè)電容,網(wǎng)側(cè)電感,三重化升壓電感,網(wǎng)側(cè)濾波電容等,還確定了斬波和逆變部分所采用的開(kāi)關(guān)管和六相整流所采用的二極管,并在額定正常工作情況下,分別計(jì)算斬波和逆變部分開(kāi)關(guān)管的損耗和開(kāi)關(guān)管的結(jié)溫。 本課題采用瞬時(shí)電流法對(duì)并網(wǎng)逆變器進(jìn)行控制。在實(shí)驗(yàn)中上確定了電壓外環(huán)和電流內(nèi)環(huán)的PI參數(shù),順利完成了閉環(huán)控制實(shí)驗(yàn)。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據(jù)控制流程圖對(duì)其控制進(jìn)行了軟硬件設(shè)計(jì),實(shí)現(xiàn)了控制板上的信號(hào)采集、運(yùn)算、故障檢測(cè)、電路驅(qū)動(dòng)等功能。并進(jìn)行了小功率試驗(yàn),得到了較好的電壓電流波形,并對(duì)波形進(jìn)行了詳細(xì)分析,驗(yàn)證了本文采用方法的正確性。

    標(biāo)簽: DSP 風(fēng)力發(fā)電 并網(wǎng)逆變器

    上傳時(shí)間: 2013-07-06

    上傳用戶:wangdean1101

  • 基于DSP在線式UPS的研究.rar

    不間斷電源(UPS)是一種能提供優(yōu)質(zhì)電源并保證電源供應(yīng)連續(xù)的電力電子裝置。它的應(yīng)用范圍廣泛,在很多領(lǐng)域,UPS已經(jīng)成了標(biāo)準(zhǔn)配置。采用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)UPS的數(shù)字化控制是當(dāng)前許多UPS設(shè)計(jì)者關(guān)注的問(wèn)題。DSP在UPS中的應(yīng)用主要集中在兩個(gè)方面:一是將各種先進(jìn)的控制方法用于逆變實(shí)時(shí)數(shù)字控制;二是利用DSP實(shí)現(xiàn)更準(zhǔn)確更迅速的鎖相環(huán)控制。 本文分析了當(dāng)前逆變控制的各種方案,針對(duì)逆變的擾動(dòng)及諧波周期出現(xiàn)的特點(diǎn),采用了重復(fù)控制來(lái)提高逆變輸出的穩(wěn)態(tài)特性。因?yàn)橹貜?fù)控制具有一個(gè)周期延遲控制的特點(diǎn),本文也采用了PID控制來(lái)改善逆變控制的動(dòng)態(tài)性能。本文分析了目前重復(fù)控制的常用方案,在建立UPS逆變?yōu)V波電路數(shù)學(xué)模型的基礎(chǔ)上設(shè)計(jì)了新的重復(fù)控制和PID控制結(jié)合的方案。對(duì)重復(fù)控制與PID復(fù)合控制方案在MATLAB中作了仿真。仿真試驗(yàn)證明了控制方案的有效性。 在硬件方面,設(shè)計(jì)了在線式UPS系統(tǒng)中DSP的接口電路,其中包括DSP供電電路,蓄電池電壓過(guò)低檢測(cè)電路,市電及輸出電壓過(guò)零檢測(cè)等電路。對(duì)DSP的資源進(jìn)行了分配,充分利用了DSP的外設(shè)多和速度快的特點(diǎn)。 在軟件方面,設(shè)計(jì)了各部分的程序,其中包括主程序,軟件鎖相及正弦參考信號(hào)生成程序,輸出有效值控制程序以及各種相關(guān)的中斷及保護(hù)程序。 本文結(jié)合實(shí)際,搭建了實(shí)驗(yàn)線路,給出了實(shí)驗(yàn)線路的原理及各部分的實(shí)驗(yàn)電路。該實(shí)驗(yàn)電路可對(duì)逆變控制過(guò)程和鎖相環(huán)節(jié)進(jìn)行控制實(shí)驗(yàn)。 本文將PID控制與重復(fù)控制相結(jié)合,對(duì)逆變器輸出進(jìn)行控制,驗(yàn)證了重復(fù)控制與PID復(fù)合控制的有效性。本文還對(duì)UPS的DSP數(shù)字化控制作了研究,這些都對(duì)UPS技術(shù)的進(jìn)步有積極的作用。

    標(biāo)簽: DSP UPS

    上傳時(shí)間: 2013-05-17

    上傳用戶:t1213121

  • 基于ARM9的嵌入式Linux開(kāi)發(fā)平臺(tái)構(gòu)建與Boa的實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)技術(shù)、通信技術(shù)的飛速發(fā)展和3C(計(jì)算機(jī)、通信、消費(fèi)電子)的融合,嵌入式系統(tǒng)已經(jīng)滲透到各個(gè)領(lǐng)域。在32位嵌入式微處理器市場(chǎng)上,基于ARM(Advanced RISC Machine)內(nèi)核的微處理器在市場(chǎng)上處于絕對(duì)的領(lǐng)導(dǎo)地位,因此追蹤ARM技術(shù)的發(fā)展趨勢(shì)顯得尤為重要。在嵌入式操作系統(tǒng)的選擇上,Linux一直因其內(nèi)核精簡(jiǎn)、代碼開(kāi)放、易于移植等特點(diǎn)受到廣大嵌入式系統(tǒng)工程師的青睞。另外,嵌入式系統(tǒng)一旦具備網(wǎng)絡(luò)接入功能,其信息處理能力更加強(qiáng)大,因此有必要為嵌入式系統(tǒng)構(gòu)建Web服務(wù)器。 本文主要目的是研究基于ARM的嵌入式Linux開(kāi)發(fā)平臺(tái)構(gòu)建,并在此基礎(chǔ)上進(jìn)行網(wǎng)絡(luò)應(yīng)用程序的開(kāi)發(fā)。 文章深入剖析了ARM9的體系結(jié)構(gòu),介紹了基于ARM9的S3C2410開(kāi)發(fā)板的特性及資源;闡述了嵌入式操作系統(tǒng)的相關(guān)知識(shí)及嵌入式Linux移植的基本方法;搭建了移植所需要的開(kāi)發(fā)環(huán)境,主要包括在宿主機(jī)Linux操作系統(tǒng)下編譯arm-linux交叉編譯工具等;然后詳細(xì)闡述了嵌入式Linux開(kāi)發(fā)平臺(tái)的構(gòu)建過(guò)程,包括對(duì)BootLoader的分析和移植,Linux2.6內(nèi)核的結(jié)構(gòu)分析、代碼修改以及內(nèi)核裁減、配置和移植,網(wǎng)卡驅(qū)動(dòng)程序的移植,以及根文件系統(tǒng)的創(chuàng)建。按文中提供的方法和技巧可以很方便的建立一個(gè)ARM-Linux開(kāi)發(fā)平臺(tái)。 文章最后給出了基于所建平臺(tái)的網(wǎng)絡(luò)應(yīng)用,即在上述所建的軟硬件平臺(tái)上創(chuàng)建Web服務(wù)器Boa,并基于Boa進(jìn)行應(yīng)用開(kāi)發(fā)。最終實(shí)現(xiàn)了基于Boa嵌入式Web服務(wù)器的服務(wù)器端表單處理程序,實(shí)現(xiàn)了PC機(jī)與目標(biāo)板的動(dòng)態(tài)網(wǎng)頁(yè)交互功能,并且,通過(guò)PC機(jī)IE瀏覽器可以直接控制目標(biāo)板上的硬件和可執(zhí)行程序,以實(shí)現(xiàn)對(duì)目標(biāo)板的遠(yuǎn)程監(jiān)控功能。

    標(biāo)簽: Linux ARM9 Boa

    上傳時(shí)間: 2013-04-24

    上傳用戶:kernaling

  • 基于FPGA的ADC并行測(cè)試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。 本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent 33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。 在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。 FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。 關(guān)鍵詞:ADC測(cè)試;并行;參數(shù)評(píng)估;FPGA;FFT

    標(biāo)簽: FPGA ADC 并行測(cè)試

    上傳時(shí)間: 2013-07-11

    上傳用戶:tdyoung

  • 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì).rar

    隨著電子技術(shù)的不斷發(fā)展和進(jìn)步,嵌入式系統(tǒng)也越來(lái)越廣泛的滲入到人類(lèi)生活的方方面面。我們生活中常用的手機(jī)、數(shù)碼相機(jī)、掌上電腦、便攜式掃描儀等等都應(yīng)用到了嵌入式系統(tǒng)。 論文首先介紹了嵌入式系統(tǒng),包括嵌入式系統(tǒng)的構(gòu)成、特點(diǎn)、發(fā)展趨勢(shì)以及FPGA在嵌入式中的應(yīng)用等,指明嵌入式系統(tǒng)設(shè)計(jì)一般可分為硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。 硬件設(shè)計(jì)部分,首先介紹了FPGA的相關(guān)知識(shí),包括FPGA構(gòu)成、特性、開(kāi)發(fā)工具、開(kāi)發(fā)流程等,并對(duì)論文中選用的Altera公司的CyclonⅡ器件做了詳細(xì)的介紹。利用SOPC Builder、NiosⅡ等工具設(shè)計(jì)創(chuàng)建了NiosⅡ CPU內(nèi)核,添加以太網(wǎng)、Flash、PIO以及VGA接口等模塊,生成了一個(gè)Nios CPU內(nèi)核,完成硬件設(shè)計(jì)。 軟件設(shè)計(jì)部分,研究了嵌入式操作系統(tǒng)的發(fā)展、種類(lèi)、特點(diǎn)等,簡(jiǎn)單介紹了幾種代表性的嵌入式操作系統(tǒng)。選擇嵌入式操作系統(tǒng)時(shí),綜合考慮了內(nèi)核、可移植性、可裁剪性、外掛模塊、成本、服務(wù)等各種因素,最終選用μCLinux操作系統(tǒng)。詳細(xì)介紹了μCLinux的特點(diǎn)、基本架構(gòu)、代碼結(jié)構(gòu)等。利用NiosⅡIDE為宿主機(jī)建立Linux開(kāi)發(fā)環(huán)境。在IDE里配置Linux內(nèi)核和文件系統(tǒng),編譯后上載到做好的硬件平臺(tái)上。啟動(dòng)μCLinux后將一個(gè)C語(yǔ)言編寫(xiě)的九宮格求解程序下載到開(kāi)發(fā)板中運(yùn)行,檢驗(yàn)運(yùn)行結(jié)果,驗(yàn)證嵌入式系統(tǒng)的正確性。 論文所做的只是嵌入式系統(tǒng)的一個(gè)應(yīng)用實(shí)例。實(shí)際應(yīng)用過(guò)程中,用戶可以根據(jù)自己的實(shí)際需要對(duì)軟硬件進(jìn)行修改,以實(shí)現(xiàn)不同的功能。

    標(biāo)簽: FPGA 嵌入式系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-07-19

    上傳用戶:zhuoying119

  • 基于FPGA的高速矩陣運(yùn)算算法研究.rar

    矩陣運(yùn)算是描述許多工程問(wèn)題中不可缺少的數(shù)學(xué)關(guān)系,矩陣運(yùn)算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點(diǎn),并且隨著動(dòng)態(tài)可配置技術(shù)的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是具有很大的現(xiàn)實(shí)意義,能夠?yàn)楦咚龠\(yùn)算應(yīng)用提供技術(shù)支持。 為了提高研究成果的實(shí)用性與商用性,本文主要針對(duì)某種體積小、運(yùn)算速度和性能要求很高的特殊場(chǎng)合設(shè)計(jì)并實(shí)現(xiàn)基于FPGA的矩陣運(yùn)算功能。通過(guò)系統(tǒng)地研究FPGA功能結(jié)構(gòu)、設(shè)計(jì)原理、DSP接口、IEEE-754標(biāo)準(zhǔn),深入學(xué)習(xí)浮點(diǎn)數(shù)及矩陣的基礎(chǔ)運(yùn)算以及硬件編程語(yǔ)言等內(nèi)容,根據(jù)矩陣運(yùn)算的特點(diǎn)和原理,討論了硬件設(shè)計(jì)方面重點(diǎn)對(duì)具體核心器件結(jié)構(gòu)、特點(diǎn)以及有關(guān)FPGA的設(shè)計(jì)流程和控制器Verilog HDL硬件編程語(yǔ)言代碼方面內(nèi)容,確定了基于FPGA浮點(diǎn)運(yùn)算及矩陣運(yùn)算單元的Verilog HDL設(shè)計(jì)方法,在Quartus II平臺(tái)上對(duì)其仿真、記錄運(yùn)算結(jié)果,并對(duì)采集到的數(shù)據(jù)結(jié)果進(jìn)行了深入分析與總結(jié)。 本設(shè)計(jì)通過(guò)幾種矩陣算法利用FPGA和MATLAB分別進(jìn)行了實(shí)現(xiàn)測(cè)試,驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,證明了本設(shè)計(jì)中矩陣運(yùn)算速率的實(shí)用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個(gè)領(lǐng)域應(yīng)用打下良好基礎(chǔ)。

    標(biāo)簽: FPGA 矩陣運(yùn)算 算法研究

    上傳時(shí)間: 2013-07-07

    上傳用戶:xuanjie

  • USB20設(shè)備控制器IP核的設(shè)計(jì)與FPGA驗(yàn)證.rar

    隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來(lái)愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活性高、支持熱插拔、接口標(biāo)準(zhǔn)化和易于擴(kuò)展等優(yōu)點(diǎn),目前已經(jīng)成為計(jì)算機(jī)外設(shè)接口的主流技術(shù),在計(jì)算機(jī)外圍設(shè)備和消費(fèi)類(lèi)電子領(lǐng)域正獲得越來(lái)越多的應(yīng)用。 @@ 本文基于USB2.0協(xié)議規(guī)范,設(shè)計(jì)了一款支持高速和全速傳輸?shù)腢SB2.0設(shè)備控制器IP核。文中著重介紹了這款設(shè)備控制器IP核的設(shè)計(jì)和FPGA驗(yàn)證工作,詳細(xì)研究并分析了USB2.0規(guī)范,根據(jù)規(guī)范提出了一種USB2.0設(shè)備控制器整體構(gòu)架方案,描述了各個(gè)功能子模塊硬件電路的功能及實(shí)現(xiàn)。從可重用的角度出發(fā),對(duì)設(shè)備控制器模塊進(jìn)行優(yōu)化設(shè)計(jì),增加多個(gè)靈活的配置選項(xiàng),根據(jù)不同的應(yīng)用對(duì)硬件進(jìn)行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應(yīng)用于各種USB系統(tǒng)。本文還研究了IP核的驗(yàn)證方法,并對(duì)所設(shè)計(jì)的USB2.0設(shè)備控制器建立了功能完備的ModelSim仿真驗(yàn)證環(huán)境,搭建了FPGA硬件驗(yàn)證平臺(tái),設(shè)計(jì)了具有AHB接口的設(shè)備控制器和帶有8051的設(shè)備控制器,并分別在FPGA平臺(tái)上進(jìn)行了功能驗(yàn)證。 @@ 本文所設(shè)計(jì)的USB2.0設(shè)備控制器IP核可配置性高,使用者可以自由配置所需端點(diǎn)的個(gè)數(shù)以及每個(gè)端點(diǎn)類(lèi)型等,可以集成于多種USB系統(tǒng)中,適于各類(lèi)USB設(shè)備的開(kāi)發(fā)。本課題所取得的成果為USB2.0設(shè)備類(lèi)的研究和開(kāi)發(fā)積累了經(jīng)驗(yàn),并為后來(lái)實(shí)驗(yàn)室某項(xiàng)目測(cè)試芯片的USB數(shù)據(jù)采集提供了參考方案,也為未來(lái)USB3.0接口IP核的開(kāi)發(fā)和應(yīng)用奠定了基礎(chǔ)。 @@關(guān)鍵詞USB2.0控制器;IP核;FPGA;驗(yàn)證

    標(biāo)簽: FPGA USB 20

    上傳時(shí)間: 2013-06-30

    上傳用戶:nanfeicui

主站蜘蛛池模板: 独山县| 东丽区| 曲阜市| 阳西县| 高台县| 海兴县| 龙陵县| 广元市| 神木县| 绥阳县| 孟村| 望城县| 文安县| 永济市| 宣威市| 咸阳市| 灵山县| 嫩江县| 铁岭市| 县级市| 茶陵县| 望城县| 绥化市| 方正县| 类乌齐县| 志丹县| 水城县| 蒙阴县| 绥江县| 武川县| 上饶市| 东莞市| 灌阳县| 昌吉市| 琼海市| 饶河县| 安新县| 山丹县| 普兰县| 托克逊县| 衢州市|