亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可適應性

  • 這本書是多年來我對專業程式員所做的C++ 教學課程下的一個自然產物。我發現

    這本書是多年來我對專業程式員所做的C++ 教學課程下的一個自然產物。我發現,大部份學生在一個星期的密集訓練之後,即可適應這個語言的基本架構,但要他們「將這些基礎架構以有效的方式組合運用」,我實在不感樂觀。於是我開始嘗試組織出一些簡短、明確、容易記憶的準則,做為C++ 高實效性程式開發過程之用。那都是經驗豐富的C++ 程式員幾乎總是會奉行或幾乎肯定要避免的一些事情。structures of computer science.

    標簽: 程式

    上傳時間: 2016-10-13

    上傳用戶:362279997

  • 嵌入式視頻監控系統的FPGA圖像處理子系統設計.rar

    隨著圖像處理技術的不斷發展,圖像處理技術在國民經濟和社會生活的各個方面都得到了廣泛的運用。與此同時,人們對圖像處理的要求也越來越高。傳統的數字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數字信號處理器(Digital Signal Process)。進入20世紀以來,伴隨著半導體技術的發展,現場可編程門陣列FPGA以其應用靈活、集成度高、功能強大、設計周期短、開發成本低的特點,越來越多地被應用在圖像處理領域。大量實踐證明,FPGA的并行處理能力與流水線作業能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統有著廣闊的發展前景。 本文研究的是一個在嵌入式視頻監控系統下的圖像預處理子系統。首先實現了一個通用可重復配置的圖像處理算法研究硬件平臺,完成圖像的采集、接收、處理、存儲、輸出等功能。由于FPGA本身具有完全的可重復配置性,所以該架構的硬件平臺可以很方便的升級和重復配置。其次在該平臺上,本文使用Verilog HDL硬件語言在FPGA芯片上實現了多種圖像預處理算法。在實現過程中,為了充分發揮FPGA在并行處理方面的強大功能,本文對算法做了一定的改進,使其盡量能使用并行處理的方式來完成。實驗結果表明,本圖像預處理系統能在毫秒級高速地完成多種圖像算法,完全能夠滿足視頻監控系統50幀/秒的輸出要求。 最后根據視頻監控系統在實際運用中出現的噪聲類型多樣化的情況,我們設計了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對下一幅圖像的噪聲采用更有針對性的圖像處理方法。

    標簽: FPGA 嵌入式視頻 圖像處理

    上傳時間: 2013-05-20

    上傳用戶:gundamwzc

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的8PSK調制解調技術研究.rar

    軟件無線電是近年提出的新的通信體系,由于其具有靈活性和可重配置性并且符合通信的發展趨勢,已成為通信系統設計的研究熱點。因此對基于軟件無線電的調制解調技術進行深入細致的研究非常有意義。 本文首先從闡述軟件無線電的理論基礎入手,對多速率信號處理中的內插和抽取、帶通采樣、數字變頻等技術進行了分析與探討,為設計和實現8PSK調制解調器提供了非常重要的理論依據。然后,研究了8PSK調制解調技術,詳細論述了它們的基本概念和原理,提出了系統實現方案,在DSP+FPGA平臺上實現了8PSK信號的正確調制解調。文中著重研究了突發通信的同步和頻偏糾正算法,針對同步算法選取了一種基于能量檢測法的快速位同步算法,采用相關器實現,同時實現位同步和幀同步。并且對于突發通信的多普勒頻偏糾正,設計了一個基于自動頻率控制(AFC)環的頻偏檢測器,通過修改數控振蕩器(NCO)的頻率控制字方法來校正本地載波頻率,整個算法結構簡單,運算量小,頻偏校正速度快,具有較好的實用性。其次,對相干解調的初始相位進行糾正時,提出了一種簡單易行的CORDIC方法,同時對FPGA編程當中的一些關鍵問題進行了介紹。最后,設計了自適應調制解調器,根據信噪比和誤碼率來自適應的改變調制方式,以達到最佳的傳輸性能。

    標簽: FPGA 8PSK 調制解調

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • TFTLCD顯示系統的設計

    如今IC設計進入了SOC(System-on-chip)設計時代。SOC是指在單一芯片上集成了微控制器、數字信號處理器、存儲器、I/O接口等,可以實現信號采集、轉換、存儲、處理等功能的芯片。SOC設計是基于IP可重用性的設計過程。現在已有不少公司成功地開發了各種SOC總線規范,以便于IP核的可復用性設計。其中,ARM公司開發的AMBA(Advanced Microcontroller Bus Arehitecture)規范已經成為嵌入式應用的行業標準。嵌入式SOC芯片廣泛應用于消費電子產品中,近年來隨著彩屏手機、PDA等移動終端的普及,液晶電視等平板顯示器件的推廣,液晶顯示器已經逐漸取代CRT成為主流的顯示器件。LCD Driver IC作為液晶顯示器的重要部件,需求量也日益增大。嵌入式液晶顯示系統的設計是當今SOC設計中不可缺少的部分,而基于AMBA總線規范的LCD顯示系統更是具備良好的性能和較大的潛力。 本文提出了一種基于AMBA總線規范的彩色TFT-LCD數字圖像顯示解決方案,硬件設計上包括APB存儲接口模塊、LCD控制模塊,并用VHDL硬件描述語言進行了功能仿真,采用Mentor公司Modelsim5.8完成了系統功能驗證;軟件設計上完成了基于SAMSUNG公司S6D0110 TFT-LCD驅動芯片的測試程序的編寫和系統測試。本設計不需要掌握TFT-LCD內部構造,復雜的內部驅動原理,只需要掌握AMBA總線規范和LCD的MPU并行接口時序,采用本課題設計出的LCD顯示控制模塊簡單實用,便于推廣應用。 本課題基于Xilinx公司的VirtexⅡ FF1152 PROTO開發平臺完成了軟件調試,實現了TFT-LCD圖像顯示。調試結果表明硬件和軟件設計正確且取得了較為滿意的結果。

    標簽: TFTLCD 顯示系統

    上傳時間: 2013-06-02

    上傳用戶:小楓殘月

  • CharFilter_Class實例是對CharFilter實例的完善。在CharFilter實例中

    CharFilter_Class實例是對CharFilter實例的完善。在CharFilter實例中,我們定義了四個全局變量,這不符合WDM驅動程序的要求,它限制了IRP的可重入性,我們應該使用局部變量。 該實例定義了一個READ_COMPLETION_INFO結構,當有DeviceControl 調用時,就分配一個結構對象,參數設置完后,就將該結構對象地址指針放在I.FileObject()->FsContext中。

    標簽: CharFilter CharFilter_Class

    上傳時間: 2014-01-22

    上傳用戶:watch100

  • 科學發現的邏輯》是波珀的代表作

    科學發現的邏輯》是波珀的代表作,也是現代科學哲學頗享盛名的主要代表作之一。本書主要討論知識理論的兩個基本問題:劃界和歸納問題。作者論證科學與非科學的劃界標準不是可證實性而是可證偽性,科學的方法不是歸納法而是演繹檢驗法。書中提出的有關科學的性質和方法以及科學知識增長的獨創性論點,對科學哲學、認識論、邏輯學、方法論以及科學史、自然科學、醫學、設計理論、社會科學均有影響。一些著名科學家都認為他的方法符合科學研究的實際。

    標簽: 發現 邏輯

    上傳時間: 2014-01-09

    上傳用戶:498732662

  • 北京到廣州鐵路路線仿真

    北京到廣州鐵路路線仿真,可用于完好性分析用

    標簽: 仿真

    上傳時間: 2013-12-20

    上傳用戶:xuanjie

  • JHotDraw是一個二維的GUI框架

    JHotDraw是一個二維的GUI框架,主要用于支持用Java開發的圖形編輯器。JHotDraw基于兩大重要的技術:面向對象設計模式(Design Pattern)和應用框架(Application Framework),提高了JHotDraw的可復用性和可擴展性。研究JHotDraw,可以很好的學習設計模式和應用框架的應用

    標簽: JHotDraw GUI 二維

    上傳時間: 2016-04-09

    上傳用戶:陽光少年2016

  • 基于嵌入式操作系統VxWorks的戰車虛擬儀表顯示技術研究.pdf 本文研究在嵌入式實時操作系統VxWorks及其圖形系統WindML上實現戰車虛擬儀表圖形系統的技術難點問題

    基于嵌入式操作系統VxWorks的戰車虛擬儀表顯示技術研究.pdf 本文研究在嵌入式實時操作系統VxWorks及其圖形系統WindML上實現戰車虛擬儀表圖形系統的技術難點問題,并研究如何應用設計模式提高嵌入式計算機軟件代碼可復用性和系統可維護性

    標簽: VxWorks WindML 圖形

    上傳時間: 2014-01-19

    上傳用戶:小寶愛考拉

主站蜘蛛池模板: 株洲市| 通许县| 张家界市| 泽普县| 克什克腾旗| 绩溪县| 云阳县| 喀喇沁旗| 思南县| 湘阴县| 闵行区| 修文县| 奎屯市| 赤峰市| 曲松县| 兴义市| 治多县| 秭归县| 南华县| 航空| 湖州市| 天峨县| 镇原县| 仙居县| 改则县| 沛县| 布尔津县| 育儿| 宜都市| 临潭县| 库尔勒市| 五常市| 崇阳县| 南木林县| 武川县| 灵川县| 宜阳县| 丰顺县| 伊金霍洛旗| 景谷| 江源县|