介紹了基于VHDL的可編程分頻器在波形發(fā)生器中的應(yīng)用的方法,利用這一方法, 可使波形頻率在大范圍內(nèi)變化。
標(biāo)簽: VHDL 可編程分頻器 中的應(yīng)用 波形發(fā)生器
上傳時(shí)間: 2014-01-08
上傳用戶:秦莞爾w
嵌入式零樹小波算法EZW的實(shí)現(xiàn),可用于簡(jiǎn)單的圖象壓縮
標(biāo)簽: EZW 嵌入式 圖象壓縮 零樹小波
上傳時(shí)間: 2014-11-18
上傳用戶:watch100
ad7714是美國(guó)公司生產(chǎn)的24 位串行模數(shù)轉(zhuǎn)換器,電源和數(shù)據(jù)接口在ad7710的基礎(chǔ)上作了較大改進(jìn).可用于低頻小信號(hào)的測(cè)量.
標(biāo)簽: ad 7714 7710 美國(guó)公司
上傳時(shí)間: 2014-11-22
上傳用戶:標(biāo)點(diǎn)符號(hào)
verilog編寫的一個(gè)簡(jiǎn)單的I2C控制器,言簡(jiǎn)意賅,完成對(duì)寄存器的配置.用戶可自行修改配置參數(shù).
標(biāo)簽: verilog I2C 編寫 控制器
上傳時(shí)間: 2013-12-14
上傳用戶:xg262122
本文介紹了兩種分頻系數(shù)為整數(shù)或半整數(shù)的可控分頻器的設(shè)計(jì)方法。其中之一可以實(shí)現(xiàn)50%的奇數(shù)分頻。利用VHDL語(yǔ)言編程,并用QUARTERS||4.0進(jìn)行仿真,用 FPGA 芯片實(shí)現(xiàn)。 關(guān)鍵詞:半整數(shù),可控分頻器,VHDL, FPGA
標(biāo)簽: VHDL 分頻 整數(shù) 系數(shù)
上傳時(shí)間: 2015-11-27
上傳用戶:tyler
設(shè)計(jì)一個(gè)可編程間隔定時(shí)器,完成8253的功能,實(shí)現(xiàn)以下幾點(diǎn)要求: 1、 含有3個(gè)獨(dú)立的16位計(jì)數(shù)器,能夠進(jìn)行3個(gè)16位的獨(dú)立計(jì)數(shù)。 2、 每一種計(jì)數(shù)器具有六種工作模式。 3、 能進(jìn)行二進(jìn)制/十進(jìn)制減法計(jì)數(shù)。 4、 可作定時(shí)器或計(jì)數(shù)器。
標(biāo)簽: 可編程 定時(shí)器
上傳時(shí)間: 2015-11-28
上傳用戶:lwwhust
這是用tlc5620產(chǎn)生正弦波的程序(本人編寫,調(diào)試通過(guò)),附加VB環(huán)境下的正弦波數(shù)據(jù)產(chǎn)生器(下載資料)
標(biāo)簽: 5620 tlc 正弦波 數(shù)據(jù)
上傳時(shí)間: 2015-11-29
上傳用戶:杜瑩12345
介紹單相全橋逆變器的工作原理, 闡述產(chǎn)生SPWM波和實(shí)現(xiàn)PI 控制的算法, 給出以DSP( 數(shù) 字信號(hào)處理器) 實(shí)現(xiàn)控制的軟件流程。實(shí)驗(yàn)表明利用軟件完成逆變器控制是可行的。 關(guān)鍵詞: 正弦逆變器
標(biāo)簽: SPWM DSP 逆變器 控制
上傳用戶:天涯
這是嵌入式usb驅(qū)動(dòng)的源碼,僅供參考,可花費(fèi)了好長(zhǎng)時(shí)間才調(diào)通的
標(biāo)簽: usb 嵌入式 驅(qū)動(dòng) 源碼
上傳時(shí)間: 2013-12-31
上傳用戶:asdkin
讀SPI接口數(shù)據(jù)存儲(chǔ)器的匯編程控.可用于仿真器,電腦顯示讀出版界2個(gè)字節(jié)及起始地址.
標(biāo)簽: SPI 接口 仿真器 字節(jié)
上傳時(shí)間: 2015-12-05
上傳用戶:懶龍1988
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1