可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。
上傳時(shí)間: 2013-06-03
上傳用戶:aa54
可調(diào)恒壓恒流維修電源制作,適合一般初學(xué)者制作使用
標(biāo)簽: 30 恒壓 可調(diào)穩(wěn)壓電源 恒流
上傳時(shí)間: 2013-05-21
上傳用戶:xhz1993
軟件通信體系架構(gòu)(SCA)可以實(shí)現(xiàn)一個(gè)具有開放性、標(biāo)準(zhǔn)化、模塊化的通用軟件無線電平臺(tái),從而使軟件無線電平臺(tái)的成本得到顯著降低,應(yīng)用靈活性得到極大增強(qiáng)。雖然SCA通過CORBA機(jī)制很好地解決了通用處理器設(shè)備波形組件的互連互通和可移植問題,但是這種機(jī)制不能很好地適用于FPGA這種專用處理器。隨著FPGA處理性能的不斷提升,它在SCA系統(tǒng)中的作用越來越突出。因此,如何在SCA系統(tǒng)中很好地集成FPGA波形,如何提高FPGA波形的可移植性就成為當(dāng)前軟件無線電研究領(lǐng)域中一個(gè)非常重要的研究課題。 論文首先通過對(duì)現(xiàn)有的旨在解決FPGA波形可移植性的協(xié)議和規(guī)范進(jìn)行了研究,深入分析了它們的優(yōu)缺點(diǎn)。接下來對(duì)MHAL規(guī)范、CP289協(xié)議、OCP接口規(guī)范中的方法加以融合和優(yōu)化,提出了新的FPGA可移植波形結(jié)構(gòu)。這個(gè)結(jié)構(gòu)既為FPGA波形設(shè)計(jì)了標(biāo)準(zhǔn)的通信接口,又實(shí)現(xiàn)了波形應(yīng)用的分離,同時(shí)還通過OCP接口實(shí)現(xiàn)了波形組件運(yùn)行環(huán)境的標(biāo)準(zhǔn)化,真正實(shí)現(xiàn)了波形的可移植。 其次,論文根據(jù)提出的波形結(jié)構(gòu),結(jié)合CP289協(xié)議中的操作要求,在原本過于簡單的MHAL消息格式的基礎(chǔ)上進(jìn)行了細(xì)化,同時(shí)具體給出了MHAL消息封裝結(jié)構(gòu)和MHAL消息解析結(jié)構(gòu)的處理流程,實(shí)現(xiàn)了FPGA波形在SCA系統(tǒng)中的標(biāo)準(zhǔn)通信。論文通過對(duì)CP289協(xié)議的深入研究,結(jié)合實(shí)際工程應(yīng)用,提出了具體化的容器結(jié)構(gòu),并進(jìn)一步進(jìn)行了容器中組件控制模塊、互連模塊和本地服務(wù)模塊的設(shè)計(jì),實(shí)現(xiàn)了波形應(yīng)用的分離。論文以O(shè)CP規(guī)范為基礎(chǔ),依據(jù)CP289協(xié)議中對(duì)組件接口的約束,設(shè)計(jì)了幾種典型的組件OCP接口,使得波形組件設(shè)計(jì)與系統(tǒng)實(shí)現(xiàn)相分離,并真正實(shí)現(xiàn)了波形運(yùn)行環(huán)境的標(biāo)準(zhǔn)化。 最后,論文根據(jù)所設(shè)計(jì)的波形結(jié)構(gòu)和組件接口設(shè)計(jì)了一個(gè)FPGA驗(yàn)證波形,通過波形的實(shí)現(xiàn),證明FPGA波形組件可以像GPP波形組件一樣可加載、可裝配、可部署、可裝配,驗(yàn)證了論文所設(shè)計(jì)的FPGA波形是與SCA兼容的。另外,通過對(duì)波形組件移植試驗(yàn),驗(yàn)證了所設(shè)計(jì)的波形結(jié)構(gòu)和組件接口能夠?yàn)椴ㄐ谓M件提供很好的可移植性。
上傳時(shí)間: 2013-04-24
上傳用戶:moonkoo7
·基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序
標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計(jì)程序
上傳時(shí)間: 2013-07-28
上傳用戶:yerik
·H.264 RTSP 串流 (live 555) 視窗版本 (THE Makefile had modified for VC 2008 BUILD)
上傳時(shí)間: 2013-04-24
上傳用戶:asddsd
·西門子S7-200可編程控制器系統(tǒng)手冊
標(biāo)簽: 200 西門子 可編程控制器 系統(tǒng)手冊
上傳時(shí)間: 2013-07-18
上傳用戶:cmc_68289287
· 摘要: 本文研究了由線性反饋移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并對(duì)LFSR電路結(jié)構(gòu)作了改進(jìn),利用基于現(xiàn)代DSP技術(shù)的DSP Builder軟件,設(shè)計(jì)了一種周期、相位可調(diào)的m序列發(fā)生器.經(jīng)調(diào)試與仿真,結(jié)果表明該方法硬件結(jié)構(gòu)簡單、開發(fā)周期短,為系統(tǒng)設(shè)計(jì)或測試帶來很大的便利.
上傳時(shí)間: 2013-07-18
上傳用戶:fuzhoulinzexu
在pcb設(shè)計(jì)中,對(duì)于可制造性設(shè)計(jì)需要認(rèn)真對(duì)待,值得大家學(xué)習(xí)
上傳時(shí)間: 2013-06-07
上傳用戶:dialouch
·《變頻器可編程序控制器及觸摸屏綜合應(yīng)用技術(shù)》PDF
上傳時(shí)間: 2013-07-16
上傳用戶:GeekyGeek
·書中包括的索引使你能夠根據(jù)自己的需要,直接閱讀你所關(guān)注的內(nèi)容。主要內(nèi)容包括:設(shè)計(jì)核心,關(guān)注嵌入核心和嵌入存儲(chǔ)器;系統(tǒng)集成和超大規(guī)模集成電路的設(shè)計(jì)問題;AC掃描、正常速度掃描和嵌入式可測試性設(shè)計(jì);內(nèi)建、自測試、含內(nèi)存BIST、邏輯BIST及掃描BIST;虛擬測試套接字和隔離測試 ·重用設(shè)計(jì),包括重用和隔離測試;用VSIA和IEEE P1500標(biāo)準(zhǔn)處理測試問題。 書中穿插的整幅圖解直接來自作者的教學(xué)材
標(biāo)簽: 數(shù)字集成電路 嵌入式 內(nèi)核
上傳時(shí)間: 2013-04-24
上傳用戶:sjb555
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1