一個(gè)用C#來(lái)開發(fā)的C語(yǔ)言詞法分析器,可對(duì)C語(yǔ)言進(jìn)行詞法分析
上傳時(shí)間: 2013-12-03
上傳用戶:gonuiln
C語(yǔ)言小程序,可在C++環(huán)境下正常運(yùn)行,無(wú)需修改
上傳時(shí)間: 2016-10-27
上傳用戶:ynsnjs
1. 下列說(shuō)法正確的是 ( ) A. Java語(yǔ)言不區(qū)分大小寫 B. Java程序以類為基本單位 C. JVM為Java虛擬機(jī)JVM的英文縮寫 D. 運(yùn)行Java程序需要先安裝JDK 2. 下列說(shuō)法中錯(cuò)誤的是 ( ) A. Java語(yǔ)言是編譯執(zhí)行的 B. Java中使用了多進(jìn)程技術(shù) C. Java的單行注視以//開頭 D. Java語(yǔ)言具有很高的安全性 3. 下面不屬于Java語(yǔ)言特點(diǎn)的一項(xiàng)是( ) A. 安全性 B. 分布式 C. 移植性 D. 編譯執(zhí)行 4. 下列語(yǔ)句中,正確的項(xiàng)是 ( ) A . int $e,a,b=10 B. char c,d=’a’ C. float e=0.0d D. double c=0.0f
上傳時(shí)間: 2017-01-04
上傳用戶:netwolf
使用標(biāo)準(zhǔn)C語(yǔ)言編寫,無(wú)平臺(tái)相關(guān)內(nèi)容,可以在所有C編譯器上編譯,使用簡(jiǎn)單的位運(yùn)算進(jìn)行文件加密,雖然算法簡(jiǎn)單,但即便知道算法也不太容易破解,有注釋,可供C語(yǔ)言初學(xué)者學(xué)習(xí)研究!
標(biāo)簽: 標(biāo)準(zhǔn) C語(yǔ)言 編寫
上傳時(shí)間: 2017-02-08
上傳用戶:woshiayin
基于C++的編譯器詞法分析模塊生成器[Lex],可使用Visual C++ 2003編譯,分析詞法定義文件,產(chǎn)生確定自動(dòng)機(jī)[DFA]和對(duì)應(yīng)詞法的分析代碼,使用此代碼可解析C++源碼并生成TOKEN序列
上傳時(shí)間: 2013-12-16
上傳用戶:qiao8960
c語(yǔ)言實(shí)現(xiàn)鼠標(biāo)圖形化,c中對(duì)鼠標(biāo)操作,可用于c的圖形化編程
標(biāo)簽: c語(yǔ)言 鼠標(biāo) 圖形化
上傳時(shí)間: 2013-12-25
上傳用戶:康郎
一個(gè)絕好的C函數(shù)查詢系統(tǒng),本軟件可供C語(yǔ)言編程愛(ài)好者學(xué)習(xí)與參閱,值得珍藏。
標(biāo)簽: 函數(shù) 查詢系統(tǒng)
上傳時(shí)間: 2014-01-22
上傳用戶:lizhen9880
本書是高職高專學(xué)會(huì)說(shuō)呢過(guò)學(xué)習(xí)C語(yǔ)言程序的理想教材,凡具有計(jì)算機(jī)初步知識(shí)的讀者都能讀懂本書,本書也可作為C語(yǔ)言培訓(xùn)教材,課供自學(xué)參考。
標(biāo)簽: C語(yǔ)言
上傳時(shí)間: 2022-05-31
上傳用戶:slq1234567890
進(jìn)入二十一世紀(jì)以來(lái),隨著我國(guó)經(jīng)濟(jì)、社會(huì)、文化各方面快速發(fā)展,人民生活節(jié)奏日益加快,遠(yuǎn)程互動(dòng)交流要求不斷提高。網(wǎng)絡(luò)化生活方式真正進(jìn)入到平常百姓家。為適應(yīng)社會(huì)的持續(xù)高速發(fā)展,必須廣泛開發(fā)應(yīng)用網(wǎng)絡(luò)化、信息化的工作生活產(chǎn)品,滿足社會(huì)市場(chǎng)需求。本課題就是面向當(dāng)前網(wǎng)絡(luò)迅速普及形勢(shì)下的家庭遠(yuǎn)程監(jiān)控市場(chǎng),采用高集成度、微功耗、低成本的設(shè)計(jì)思路,構(gòu)建實(shí)時(shí)性、網(wǎng)絡(luò)化、數(shù)字化嵌入式家用遠(yuǎn)程監(jiān)控系統(tǒng),以適應(yīng)普通家庭遠(yuǎn)程安全維護(hù)需求,提高中低收入群體的生活質(zhì)量和生活安全性。 嵌入式網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)是建立在ARM9和WindowsCE平臺(tái)上的一套完整視頻處理傳輸系統(tǒng)。它主要由S3C2410嵌入式硬件平臺(tái)、WindowsCE5.0嵌入式操作系統(tǒng)、攝像頭驅(qū)動(dòng)采集模塊、網(wǎng)絡(luò)收發(fā)模塊和編解碼模塊五大部分組成。本文首先對(duì)嵌入式網(wǎng)絡(luò)監(jiān)控系統(tǒng)進(jìn)行了總體設(shè)計(jì),根據(jù)成本和市場(chǎng)需求,完成功能元件和軟件平臺(tái)選型。在硬件選擇上使用了市場(chǎng)上得到廣泛認(rèn)可的S3C2410、CS8900A網(wǎng)絡(luò)控制器、SDRAM、NANDFASH存儲(chǔ)器、攝像頭芯片,即滿足功能需求又控制成本,同時(shí)保證相互兼容和工作穩(wěn)定性;軟件平臺(tái)選擇兼顧市場(chǎng)認(rèn)同度和軟件兼容性,同時(shí)考慮到開發(fā)的復(fù)雜程度,選擇了同屬微軟旗下、類似WindowsXP的WindowsCE軟件環(huán)境。這樣主要軟件開發(fā)工作便可以使用WindowsXP下的開發(fā)工具完成。這一選擇符合市場(chǎng)主流用戶對(duì)微軟的認(rèn)同,也節(jié)約了學(xué)習(xí)和建立Linux交叉編譯環(huán)境的精力和時(shí)間。 硬件平臺(tái)搭建后使用ADS1.2進(jìn)行調(diào)試,操作系統(tǒng)使用PlatformBuilder進(jìn)行定制,驅(qū)動(dòng)、采集、編碼及發(fā)送模塊在EVC4.0下開發(fā),接收、解碼和顯示模塊用VC++6.0開發(fā)。為保證軟硬件兼容性,軟件調(diào)試很少使用Emulator虛擬機(jī),而使用JTAG、串口、USB口、交叉線建立硬件連接后進(jìn)行實(shí)機(jī)調(diào)試。針對(duì)本課題主要軟件模塊WindowsXP下開發(fā)、WindowsCE下調(diào)試的情況,由于兩操作系統(tǒng)不能直接兼容,需建立平臺(tái)間同步和交互。實(shí)驗(yàn)中使用了MSASYNC.exe等外圍軟件以及VGA控制器、USB擴(kuò)展等外圍硬件模塊以實(shí)現(xiàn)快速實(shí)驗(yàn),由此也造成實(shí)驗(yàn)設(shè)備和過(guò)程比最終產(chǎn)品復(fù)雜很多的情況。最終產(chǎn)品將把軟硬件環(huán)境剪裁到滿足功能的最小規(guī)模,僅預(yù)留排線接口用于升級(jí),以實(shí)現(xiàn)低成本、微功耗、高集成度的設(shè)計(jì)要求。 系統(tǒng)的軟硬件測(cè)試表明:該系統(tǒng)安裝使用方便,運(yùn)行穩(wěn)定可靠,普通網(wǎng)絡(luò)情況下可提供家用實(shí)時(shí)性,達(dá)到了預(yù)期設(shè)計(jì)目的和要求。為下一步的改進(jìn)和完善建立起基礎(chǔ)平臺(tái),并提供了主要功能。
標(biāo)簽: ARM 網(wǎng)絡(luò)視頻監(jiān)控 系統(tǒng)研究
上傳時(shí)間: 2013-07-08
上傳用戶:夜月十二橋
神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實(shí)際應(yīng)用通常是通過(guò)軟件實(shí)現(xiàn)的,而軟件實(shí)現(xiàn)是串行執(zhí)行指令,運(yùn)行速度慢,可靠性低,很難滿足實(shí)際導(dǎo)彈制導(dǎo)系統(tǒng)實(shí)時(shí)性的要求。控制算法硬件實(shí)現(xiàn)的最大特點(diǎn)就是可提高控制算法的實(shí)時(shí)運(yùn)算速度和可靠性。本課題針對(duì)導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺(tái)研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)。本文首先對(duì)BP神經(jīng)網(wǎng)絡(luò)算法思想進(jìn)行了深入分析,并對(duì)BP網(wǎng)絡(luò)的各個(gè)階段進(jìn)行了理論推導(dǎo),最后對(duì)BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進(jìn)行了研究和總結(jié),為硬件實(shí)現(xiàn)提供了理論基礎(chǔ)。基于對(duì)上述理論的深入研究和分析,本文提出了一種適合FPGA實(shí)現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運(yùn)行方式,可有效提高系統(tǒng)的運(yùn)算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計(jì)方法可有效減少錯(cuò)誤的產(chǎn)生,是設(shè)計(jì)復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計(jì)方法。本文采用了此設(shè)計(jì)方法,通過(guò)把系統(tǒng)模塊化,對(duì)各個(gè)子模塊分別用VHDL硬件描述語(yǔ)言進(jìn)行描述,并基于QUARTUS II軟件開發(fā)平臺(tái)進(jìn)行綜合和仿真,直到達(dá)到研究設(shè)計(jì)要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實(shí)際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實(shí)驗(yàn)結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實(shí)現(xiàn)是有效可行的,可滿足系統(tǒng)實(shí)時(shí)性的要求,為制導(dǎo)系統(tǒng)的實(shí)際工程實(shí)現(xiàn)提供了基礎(chǔ)。
標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制
上傳時(shí)間: 2013-04-24
上傳用戶:冇尾飛鉈
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1