亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可<b>配置</b>

  • 用java實現的動態菜單。可手動配置

    用java實現的動態菜單。可手動配置,十分方便

    標簽: java 動態菜單 手動

    上傳時間: 2016-01-12

    上傳用戶:ls530720646

  • 使用LabVIEW FPGA模塊和可重新配置I_O設備開發測量與控制應用

    使用LabVIEW FPGA模塊和可重新配置I_O設備開發測量與控制應用

    標簽: LabVIEW FPGA I_O 模塊

    上傳時間: 2013-12-09

    上傳用戶:busterman

  • 可自由配置的通用計數器

    可自由配置的通用計數器,我設計的時候一直在用

    標簽: 通用計數器

    上傳時間: 2016-03-17

    上傳用戶:liglechongchong

  • 萬能查詢主要代碼, 可按配置無限選擇查詢條件,自動生成SQL語句.

    萬能查詢主要代碼, 可按配置無限選擇查詢條件,自動生成SQL語句.

    標簽: SQL 查詢 代碼 自動生成

    上傳時間: 2016-10-02

    上傳用戶:ggwz258

  • Mega406是Atmel推出的可完全配置的單芯片智能型電池解決方案。面向便攜式應用產品

    Mega406是Atmel推出的可完全配置的單芯片智能型電池解決方案。面向便攜式應用產品,最高耐壓為25伏的微控制器,集智能型電池所需的各種管理功能于一身。

    標簽: Atmel Mega 406 單芯片

    上傳時間: 2013-12-19

    上傳用戶:asdkin

  • 樣板 B 樹 ( B - tree ) 規則 : (1) 每個節點內元素個數在 [MIN,2*MIN] 之間, 但根節點元素個數為 [1,2*MIN] (2) 節點內元素由小排到大, 元素不

    樣板 B 樹 ( B - tree ) 規則 : (1) 每個節點內元素個數在 [MIN,2*MIN] 之間, 但根節點元素個數為 [1,2*MIN] (2) 節點內元素由小排到大, 元素不重複 (3) 每個節點內的指標個數為元素個數加一 (4) 第 i 個指標所指向的子節點內的所有元素值皆小於父節點的第 i 個元素 (5) B 樹內的所有末端節點深度一樣

    標簽: MIN 元素 tree

    上傳時間: 2017-05-14

    上傳用戶:日光微瀾

  • 歐幾里德算法:輾轉求余  原理: gcd(a,b)=gcd(b,a mod b)  當b為0時,兩數的最大公約數即為a  getchar()會接受前一個scanf的回車符

    歐幾里德算法:輾轉求余  原理: gcd(a,b)=gcd(b,a mod b)  當b為0時,兩數的最大公約數即為a  getchar()會接受前一個scanf的回車符

    標簽: gcd getchar scanf mod

    上傳時間: 2014-01-10

    上傳用戶:2467478207

  • 數據結構課程設計 數據結構B+樹 B+ tree Library

    數據結構課程設計 數據結構B+樹 B+ tree Library

    標簽: Library tree 數據結構

    上傳時間: 2013-12-31

    上傳用戶:semi1981

  • (1) 、用下述兩條具體規則和規則形式實現.設大寫字母表示魔王語言的詞匯 小寫字母表示人的語言詞匯 希臘字母表示可以用大寫字母或小寫字母代換的變量.魔王語言可含人的詞匯. (2) 、B→tAdA A

    (1) 、用下述兩條具體規則和規則形式實現.設大寫字母表示魔王語言的詞匯 小寫字母表示人的語言詞匯 希臘字母表示可以用大寫字母或小寫字母代換的變量.魔王語言可含人的詞匯. (2) 、B→tAdA A→sae (3) 、將魔王語言B(ehnxgz)B解釋成人的語言.每個字母對應下列的語言.

    標簽: 字母 tAdA 語言 詞匯

    上傳時間: 2013-12-30

    上傳用戶:ayfeixiao

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

主站蜘蛛池模板: 枝江市| 宜宾县| 保亭| 周口市| 彰武县| 东丰县| 开远市| 涪陵区| 南皮县| 理塘县| 安达市| 喀什市| 贡觉县| 海兴县| 隆子县| 萨迦县| 乐东| 乌拉特后旗| 绥滨县| 佛山市| 连云港市| 齐河县| 吉木萨尔县| 昭平县| 兰考县| 洞口县| 洛川县| 南部县| 辉县市| 辽阳市| 西吉县| 平潭县| 文昌市| 墨竹工卡县| 辽宁省| 乌海市| 水富县| 山阴县| 扬州市| 鲁山县| 石狮市|