亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

口算寶LCD驅(qū)(qū)動

  • FPGA的串口通信

    fpga與串口的不匹配問題的解決,通過這個實(shí)例做了一個講解。

    標(biāo)簽: FPGA 串口通信

    上傳時間: 2013-05-17

    上傳用戶:qwe1234

  • 51單片機(jī)串口通信

    了解51單片機(jī)的串口通信的原理,以及如何去編程

    標(biāo)簽: 51單片機(jī) 串口通信

    上傳時間: 2013-06-01

    上傳用戶:rishian

  • 基于FPGA的GPS定位信息處理系統(tǒng)設(shè)計

    隨著GPS(Global Positioning System)技術(shù)的不斷發(fā)展和成熟,其全球性、全天候、低成本等特點(diǎn)使得GPS接收機(jī)的用戶數(shù)量大幅度增加,應(yīng)用領(lǐng)域越來越廣。但由于定位過程中各種誤差源的存在,單機(jī)定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術(shù)等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實(shí)現(xiàn)精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節(jié)約成本,而且便于系統(tǒng)融合,是應(yīng)用于GPS定位的系統(tǒng)中更有前景的方法。但由于在系統(tǒng)中實(shí)現(xiàn)定位濾波算法需要時間,傳統(tǒng)CPU往往不能滿足實(shí)時性的要求,而FPGA以其快速并行計算越來越受到青睞。    本文在FPGA平臺上,根據(jù)“先時序后電路”的設(shè)計思想,由同步?jīng)]計方法以及自頂向下和自下而上的混合設(shè)計方法實(shí)現(xiàn)系統(tǒng)的總體設(shè)計。從GPS-OEM板輸出的定位信息的接收到定位結(jié)果的坐標(biāo)變換,最終到kalman濾波遞推計算減小定位誤差,實(shí)現(xiàn)實(shí)時、快速、高精度的GPS定位信息采集處理系統(tǒng),為GPS定位數(shù)據(jù)的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統(tǒng)的開發(fā)奠定了基礎(chǔ)。具體工作如下:    基于FPGA設(shè)計了GPS定位數(shù)據(jù)的正確接收和顯示,以及經(jīng)緯度到平面坐標(biāo)的投影變換。根掘GPS輸出信息標(biāo)準(zhǔn)和格式,通過串口接收模塊實(shí)現(xiàn)串口數(shù)掘的接收和經(jīng)緯度信息提取,并通過LCD實(shí)時顯示。在提取信息的同時將數(shù)據(jù)格式由ASCⅡ碼轉(zhuǎn)變?yōu)槭M(jìn)制整數(shù)型,實(shí)現(xiàn)利用移位和加法運(yùn)算達(dá)到代替乘法運(yùn)算的效果,從而減少資源的利用率。在坐標(biāo)轉(zhuǎn)換過程中,利用查找表的方法查找轉(zhuǎn)化時需要的各個參數(shù)值,并將該參數(shù)先轉(zhuǎn)為雙精度浮點(diǎn)小數(shù),再進(jìn)行坐標(biāo)轉(zhuǎn)換。根據(jù)高斯轉(zhuǎn)化公式的規(guī)律將公式簡化成只涉及加法和乘法運(yùn)算,以此簡化公式運(yùn)算量,達(dá)到節(jié)省資源的目的。    卡爾曼濾波器的實(shí)現(xiàn)。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統(tǒng)狀態(tài)方程、觀測方程和濾波方程,并基于分散濾波的思想進(jìn)行卡爾曼濾波設(shè)計,并通過Matlab進(jìn)行仿真。結(jié)果表明,本文設(shè)計的卡爾曼濾波器收斂性好,定位精度高、估計誤差小。在仿真基礎(chǔ)上,實(shí)現(xiàn)基于FPGA的卡爾曼濾波計算。在滿足實(shí)時性的基礎(chǔ)上,通過IP核、模塊的分時復(fù)用和樹狀結(jié)構(gòu)節(jié)省資源,實(shí)現(xiàn)數(shù)據(jù)卡爾曼濾波,達(dá)到提高數(shù)據(jù)精度的效果。    設(shè)計中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實(shí)現(xiàn),利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達(dá)到100MHZ以上,滿足實(shí)時性信號處理要求,在保證精度的前提下達(dá)到資源最優(yōu)。Modelsim仿真驗(yàn)證了該設(shè)計的正確性。

    標(biāo)簽: FPGA GPS 定位 信息處理

    上傳時間: 2013-04-24

    上傳用戶:二驅(qū)蚊器

  • 在PC上用并行口模擬I2C總線的C源代碼

    在微機(jī)上模擬I2C總線的設(shè)計,用并行口的D0(PIN2)模擬SCL信號,用D1(PIN3)模擬SDA信號。

    標(biāo)簽: I2C 并行口 模擬 總線

    上傳時間: 2013-07-14

    上傳用戶:xuanchangri

  • 采用狀態(tài)機(jī)和消息機(jī)制的串口接收程序

    采用狀態(tài)機(jī)和消息機(jī)制的串口接收程序

    標(biāo)簽: 狀態(tài) 消息機(jī)制 串口接收 程序

    上傳時間: 2013-04-24

    上傳用戶:huangping588

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 用虛擬串口仿真LPC2138(UART0)

    用虛擬串口仿真LPC2138(UART0),ARM仿真教程,適合初學(xué)者,沒有上操作系統(tǒng),裸奔程序,里面有源代碼與proteus仿真模型^_^

    標(biāo)簽: UART0 2138 LPC 虛擬串口

    上傳時間: 2013-05-27

    上傳用戶:pinksun9

  • 基于并行口的微步進(jìn)電機(jī)控制系統(tǒng)

    ·摘 要:本文介紹基于計算機(jī)并行端口的微型步進(jìn)電機(jī)控制系統(tǒng)。針對雙極型兩相步進(jìn)電機(jī),設(shè)計了由集成音頻功率放大器TDA1521組成的步進(jìn)電機(jī)平衡橋式功率驅(qū)動電路;由計算機(jī)并行端口的數(shù)據(jù)端口組成步進(jìn)電機(jī)的脈沖分配器,由軟件實(shí)現(xiàn)步進(jìn)電機(jī)的脈沖分配、電機(jī)的速度控制和斷電相位記憶功能,通過對數(shù)據(jù)端口的擴(kuò)展實(shí)現(xiàn)對6個步進(jìn)電機(jī)的控制。 

    標(biāo)簽: 并行口 步進(jìn)電機(jī) 控制系統(tǒng)

    上傳時間: 2013-07-15

    上傳用戶:lepoke

  • w24cxx并口i2c讀寫軟件使用說明

    24CXX讀寫軟件應(yīng)用電路及并口讀寫器制作

    標(biāo)簽: w24 cxx i2c 24

    上傳時間: 2013-06-26

    上傳用戶:ggwz258

  • TS201 LINK口通信的關(guān)鍵設(shè)計與實(shí)現(xiàn)

    ·摘要:  針對DSP芯片TS201的LINK口互連在高速數(shù)據(jù)通信中存在數(shù)據(jù)錯誤、突發(fā)數(shù)據(jù)塊傳輸不穩(wěn)定等缺點(diǎn),在分析其通信協(xié)議的基礎(chǔ)上,并結(jié)合實(shí)際應(yīng)用,提出了設(shè)計LINK口通信的關(guān)鍵要求,給出設(shè)計的要點(diǎn),設(shè)計與實(shí)現(xiàn)了TS201的LINK 121互連以及FPGA(Xilinx公司的XC4VFX60)與TS201 LINK口互連,得到了實(shí)際測試結(jié)果;結(jié)果表明,所設(shè)計的LINK口互連具備的優(yōu)點(diǎn)有

    標(biāo)簽: LINK nbsp 201 TS

    上傳時間: 2013-06-08

    上傳用戶:417313137

主站蜘蛛池模板: 年辖:市辖区| 衡东县| 郑州市| 绥阳县| 东源县| 奉节县| 绥江县| 桦南县| 庄河市| 崇左市| 喀什市| 河北省| 抚顺县| 武城县| 济源市| 大名县| 吉木乃县| 天气| 淳化县| 东平县| 临漳县| 龙陵县| 湖州市| 平顺县| 广元市| 宣化县| 顺昌县| 襄汾县| 芜湖市| 开远市| 班玛县| 永修县| 太湖县| 韶山市| 大英县| 隆回县| 当涂县| 寻甸| 得荣县| 嘉善县| 曲周县|