亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

及阿薩德發(fā)生阿薩德發(fā)生短發(fā)斯蒂芬阿薩德發(fā)生的

  • 案發(fā)生大幅的的

    打發(fā)斯蒂芬諷德誦功富商大 歸家異途于如何更好地

    標簽: 發(fā)生

    上傳時間: 2016-12-26

    上傳用戶:1119358473

  • 沉積環(huán)境季節(jié)就看了看112233

    大法師打發(fā)阿斯蒂芬昂是梵蒂岡手動閥感受到法國山東分公司445566

    標簽: 就換個xixi

    上傳時間: 2019-03-19

    上傳用戶:asdf123

  • 范德薩士大夫撒打發(fā)斯蒂芬斯蒂芬

    山東法師打發(fā)士大夫撒大聲的法師打發(fā)斯蒂芬斯蒂芬斯蒂芬是的發(fā)生發(fā)的是打發(fā)打發(fā)斯蒂芬斯蒂芬

    標簽: 范德薩發(fā)打發(fā)士大夫撒地方是

    上傳時間: 2015-11-30

    上傳用戶:dishui-01

  • stc下載

    stc下載軟件我曹無得發(fā)沙發(fā)斯蒂芬斯蒂芬宿舍第三方水電費是范德薩

    標簽: stc 下載

    上傳時間: 2017-11-21

    上傳用戶:yhn612

  • 阿斯大大啊

    阿薩德撒打算打算打撒啊阿大使撒阿發(fā)送發(fā)送撒阿斯發(fā)撒旦阿斯阿斯撒發(fā)生

    標簽:

    上傳時間: 2016-08-10

    上傳用戶:2814413580

  • VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(83)

    VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(83)資源包含以下內(nèi)容:1. TI MSP430 I2C模塊實現(xiàn) 日歷時鐘系統(tǒng)設計方案的源碼 全部代碼.2. 基于TI MSP430 的SmartMedia卡的本地存儲系統(tǒng)源碼.3. Altera CycloneIII_Starter_Kit 開發(fā)板原理圖.4. 嵌入式程序.5. 飛利普ARM2132電路原理圖及PCB圖,protel99格式。.6. 在Quartus下使用D觸發(fā)器來加入延遲.7. USB轉并口 含有PCB和原理圖 速度已經(jīng)有所改善.8. Jennic ZigBee中文開發(fā)指南.9. cs8900網(wǎng)卡在嵌入式系統(tǒng)中的驅動,網(wǎng)上很少有此網(wǎng)卡驅動的源代碼,并且cs8900的datasheet寫的非常亂,這個網(wǎng)卡驅動是我用了快2個星期弄出來的,分享給大家,希望大家少走彎路..10. 本人購買的嵌入式系統(tǒng)開發(fā)板里面帶的光盤資料,非常有用的實時操作系統(tǒng),源代碼開發(fā)..11. 嵌入式系統(tǒng)開發(fā).在S3C44B0X處理器下的一個相當于pc電腦的BIOS,主要實現(xiàn)系統(tǒng)啟動以及初始化功能.非常底層的代碼..12. 杭州立宇泰的s3c2410開發(fā)板的USB啟動代碼,里有usb驅動.可降低usb開發(fā)的難度..13. 串口阿啊啊 啊啊幾個拉開覺得福阿德司法阿斯頓金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太網(wǎng)測試程序.開發(fā)環(huán)境:ads. 連好網(wǎng)線,在windows下.16. 液晶FM12864-1驅動程序.17. Maxim實時時鐘芯片DS1302驅動程序.18. ADI芯片AD7705驅動程序.19. GM8125芯片的驅動程序.20. 新型網(wǎng)絡芯片enc28j60驅動程序.21. 北京合眾達電子技術有限責任公司用于DSP圖像處理程序設計文獻.22. 基于fpga和sopc的用VHDL語言編寫的EDA含異步清0和同步時鐘使能的加法計數(shù)器.23. 基于fpga和sopc的用VHDL語言編寫的EDA7段數(shù)碼顯示譯碼器.24. 基于fpga和sopc的用VHDL語言編寫的EDA8段數(shù)碼顯示譯碼器.25. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)控分頻器.26. 基于fpga和sopc的用VHDL語言編寫的EDA正弦信號發(fā)生器.27. 基于fpga和sopc的用VHDL語言編寫的EDA8位16進制頻率計.28. 基于fpga和sopc的用VHDL語言編寫的EDA序列檢測器.29. 基于fpga和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路.30. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)據(jù)采集電路和簡易存儲示波器.31. 基于fpga和sopc的用VHDL語言編寫的EDA比較器和D/A器件實現(xiàn).32. 基于fpga和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路.34. 基于fpga和sopc的用VHDL語言編寫的EDA乒乓球游戲電路.35. 基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設計.36. 基于fpga和sopc的用VHDL語言編寫的EDA采樣高速A/D的存儲示波器.37. 基于fpga和sopc的用VHDL語言編寫的EDA信號采集與頻譜分析電路.38. 基于fpga和sopc的用VHDL語言編寫的EDA的DDS信號發(fā)生器.39. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)字移相信號發(fā)生器.40. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標鍵盤控制模塊.

    標簽:

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 基于USB2.0的FPGA配置接口及實驗開發(fā)評估板設計與實現(xiàn).rar

    信號與信息處理是信息科學中近幾年來發(fā)展最為迅速的學科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿?;贔PGA的設計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發(fā)板的設計與實現(xiàn)。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現(xiàn)有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發(fā)設計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • WCDMA數(shù)字直放站數(shù)字上下變頻及降低峰均比的研究與FPGA實現(xiàn).rar

    隨著3G網(wǎng)絡建設的展開,移動用戶數(shù)量逐漸增加,用戶和運營商對網(wǎng)絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網(wǎng)絡投資中占有很大比例,并且基站選址是建網(wǎng)的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優(yōu)點在我國移動網(wǎng)絡上有著大量的應用。目前,直放站已成為提高運營商網(wǎng)絡質量、解決網(wǎng)絡盲區(qū)或弱區(qū)問題、增強網(wǎng)絡覆蓋的主要手段之一。但由于傳統(tǒng)的模擬直放站受周邊環(huán)境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統(tǒng)一的協(xié)議規(guī)范,無法滿足系統(tǒng)廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數(shù)字化來解決這些問題。 本文正是以設計新型數(shù)字化直放站為目標,以實現(xiàn)數(shù)字中頻系統(tǒng)為研究重心,圍繞數(shù)字中頻的相關技術而展開研究。 文章介紹了數(shù)字直放站的研究背景和國內(nèi)外的研究現(xiàn)狀,闡述了數(shù)字直放站系統(tǒng)的設計思想及總體實現(xiàn)框圖,并對數(shù)字直放站數(shù)字中頻部分進行了詳細的模塊劃分。針對其中的數(shù)字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數(shù)倍內(nèi)插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現(xiàn)方案,最終利用FPGA實現(xiàn)了數(shù)字變頻模塊的設計。 在數(shù)字直放站系統(tǒng)中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現(xiàn)復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現(xiàn)方式,并指出其中間級窄帶濾波器采用內(nèi)插級聯(lián)的方式實現(xiàn),最后整個算法在FPGA上實現(xiàn)。 在軟件無線電思想的指導下,本文利用系統(tǒng)級的設計方法完成了WCDMA數(shù)字直放站中頻系統(tǒng)設計。遵照3GPP等相關標準,完成了系統(tǒng)的仿真測試和實物測試。最后得出結論:該系統(tǒng)實現(xiàn)了WCDMA數(shù)字直放站數(shù)字中頻的基本功能,并可保證在現(xiàn)有硬件不變的基礎上實現(xiàn)不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA FPGA 數(shù)字

    上傳時間: 2013-07-07

    上傳用戶:林魚2016

  • 基于H.264編解碼的算法優(yōu)化研究及FPGA的硬件實現(xiàn).rar

    H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項新的視頻壓縮技術標準,在較低帶寬上提供高質量的圖像傳輸是H.264/AVC的應用亮點。在同樣的視覺質量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復雜度的增加,據(jù)估計其編碼的計算復雜度大約為H.263的3倍,因此很難應用于實時視頻處理領域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復雜度和提高運行效率。比如在運動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預測編碼的研究卻較少。因此研究預測模式的快速算法具有理論意義和應用價值。 本文在詳細研究H.264標準視頻壓縮編碼特點基礎上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術的原理及特點,提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當前塊的邊緣信息,累加當前塊中屬于同一方向像素點的邊緣矢量構造不同模式下的邊緣方向直方圖,以便確定最可能的預測模式。該算法有效降低了編碼器的運算復雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|量。 另外在幀間預測模式選擇算法方面進行了改進研究:按順序對不同類型進行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結合小塊模式搜索中途停止準則來確定最優(yōu)模式。仿真表明:改進算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運算復雜度。 最后介紹FPGA的特點及設計流程,并實現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實現(xiàn)的H.264編碼視頻處理模塊設計具備了成本低,周期短,設計方法靈活等優(yōu)點,具有廣闊的市場應用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實現(xiàn)實時編碼。

    標簽: FPGA 264 編解碼

    上傳時間: 2013-07-18

    上傳用戶:zukfu

  • 用FPGA實現(xiàn)8051內(nèi)核及外設I2C接口

    8051處理器自誕生起近30年來,一直都是嵌入式應用的主流處理器,不同規(guī)模的805l處理器涵蓋了從低成本到高性能、從低密度到高密度的產(chǎn)品。該處理器極具靈活性,可讓開發(fā)者自行定義部分指令,量身訂制所需的功能模塊和外設接口,而且有標準版和經(jīng)濟版等多種版本可供選擇,可讓設計人員各取所需,實現(xiàn)更高性價比的結構。如此多的優(yōu)越性使得8051處理器牢固地占據(jù)著龐大的應用市場,因此研究和發(fā)展8051及與其兼容的接口具有極大的應用前景。在眾多8051的外設接口中,I2C總線接口扮演著重要的角色。通用的12C接口器件,如帶12C總線的RAM,ROM,AD/DA,LCD驅動器等,越來越多地應用于計算機及自動控制系統(tǒng)中。因此,本論文的根本目的就是針對如何在8051內(nèi)核上擴展I2C外設接口進行較深入的研究。 本課題項目采用可編程技術來開發(fā)805l核以及12C接口。由于8051內(nèi)核指令集相容,我們能借助在現(xiàn)有架構方面的經(jīng)驗,發(fā)揮現(xiàn)有的大量代碼和工具的優(yōu)勢,較快地完成設計。在8051核模塊里,我們主要實現(xiàn)中央處理器、程序存儲器、數(shù)據(jù)存儲器、定時/計數(shù)器、并行接口、串行接口和中斷系統(tǒng)等七大單元及數(shù)據(jù)總線、地址總線和控制總線等三大總線,這些都是標準8051核所具有的模塊。在其之上我們再嵌入12C的串行通信模塊,采用自下而上的方法,逐次實現(xiàn)一位的收發(fā)、一個字節(jié)的收發(fā)、一個命令的收發(fā),直至實現(xiàn)I2C的整個通信協(xié)議。 8051核及I2C總線的研究通過可編程邏輯器件和一塊外圍I2C從設備TMPl01來驗證。本課題的最終目的是可編程邏輯器件實現(xiàn)的8051核成功并高效地控制擴展的12C接口與從設備TMPl01通信。 用EP2C35F672C6芯片開發(fā)的12C接口,數(shù)據(jù)的傳輸速率由該芯片嵌入8051微處理的時鐘頻率決定。經(jīng)測試其傳輸速率可達普通速率和快速速率。 目前集成了該12C接口的8051核已經(jīng)在工作中投入使用,主要用于POS設備的用戶數(shù)據(jù)加密及對設備溫度的實時控制。雖然該設備尚未大批量投產(chǎn),但它已成功通過PCI(PaymentCardIndustry)協(xié)會認證。

    標簽: FPGA 8051 I2C 內(nèi)核

    上傳時間: 2013-06-18

    上傳用戶:731140412

主站蜘蛛池模板: 乐清市| 水城县| 镇巴县| 枞阳县| 嘉祥县| 漳州市| 澄迈县| 桐梓县| 永善县| 庆阳市| 阜平县| 遵化市| 石柱| 思茅市| 镇原县| 乌恰县| 扶沟县| 旌德县| 青阳县| 新营市| 西乌珠穆沁旗| 仁布县| 大荔县| 安新县| 万载县| 鹰潭市| 沧源| 中牟县| 财经| 榆树市| 枣强县| 拜城县| 普陀区| 定南县| 柯坪县| 建瓯市| 新源县| 洛扎县| 湘潭县| 习水县| 西乌|