軟件UART示例 兩個完整的例子,一個用PCA為波特率發(fā)生器的C語言程序和一個用定時器0為波特率發(fā)生器的匯編語言程序. 適用于下列器件 C8051F000C8051F001C8051F002C8051F005C8051F006C8051F010C8051F011C8051F012C8051F015C8051F016C8051F017C8051F220C8051F221C8051F226C051F230C8051F231C8051F236
標(biāo)簽: C8051F000C8051F001C8051F002C8 UART PCA 波特率
上傳時間: 2014-01-19
上傳用戶:love_stanford
I2C總線基本操作函數(shù),及幾個對I2C總線接口器件24C04操作的函數(shù)。
標(biāo)簽: I2C 24C04 函數(shù) 總線
上傳時間: 2015-11-24
上傳用戶:tedo811
TLC549是一種采用8位逐次逼近式工作的A/D轉(zhuǎn)換器。內(nèi)部包含系統(tǒng)時鐘、采樣和保持、8位A/D轉(zhuǎn)換器、數(shù)據(jù)寄存器以及控制邏輯電路。TLC549每25uS重復(fù)一次“輸入—轉(zhuǎn)換—輸出”。器件有兩個控制輸入:I/O CLOCK和片選(CS)。 內(nèi)部系統(tǒng)時鐘和I/O CLOCK可獨立使用。應(yīng)用電路的設(shè)計只需利用I/O時鐘啟動轉(zhuǎn)換或讀出轉(zhuǎn)換結(jié)果。當(dāng)CS為高電平時,DATA OUT處于高阻態(tài)且I/O時鐘被禁止。
標(biāo)簽: TLC 549 8位 轉(zhuǎn)換器
上傳時間: 2014-01-17
上傳用戶:qiaoyue
LTC1446是一種采用12位逐次逼近式工作的A/D轉(zhuǎn)換器。內(nèi)部包含系統(tǒng)時鐘、采樣和保持、12位A/D轉(zhuǎn)換器、數(shù)據(jù)寄存器以及控制邏輯電路。LTC1446每25uS重復(fù)一次“輸入——轉(zhuǎn)換——輸出”。器件有兩個控制輸入:DIN CLK和片選(CS)。 內(nèi)部系統(tǒng)時鐘和DIN CLK可獨立使用。應(yīng)用電路的設(shè)計只需利用時鐘啟動轉(zhuǎn)換或讀出轉(zhuǎn)換結(jié)果。當(dāng)CS為高電平時, Dout處于高阻態(tài)且DIN時鐘被禁止。
標(biāo)簽: 1446 LTC 轉(zhuǎn)換器 25
上傳時間: 2014-01-23
上傳用戶:450976175
通用雷達(dá)仿真系統(tǒng)是一個多功能的綜合性仿 真系統(tǒng),采用先進(jìn)的交互式雷達(dá)仿真技術(shù),實現(xiàn)雷 達(dá)系統(tǒng)的全數(shù)字仿真和半實物仿真。它可以廣泛 應(yīng)用于測控技術(shù)人員培訓(xùn)、設(shè)備性能測試分析和 實驗技術(shù)研究等方面,為雷達(dá)綜合實驗?zāi)芰Φ奶? 高提供了一個有效的技術(shù)手段和設(shè)備。 些算法都是工程實踐檢驗過的,完全符合IEEE 標(biāo)準(zhǔn)。用戶(仿真系統(tǒng))可以將MATLAB作為一 個功能強大的和可編程的數(shù)學(xué)函數(shù)庫,調(diào)用 MATLAB中大量的數(shù)學(xué)計算函數(shù),完成復(fù)雜的 計算任務(wù)。例如對一個矩陣進(jìn)行轉(zhuǎn)置或計算快速 傅里葉變換,用C語言或FORTRAN語言編程是
標(biāo)簽: 雷達(dá) 仿真系統(tǒng) 交互式
上傳時間: 2014-12-06
上傳用戶:Ants
本程序演示了半滿方式的AD卡數(shù)據(jù)采集系統(tǒng)的實現(xiàn)方式和具體應(yīng)用
標(biāo)簽: 方式 程序 卡數(shù)據(jù) 采集系統(tǒng)
上傳時間: 2014-01-06
上傳用戶:myworkpost
2402c的使用書冊 詳細(xì)介紹了2402c器件
上傳時間: 2014-11-27
上傳用戶:dave520l
at24c16等i2c器件的技術(shù)資料 ,詳細(xì)介紹了at24c16的器件信息
上傳時間: 2015-11-27
上傳用戶:cuibaigao
DDS中幾種關(guān)鍵的ROM壓縮方法。介紹DDS器件編程設(shè)計中對ROM操作的方法。
上傳時間: 2014-08-19
上傳用戶:athjac
本文介紹了兩種分頻系數(shù)為整數(shù)或半整數(shù)的可控分頻器的設(shè)計方法。其中之一可以實現(xiàn)50%的奇數(shù)分頻。利用VHDL語言編程,并用QUARTERS||4.0進(jìn)行仿真,用 FPGA 芯片實現(xiàn)。 關(guān)鍵詞:半整數(shù),可控分頻器,VHDL, FPGA
標(biāo)簽: VHDL 分頻 整數(shù) 系數(shù)
上傳時間: 2015-11-27
上傳用戶:tyler
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1