·從應(yīng)用角度介紹了具有11 個輸入端的12 位A/ D 轉(zhuǎn)換器TLC2543 的結(jié)構(gòu)與編程要點,探討了TLC2543 與51 系列單片機的接口方法,用軟件合成SPI 操作,給出了接口電路與A/ D 采集程序設(shè)計實例,并對實際應(yīng)用時應(yīng)注意的問題進行了探討。
標(biāo)簽: 2543 TLC 轉(zhuǎn)換器 51系列
上傳時間: 2013-04-24
上傳用戶:juyuantwo
主要介紹了D類音頻運放設(shè)計,對于設(shè)計要主要的因數(shù) ,一些特別注意的地方
標(biāo)簽: D類功放
上傳時間: 2013-05-28
上傳用戶:yoleeson
· 摘要: 提出并設(shè)計了一種新型音頻功率放大器.該系統(tǒng)通過高速采樣,多采樣率的插值運算,半帶低通濾波以及∑-△調(diào)制,將音頻PCM信號轉(zhuǎn)換成二進制序列,經(jīng)過高速開關(guān)管還原出具有原始功率譜的功率信號.該功率放大器具有D類數(shù)字功放高效率特點的同時,能夠保證高保真的還原性,并且具有進一步提升信噪比的空間.
標(biāo)簽: DSP 數(shù)字音頻 功率放大器
上傳用戶:assss
使用VHDL語言編寫的A/D轉(zhuǎn)換程序,可在FPGA平臺使用
標(biāo)簽: VHDL 語言 編寫 程序
上傳時間: 2013-08-06
上傳用戶:杏簾在望
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機的結(jié)合實現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴展。該設(shè)計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點
標(biāo)簽: CPLD 如何利用 單片機 并行
上傳時間: 2013-08-14
上傳用戶:xa_lgy
:針對現(xiàn)場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設(shè)計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計方法,選用Xilinx的Spartan2E芯片設(shè)計一個多通道圖像信號處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時間: 2013-08-17
上傳用戶:xiaoyunyun
基于CPLD-FPGA的半整數(shù)分頻器的設(shè)計,用于設(shè)計EDA
標(biāo)簽: CPLD-FPGA 整數(shù) 分頻器
上傳時間: 2013-09-03
上傳用戶:pioneer_lvbo
半整數(shù)分頻器電路的VHDL源程序,供大家學(xué)習(xí)和討論。\r\n
標(biāo)簽: VHDL 源程序 整數(shù) 分頻器
上傳時間: 2013-09-04
上傳用戶:fdfadfs
15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
標(biāo)簽: Allegro 15.2 SPB
上傳時間: 2013-10-08
上傳用戶:王慶才
D類數(shù)字輸入放大器的簡化系統(tǒng)設(shè)計
標(biāo)簽: 數(shù)字輸入放大器 系統(tǒng)設(shè)計
上傳時間: 2013-11-04
上傳用戶:immanuel2006
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1