針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入
標簽: Mbps FPGA 100 10
上傳時間: 2013-12-11
上傳用戶:anng
一種基于高速邏輯器件(觸發器,計數器和門電路等)控制的,可與各種單片機系統友好連接的高速A/D轉換采集系統。
標簽: 高速邏輯 器件 觸發器
上傳時間: 2013-12-24
上傳用戶:tyler
本地機使用ATDT命令撥號,遠程機設為自動響應方式,即可進入聯機方式, 進行終 端通信.在聯機方式下,按PageUp鍵上載文件,按PageDn鍵下載文件,Ctrl-O呼出主菜單, 退出聯機方式使用Ctrl-D鍵.退出終端仿真器主程序使用TC編寫.終端方式為VT100.
標簽: PageUp PageDn Ctrl-O 方式
上傳時間: 2013-12-23
上傳用戶:csgcd001
7G的物理考研資料,你想要嗎?我這里是個BT種子,你去慢慢下吧。我是下了半個月。
標簽: 物理
上傳時間: 2016-10-20
上傳用戶:xymbian
A/D轉換子程序,根據單片機的讀寫時序以及其豐富的I/O接口,利用匯編編程,實現模-數轉換功能。
標簽: 轉換 程序
上傳時間: 2014-01-20
上傳用戶:familiarsmile
1. 本程序使用一個定時器和任意 2 個 I/O 口模擬一個串行口。 2. 1位起始位,8位數據位,1位停止位。發數據位時先發低位。 3. 支持半雙工通訊。收、發波特率相同。 4. 應把定時器中斷優先級設置為最高級。 5. 本程序每接收一個字節后就把它放到一個隊列緩沖區中(也可使用環行緩沖區), 待緩沖區滿后,將緩沖區中的內容原樣發回。這是為了測試多字節連續收發的 能力和簡化程序。實際應用中應防止緩沖區溢出。 6. 由接收轉換到發送時要先調用 soft_send_enable (); 由發送轉換到接收時要先調用 soft_receive_enable ()。 7. 發送最后一個字節后如果要立刻轉為接收,必須等待最后一個字節后發送完畢 while ( rs_f_TI == 0) // 等待最后一個字節發送完畢
標簽: 程序 定時器 串行口 模擬
上傳時間: 2016-10-22
上傳用戶:tonyshao
MCS51系列、MCS96系列等單片機由于都不帶SPI串行總線接口而限制了其在SPI總線接口器件的使用。文中介紹了SPI串行總線的特征和時序,并以串行E2PROM為例,給出了在51系列單片機上利用I/O口線實現SPI串行總線接口的方法和軟件設計程序
標簽: SPI MCS 51 96
上傳時間: 2013-12-20
上傳用戶:腳趾頭
在 Java EE 的藍圖中,JSP Servlet是屬於Web層技術,JSP與Servlet是一體的兩面,您可以使用單獨一項技術來解決動態網頁呈現的需求,但最好的方式是取兩者的長處,JSP是網頁設計人員導向的,而Servlet是程式設計人員導向的,釐清它們之間的職責可以讓兩個不同專長的團隊彼此合作,並降低相互間的牽制作用。
標簽: Java EE
上傳時間: 2016-11-15
上傳用戶:sxdtlqqjl
TLC548和TLC549是以8位開關電容逐次逼近A/D轉換器為基礎而構造的CMOS A/D轉換器。它們設 計成能通過3態數據輸出和模擬輸入與微處理器或外圍設備串行接口。TLC548和TLC549僅用輸入/輸出時 鐘(I/O CLOCK) 和芯片選擇(CS) 輸入作數據控制。TLC548的最高I/O CLOCK輸入頻率為2.048MHz, 而TLC549的I/O CLOCK輸入頻率最高可達1.1MHz。 有關與大多數通用微處理器接口的詳細資料已由工廠 準備好,可供使用。
標簽: TLC 548 549 CMOS
上傳時間: 2013-11-28
上傳用戶:aig85
Arduino 數位I/O的標準測試程式,利用讀取輸入的數位訊來控制輸出的數位訊號,文中有詳細的描述與介紹說明。
標簽: Arduino 程式
上傳時間: 2017-05-23
上傳用戶:6546544
蟲蟲下載站版權所有 京ICP備2021023401號-1