亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

動(dòng)態(tài)可重<b>配置</b>

  • 基于ARM嵌入式系統的智能渦流探傷儀的研制

    無線數據傳輸是指終端和監控中心通過無線網絡的方式進行數據通信。本文以ARM處理器S3C2440A為核心搭建硬件平臺,選用Linux作為嵌入式操作系統,實現了基于CDMA網絡的無線數據傳輸系統。 系統以ARM920T微處理器芯片S3C2440A和CDMA模塊Q2438F為實現核心。論文首先研究了基于S3C2440A微處理器的嵌入式系統硬件平臺的架構,詳細分析了ARM最小系統中各個功能組成模塊;然后建立了嵌入式系統開發的arm-linux-gcc交叉編譯環境,重點研究了Bootloader和Linux內核的配置與編譯,并且在硬件平臺上移植了Linux操作系統。在ARM嵌入式Linux開發平臺上,研究了基于Video4Linux的USB攝像頭采集圖像的解決方案,即在Linux內核中加載Video4Linux模塊,通過V4L模塊提供的編程接口,操作USB攝像頭設備文件/dev/video0,并且采用內存映射方式截取視頻,完成了圖像采集的軟件設計。此外,論文還研究了在Linux環境下PPP協議撥號上網的實現方法,即通過AT指令初始化CDMA模塊,使之附在CDMA網絡上,通過編寫腳本程序的方法建立PPP連接,獲得網絡運營商ISP動態分配給數據傳輸終端的IP地址,從而實現了無線模塊撥號上網功能。在無線終端通過PPP撥號上網后,采用了客戶端/服務器端模式,運行套接字(Socket)應用程序,將設備采集到的圖像數據通過CDMA網絡后再經過Internet傳送到監控中心,實現了傳輸終端和監控中心之間的數據的發送與接收。 論文研究和實現的基于ARM嵌入式Linux和CDMA網絡的無線數據傳輸系統滿足設計要求,達到了預期目標。終端內嵌TCP/IP協議,可以通過CDMA網絡連接到互聯網,數據傳輸實時性強,為用戶提供透明的數據傳輸通道。相比于傳統的傳輸系統,它具有高可靠性、組網方便、可遠程控制等特點,因此在電力自動化、環保、交通監控等領域有著廣泛的應用,特別適用于移動環境、難于布線的場所和邊遠地區。

    標簽: ARM 嵌入式系統 儀的研制 渦流

    上傳時間: 2013-06-11

    上傳用戶:gaojiao1999

  • 基于ARM的語音采集與網絡傳輸系統的設計

    利用ARM處理器開發處理音頻信號的設備很多,如移動電話、MD(MiniDisc),DVD播放器、MP3音頻譯碼器等;同樣,基于ARM處理器的網絡設備也很多,如網絡調制解調器、網絡電腦、因特網設備等。但利用ARM處理器把語音處理和網絡通信功能結合起來無疑是一種新的嘗試,它的設計成功會給網絡留言技術的開發提供一種新的思路。 本文通過一個ARM9芯片S3C2410作為處理器的嵌入式語音采集系統,詳細闡述了嵌入式系統的設計與開發過程,其中包括: 交叉編譯環境的搭建:交叉編譯環境是嵌入式開發工具的集合,搭建該環境就是在系統中編譯安裝開發工具鏈。 操作系統內核的移植:這是嵌入式開發的主要單元之一,移植內核主要是對內核進行重新配置,使它符合特定系統的需要,然后重新編譯生成可執行的內核鏡像文件。 文件系統的移植:文件系統是操作系統對數據進行管理的有效和必要的助手。移植文件系統包括制作文件系統鏡像、在Flash上為文件系統分配存儲空間以及文件系統與嵌入式操作系統的有效配合。 驅動程序的設計:驅動是操作系統與硬件溝通的橋梁,驅動設計就是編寫具體硬件的讀寫控制函數并向操作系統提供統一的接口。 本文更著重于介紹實際開發中使用的技術以及遇到的問題和解決方法。在第4章中結合語音芯片UDA1341TS闡述了語音數據的采集與處理;結合網卡控制芯片CS8900A闡述了網絡通信和網卡的驅動,以及網絡開發中遇到的問題和解決方法。

    標簽: ARM 語音采集 網絡傳輸

    上傳時間: 2013-07-11

    上傳用戶:luopoguixiong

  • 基于ARM和DSP的鐵路信號測試儀設計(DSP部分)

    UM71系列(包括ZPW-2000A)無絕緣軌道電路已成為我國鐵路的主流制式,軌道電路的正常工作對行車安全意義重大。軌道信號失真或者受到噪聲污染有可能導致鐵路信號設備錯誤動作進而發生行車事故。通過對鐵路信號做出監測以及判斷,可以幫助信號設備維護人員對故障設備進行及時修復從而避免事故發生。 本文設計了一種基于ARM/DSP雙核結構的鐵路信號測試儀,用以幫助設備維護人員及時檢修故障設備。其中,DSP芯片選用TI公司的32位浮點處理器TMS320VC33作為信號分析與處理的核心,實現信號的解調、頻譜分析和細化處理等功能。本測試儀作為一種實時的信號檢測設備,充分利用了浮點DSP芯片高效靈活以及系統可裁減的特性,因而更適合于現場環境的應用。本測試儀主要針對目前使用較為廣泛的UM71、ZPW-2000A系統以及站內25Hz相敏軌道電路,實現對移頻信號的數字解調、區間載波頻率檢測、信號幅度檢測、站內軌道信號的相位角及其幅度檢測等功能。 本文著重分析了頻譜細化技術中的ZFFT算法在實時信號分析中的應用,采用ZFFT算法可以在保證運算效率的同時提高頻譜的分辨率。在此基礎上,本文就這種算法提出了若干改進措施并且通過MATLAB對該算法及其改進措施進行了軟件仿真。同時本文完成了基于這種算法的DSP軟件設計:為了提高系統實時性,DSP算法均采用匯編語言實現。理論分析和實驗表明調制頻率的分辨率可以達到0.03Hz,滿足實際應用要求。此外,本文設計了測試儀的硬件結構,主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個接口電路的通信規程。

    標簽: DSP ARM 鐵路信號 試儀設計

    上傳時間: 2013-06-29

    上傳用戶:qazwsxedc

  • 基于ARMlinux的通用控制平臺的設計與開發

    嵌入式系統是以應用為中心,以計算機技術為基礎,軟件硬件均可裁剪,能滿足應用系統對功能、可靠性、成本、體積、功耗有嚴格要求的專用計算機系統。隨著信息技術、計算機技術、網絡技術的發展,嵌入式技術得到了廣闊的發展空間。其中ARM微處理器憑借體積小、功耗低、成本低而性能高等優點,己被成功應用于移動通信、手持設備、多媒體數字消費等諸多嵌入式領域。ARM也逐步成為了嵌入式的代名詞。另外,嵌入式操作系統經過多年的發展目前也已十分豐富,特別是自由免費軟件Linux的出現。Linux憑借源碼開放、內核可裁減、功能豐富、運行穩定等優勢,被移植到了多種不同結構的CPU和硬件平臺上,且得到了大量優秀開發工具軟件的支持。 本論文的目的是建立一個以ARM為基礎的嵌入式linux系統控制平臺.本文詳細介紹了整個系統平臺的研究開發和設計實現過程。論文首先介紹ARM和嵌入式Linux操作系統的特點和當前的發展概況。再闡述了以AT91RM19200為核心的開發平臺的硬件組成,詳細研究了硬件平臺設計過程,平臺的外圍配置包括存儲模塊、串口模塊、 CAN總線模塊、以太網模塊、USB模塊及JTAG調試模塊、實時模塊等多種功能模塊,包括各個功能模塊的芯片選擇和原理圖,還對硬件電路設計的注意事項進行了探討。再以此硬件平臺為基礎,詳細的論述了嵌入式Linux系統開發流程以及移植到具體硬件平臺需要完成的工作,如U-BOOT的移植、Linux內核的編譯與裁減、文件系統的制作、驅動程序的編寫等。最后對系統性能進行了測試,通過測試表明平臺達到設計要求,性能穩定。

    標簽: ARMlinux 通用控制

    上傳時間: 2013-04-24

    上傳用戶:hooooor

  • 基于ARM處理器的小型衛星通信網終端軟件研究

    采用多功能終端構成一種小型衛星通信網,要求各個終端能夠像計算機一樣支持多種各樣的外部設備,并能實現組網功能。采用能支持嵌入式Linux操作系統的ARM處理器可很好地滿足這種需求。本文重點研究這種智能終端中基于ARM處理器的嵌入式軟件及其實現,主要內容有: (1)在分析嵌入式系統、ARM處理器、Linux操作系統特點的基礎上,論證了這種基于ARM處理器和Linux操作系統實現組網多功能終端方案的可行性和優越性。 (2)介紹了嵌入式系統的組成、開發流程和步驟,搭建了嵌入式系統開發和調試平臺,包括軟件開發工具、硬件調試工具,軟件組件等。 (3)分析了該衛星通信網終端的需求,并詳細闡述了本系統的硬件配置,包括ARM處理器、存儲器和輸入/輸出接口。 (4)論證了本系統軟件部分設計的目標,提出了一種軟件結構方案,包括Bootloader、LinuX內核、文件系統、圖形用戶界面、網絡應用程序這幾個方面的選型和開發目標。 (5)完成ARM嵌入式軟件平臺的設計與實現,包括U-Boot的修改和移植、Linux系統內核的移植和剪裁、嵌入式Linux文件系統的制作、圖形用戶界面的安裝和編程基礎,以及Linux系統中驅動程序的設計。關鍵詞:衛星通信網,地面終端,嵌入式系統,ARM,Linux

    標簽: ARM 處理器 衛星通信網 軟件

    上傳時間: 2013-04-24

    上傳用戶:liu_yuankang

  • FPGA技術在TETRA終端中的應用

    FPGA.技術在許多領域均有廣泛的應用,特別是在無線通信領域里,越來越多的工程師在進行數字集成電路的設計時選擇FPGA。而采用VHDL進行設計輸入的設計方法有著不依賴器件,移植容易,能加快設計的特點。因而,VHDL。和FPGA器件結合,能大大提高設計的靈活性與效率,縮短了產品開發的周期,加快產品上市時間。 本課題來源于海信TETRA終端項目的一部分,設計并實現了TETRA終端基帶電路與射頻電路的接口模塊設計,內容包括邏輯端口、SPI總線、VCO、旋鈕模塊以及時鐘/同步脈沖接口模塊的設計,實現了主處理器對外設的控制接口擴展。本文首先詳細介紹了FPGA技術及其發展現狀和趨勢以及本課題所選用的現場可編程器件,同時較詳細的介紹了VHDL語言及特點以及開發所用到的ISE軟件。詳細論述了FPGA各接口模塊的設計、時序仿真波形的截取、FPGA的配置、各功能模塊的集成以及總體測試結果和結論。

    標簽: TETRA FPGA 中的應用

    上傳時間: 2013-07-04

    上傳用戶:xoxoliguozhi

  • 基于ARM嵌入式Linux的網絡化監控采集系統的設計與實現

    目前,嵌入式系統在工業控制和智能家電等眾多領域得到了廣泛的應用。但同時大量的嵌入式應用也對嵌入式設備的性能和功能提出了更高的要求。隨著國內嵌入式應用領域的發展,ARM芯片以其高性能、低功耗、低成本的優勢獲得了廣泛的重視和應用。嵌入式Linux是在標準Linux基礎上,經過適當地簡化(裁剪),然后加入一些特定的功能,形成的一個精巧的、高效的、滿足特定應用需求地專用(定制)操作系統,它具有用戶可裁剪、可配置的特點。在各種嵌入式操作系統中,嵌入式Linux憑借其內核結構優良、功能強大、高性能、穩定性好以及源代碼開放等方面的優勢,成為了嵌入式系統領域應用中的技術熱點。本論文設計了以嵌入式微處理器和嵌入式操作系統為核心的系統,并在這個平臺上實現了應用軟件,構建了一個嵌入式的數據采集和發布系統,可以對設備數據進行串口采集,并利用因特網進行發布和控制操作。 為了實現這些功能,本文選用了Cirrus Logic公司的EP9302(ARM920T)作為系統的核心,以源代碼開放的經過裁剪配置的嵌入式Linux為軟件平臺,設計了應用軟件的設備數據采集、數據分析、數據交換網關模塊,實現了網頁服務器GoAhead移植,并完成了GoAhead服務器支持的自己的ASP頁面以及后臺函數的編寫,并在此基礎上研究了系統為保證可靠性而采取的一些措施。在整個系統的設計過程中充分發揮了嵌入式Linux的可移植性好、源代碼公開、開發成本低的優點,解決了軟件移植和設計編寫、提高系統可靠性等的一系列關鍵性問題。 本嵌入式系統采集平臺的用途是實時采集被監控設備的當前運行狀況信息,使用戶能夠遠程通過網頁瀏覽器及時掌握被監控設備的運行狀況,在必要時刻根據需要能夠對設備進行相關控制操作和設置相關運行參數,以便能夠控制被監控設備的運行方式。本論文設計的嵌入式數據采集、發布系統可以在類似遠程數據控制的系統中得到廣泛應用。

    標簽: Linux ARM 嵌入式 網絡

    上傳時間: 2013-05-27

    上傳用戶:kgylah

  • 64位MIPS微處理器的模塊設計和FPGA驗證

      作為嵌入式系統核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個SOC的性能?! ∨c國際先進技術相比,我國在這一領域的研究和開發工作還相當落后,這直接影響到我國信息產業的發展。本著趕超國外先進技術,填補我國在該領域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進行了自己的努力和嘗試。經過幾年的探索,已經有多種自主知識產權的處理器芯片完成了設計驗證并逐漸進入市場化階段。我國已結束無“芯”的歷史,并向設計出更高性能處理器的目標邁進。  艾科創新微電子公司的VEGA處理器,是公司憑借自己的技術力量和科研水平設計出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構架,采用五級流水線的設計,并且使用了高性能處理器所廣泛采用的虛擬內存管理技術。設計過程中采用自上而下的方法,根據其功能將其劃分為取指、譯碼、算術邏輯運算、內存管理、流水線控制和cache控制等幾個功能塊,使得我們在設計中能夠按照其功能和時序要求進行?! ”疚牡氖紫冉榻B了MIPS微處理器的特點,通過對MIPS指令集和其五級流水線結構的介紹使得對VEGA的設計有了一個直觀的認識。在此基礎上提出了VEGA的結構劃分以及主要模塊的功能。作為采用虛擬內存管理技術的處理器,文章的主要部分介紹了VEGA的虛擬內存管理技術,將VEGA的內存管理單元(MMU)尤其是內部兩個翻譯后援緩沖(TLB)的設計作為重點給出了流水線處理器設計的方法。結束總體設計并完成仿真后,并不能代表設計的正確性,它還需要我們在實際的硬件平臺上進行驗證。作為論文的又一重點內容,介紹了我們在VEGA驗證過程中使用到的FPGA的主要配置單元,FPGA的設計流程。VEGA的FPGA平臺是一完整的計算機系統,我們利用在線調試軟件XilinxChipscope對其進行了在線調試,修正其錯誤?! 〗涍^模塊設計到最后的FPGA驗證,VEGA完成了其邏輯設計,經過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達到120MHz的工作頻率,可在其平臺上運行Windows-CE和Linux嵌入式操作系統,達到了預計的設計要求?! ?/p>

    標簽: MIPS FPGA 微處理器 模塊設計

    上傳時間: 2013-07-07

    上傳用戶:標點符號

  • PSLIB21

    pb開發soket所需要的一個關鍵動態庫,我找了很久的,現在份享一下-pb socket dll

    標簽: PSLIB 21

    上傳時間: 2013-04-24

    上傳用戶:refent

  • FPGA軟硬件性能基準測試的研究

    現場可編程門陣列FPGA具有性能好、規模大、可重復編程、開發投資小等優點,在現代電子產品中應用得越來越廣泛。隨著微電子技術的高速發展,成本的不斷下降,FPGA正逐漸成為各種電子產品不可或缺的重要部件。 FPGA軟件復雜的設置和不同的算法、FPGA硬件多樣的結構和豐富的功能、各個廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產品設計成為FPGA用戶棘手的問題,而且使構造一個精確合理的FPGA軟硬件性能的測試方法變得十分復雜。 基準測試是用一個基準設計集按照統一的測試規范評估和量化目標系統的軟件或硬件性能,是目前計算機領域應用最廣泛、最主要的性能測試技術。 通過分析影響FPGA軟硬件性能基準測試的諸多因素,比如基準設計的挑選、基準設計的優化,FPGA軟件的設置和約等,本文基于設計和硬件分類、優化策略分類的基準測試規范,提出了一組詳盡的度量指標。 基準測試的規范如下,首先根據測試目的配置測試環境、挑選基準設計和硬件分類,針對不同的FPGA軟硬件優化基準設計,然后按照速度優先最少優化、速度優先最大優化、資源和功耗優先最少優化、資源和功耗優先最大優化四種優化策略分別編譯基準設計,并收集延時、成本、功耗和編譯時間這四種性能數據,最后使用速度優先最少優化下的性能集、速度優先最少優化性能集、資源和功耗優先最少優化下的性能集、資源和功耗優先最大優化下的性能集、速度優先最少和最大優化之間性能集的差、速度優先最少優化下性能集的比較等十個度量指標量化性能,生成測試報告。 最后,本基準測試規范被應用于評估和比較Altera和Xilinx兩廠商軟硬件在低成本領域帶處理器應用方面的性能。

    標簽: FPGA 軟硬件 性能 基準測試

    上傳時間: 2013-04-24

    上傳用戶:zhangyi99104144

主站蜘蛛池模板: 白朗县| 嘉鱼县| 惠东县| 峨眉山市| 乌拉特前旗| 葫芦岛市| 卢龙县| 韩城市| 兴宁市| 张掖市| 个旧市| 和硕县| 贵阳市| 博罗县| 那坡县| 东兴市| 历史| 东宁县| 通州市| 长岭县| 舒兰市| 独山县| 阜新| 邛崃市| 永嘉县| 绥江县| 大名县| 蒙城县| 镇康县| 建阳市| 长阳| 吉安县| 固阳县| 密山市| 红安县| 武强县| 天峨县| 荆州市| 陆河县| 锡林郭勒盟| 柏乡县|