通過對(duì)嵌入式操作系統(tǒng)的安全性和ARINC653框架標(biāo)準(zhǔn)的研究,設(shè)計(jì)了一套構(gòu)建方案,實(shí)現(xiàn)了可擴(kuò)展的配置工具,引入了可預(yù)測(cè)性的安全檢驗(yàn)機(jī)制,從而有效地通過ARINC653框架標(biāo)準(zhǔn)的安全性和可配置性設(shè)計(jì),實(shí)現(xiàn)安全的嵌入式操作系統(tǒng)。
標(biāo)簽: 嵌入式操作系統(tǒng)
上傳時(shí)間: 2013-10-19
上傳用戶:wivai
ACE自適配通信環(huán)境(ADAPTIVE Communication Environment)是可以自由使用、開放源碼的面向?qū)ο螅∣O)框架(Framework),在其中實(shí)現(xiàn)了許多用于并發(fā)通信軟件的核心模式。ACE提供了一組豐富的可復(fù)用C++ Wrapper Facade(包裝外觀)和框架組件,可跨越多種平臺(tái)完成通用的通信軟件任務(wù),其中包括:事件多路分離和事件處理器分派、信號(hào)處理、服務(wù)初始化、進(jìn)程間通信、共享內(nèi)存管理、消息路由、分布式服務(wù)動(dòng)態(tài)(重)配置、并發(fā)執(zhí)行和同步,
標(biāo)簽: Communication Environment Framework ADAPTIVE
上傳時(shí)間: 2014-01-22
上傳用戶:youlongjian0
一:需求分析 1. 問題描述 魔王總是使用自己的一種非常精練而抽象的語言講話,沒人能聽懂,但他的語言是可逐步解釋成人能聽懂的語言,因?yàn)樗恼Z言是由以下兩種形式的規(guī)則由人的語言逐步抽象上去的: ----------------------------------------------------------- (1) a---> (B1)(B2)....(Bm) (2)[(op1)(p2)...(pn)]---->[o(pn)][o(p(n-1))].....[o(p1)o] ----------------------------------------------------------- 在這兩種形式中,從左到右均表示解釋.試寫一個(gè)魔王語言的解釋系統(tǒng),把 他的話解釋成人能聽得懂的話. 2. 基本要求: 用下述兩條具體規(guī)則和上述規(guī)則形式(2)實(shí)現(xiàn).設(shè)大寫字母表示魔王語言的詞匯 小寫字母表示人的語言的詞匯 希臘字母表示可以用大寫字母或小寫字母代換的變量.魔王語言可含人的詞匯. (1) B --> tAdA (2) A --> sae 3. 測(cè)試數(shù)據(jù): B(ehnxgz)B 解釋成 tsaedsaeezegexenehetsaedsae若將小寫字母與漢字建立下表所示的對(duì)應(yīng)關(guān)系,則魔王說的話是:"天上一只鵝地上一只鵝鵝追鵝趕鵝下鵝蛋鵝恨鵝天上一只鵝地上一只鵝". | t | d | s | a | e | z | g | x | n | h | | 天 | 地 | 上 | 一只| 鵝 | 追 | 趕 | 下 | 蛋 | 恨 |
上傳時(shí)間: 2014-12-02
上傳用戶:jkhjkh1982
FPGA的作用與簡(jiǎn)介.pdf1. 什么是 FPGA ? 一個(gè) FPGA 是一種包含有一個(gè)可重配置的門陣列邏輯電路矩陣的設(shè)備。通過配置, FPGA 的內(nèi)部電路以一定方式相連接,從而創(chuàng)建了軟件應(yīng)用的一個(gè)硬件實(shí)現(xiàn)。與處 理器不同,F(xiàn)PGA 使用專用硬件進(jìn)行邏輯處理,而不具有操作系統(tǒng)。FPGA 在本質(zhì) 上是完全并行的,故不同的處理操作不必競(jìng)爭(zhēng)相同的資源。因此,增加額外的處理 時(shí),應(yīng)用某一部分的性能不會(huì)受影響。而且,多個(gè)控制循環(huán)可以以不同的速率在單 個(gè) FPGA 設(shè)備上運(yùn)行。基于 FPGA 的控制系統(tǒng)可以加強(qiáng)關(guān)鍵互鎖邏輯,也可以通 過設(shè)計(jì)防止操作人員強(qiáng)奪 I/O。然而,不同于擁有固定硬件資源的硬連接的印制電 路板(PCB)設(shè)計(jì),基于 FPGA 的系統(tǒng)可以完全重新連接其內(nèi)部電路,以支持控制 系統(tǒng)在現(xiàn)場(chǎng)部署后可以重新配置。FPGA 設(shè)備提供了專用硬件電路所特有的性能與 可靠性。 單個(gè) FPGA 可以通過在單個(gè)集成電路(IC)芯片上集成數(shù)百萬個(gè)邏輯門以代替數(shù) 以千計(jì)的分立元件。一個(gè) FPGA 芯片的內(nèi)部資源包括一個(gè)被 I/O 組塊環(huán)圍的可配置 邏輯組塊(CLB)矩陣。在 FPGA 矩陣內(nèi),信號(hào)通過可編程的互連開關(guān)和連線傳遞。 CompactRIO 入門教程 2 CompactRIO 入 門 教 程 圖 2.FPGA 芯片的內(nèi)部構(gòu)造
標(biāo)簽: fpga
上傳時(shí)間: 2022-02-18
上傳用戶:
經(jīng)典FGPA學(xué)習(xí)書籍 Xilinx FPGA設(shè)計(jì)權(quán)威指南 Vivado集成設(shè)計(jì)環(huán)境全書共分8章,內(nèi)容包括: Vivado設(shè)計(jì)導(dǎo)論、Vivado工程模式和非工程模式設(shè)計(jì)流程、Vivado調(diào)試流程、基于IP的嵌入式系統(tǒng)設(shè)計(jì)流程、Vivado HLS設(shè)計(jì)流程、System Generator設(shè)計(jì)流程、Vivado部分可重配置設(shè)計(jì)流程和Vivado高級(jí)設(shè)計(jì)技術(shù)。本書參考了Xilinx公司提供的Vivado最新設(shè)計(jì)資料,理論與應(yīng)用并重,將Xilinx公司最新的設(shè)計(jì)方法貫穿在具體的設(shè)計(jì)實(shí)現(xiàn)中。本書可作為使用Xilinx Vivado集成開發(fā)環(huán)境進(jìn)行FPGA設(shè)計(jì)的工程技術(shù)人員的參考用書,也可作為電子信息類專業(yè)高年級(jí)本科生和研究生的教學(xué)用書,同時(shí)也可作為Xilinx公司的培訓(xùn)教材。 本書全面系統(tǒng)地介紹了Xilinx新一代集成開發(fā)環(huán)境Vivado的設(shè)計(jì)方法、設(shè)計(jì)流程和具體實(shí)現(xiàn)。
上傳時(shí)間: 2022-06-10
上傳用戶:
AR0231AT7C00XUEA0-DRBR(RGB濾光)安森美半導(dǎo)體推出采用突破性減少LED閃爍 (LFM)技術(shù)的新的230萬像素CMOS圖像傳感器樣品AR0231AT,為汽車先進(jìn)駕駛輔助系統(tǒng)(ADAS)應(yīng)用確立了一個(gè)新基準(zhǔn)。新器件能捕獲1080p高動(dòng)態(tài)范圍(HDR)視頻,還具備支持汽車安全完整性等級(jí)B(ASIL B)的特性。LFM技術(shù)(專利申請(qǐng)中)消除交通信號(hào)燈和汽車LED照明的高頻LED閃爍,令交通信號(hào)閱讀算法能于所有光照條件下工作。AR0231AT具有1/2.7英寸(6.82 mm)光學(xué)格式和1928(水平) x 1208(垂直)有源像素陣列。它采用最新的3.0微米背照式(BSI)像素及安森美半導(dǎo)體的DR-Pix?技術(shù),提供雙轉(zhuǎn)換增益以在所有光照條件下提升性能。它以線性、HDR或LFM模式捕獲圖像,并提供模式間的幀到幀情境切換。 AR0231AT提供達(dá)4重曝光的HDR,以出色的噪聲性能捕獲超過120dB的動(dòng)態(tài)范圍。AR0231AT能同步支持多個(gè)攝相機(jī),以易于在汽車應(yīng)用中實(shí)現(xiàn)多個(gè)傳感器節(jié)點(diǎn),和通過一個(gè)簡(jiǎn)單的雙線串行接口實(shí)現(xiàn)用戶可編程性。它還有多個(gè)數(shù)據(jù)接口,包括MIPI(移動(dòng)產(chǎn)業(yè)處理器接口)、并行和HiSPi(高速串行像素接口)。其它關(guān)鍵特性還包括可選自動(dòng)化或用戶控制的黑電平控制,支持?jǐn)U頻時(shí)鐘輸入和提供多色濾波陣列選擇。封裝和現(xiàn)狀:AR0231AT采用11 mm x 10 mm iBGA-121封裝,現(xiàn)提供工程樣品。工作溫度范圍為-40℃至105℃(環(huán)境溫度),將完全通過AEC-Q100認(rèn)證。
標(biāo)簽: 圖像傳感器
上傳時(shí)間: 2022-06-27
上傳用戶:XuVshu
特性? CPU:– 全靜態(tài)8位1T 8051內(nèi)核CMOS微控制器.– 指令集全兼容MCS-51.– 4級(jí)優(yōu)先級(jí)中斷配置.– 雙數(shù)據(jù)指針(DPTRs)? 工作條件:– 寬電壓工作范圍2.4V至5.5V.– 寬工作頻率最高至16MHz.– 工業(yè)級(jí)工作溫度 -40℃ 至 +105℃.? 存儲(chǔ)器:– 最高至18K字節(jié)APROM用戶程序代碼區(qū).– 可配置4K/3K/2K/1K/0K字節(jié)LDROM引導(dǎo)代碼區(qū),用戶可靈活配置用途.– 所有FLASH區(qū)域分隔為128字節(jié)一頁.– 內(nèi)建IAP編程功能.– 代碼加密功能.– 256字節(jié)片內(nèi)直接存取RAM.– 額外768字節(jié)片內(nèi)間接存取RAM(XRAM)通過MOVX指令讀寫.? 時(shí)鐘源:– 16 MHz高速內(nèi)部振蕩器,電源5.0V條件下±1%精度等級(jí)。全工作條件范圍±2%精度等級(jí).– 10 kHz低速內(nèi)部振蕩器.– 支持外部時(shí)鐘輸入.– 支持系統(tǒng)時(shí)鐘即時(shí)軟件切換(On-the-fly)功能.– 支持軟件配置時(shí)鐘除頻最高至1/512.? 功能:– 多達(dá)17個(gè)標(biāo)準(zhǔn)通用管腳,另外還有1個(gè)只能做輸入的管腳。 所有輸出管腳可通過軟件配置兩種輸出斜率(slew rate)N76E003 初版規(guī)格書2016年11月7日 第 8 頁 總258頁 版本. V0.04– 標(biāo)準(zhǔn)外部中斷腳 ???????及???????– 兩組16位定時(shí)器/計(jì)數(shù)器0和1,與標(biāo)準(zhǔn)8051兼容– 一組16位定時(shí)器2帶有3路輸入捕獲功能, 9個(gè)輸入管腳可供選擇– 一組16位自動(dòng)重裝載功能定時(shí)器3,可用于配置串行口UART的波特率– 一組16位PWM計(jì)數(shù)中斷– 一組看門狗(WDT),由內(nèi)部10kHz獨(dú)立時(shí)鐘作為時(shí)鐘源– 一組自喚醒功能定時(shí)器(WKT),用于低功耗模式下自主喚醒– 兩組全雙工串口,帶有幀錯(cuò)誤檢測(cè)及自動(dòng)地址辨識(shí)功能。 UART0的TXD及RXD腳可通過軟件更換管腳位置– 一組SPI總線, 當(dāng)系統(tǒng)時(shí)鐘是16MHz時(shí), 主機(jī)模式及從機(jī)模式最高傳輸速率皆可達(dá)到8Mbps– 一組I2C總線,主機(jī)模式及從機(jī)模式最高傳輸速率皆可達(dá)到400kbps– 三對(duì), 6通道脈寬調(diào)制器(PWM), 10個(gè)輸出管腳可以選擇, 16位分辨率,帶有不同的工作模式和故障剎車(Fault Brake)功能– 最多可配置8通道管腳中斷功能, 所有的I/O端口都支持此功能, 可通過軟件配置邊沿或電平觸發(fā)
上傳時(shí)間: 2022-08-09
上傳用戶:bluedrops
隨著經(jīng)濟(jì)的發(fā)展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟(jì)損失。與此同時(shí),相應(yīng)的安全防盜系統(tǒng)也應(yīng)運(yùn)而生。目前市場(chǎng)上,低端的方案是利用單片機(jī)和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價(jià)格便宜,實(shí)現(xiàn)起來也相對(duì)簡(jiǎn)單,但是功能不夠完善,不能實(shí)現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強(qiáng)大,但是價(jià)格昂貴,并且對(duì)于新的接口標(biāo)準(zhǔn)存在兼容性問題,而且也不易升級(jí)。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強(qiáng),在性能和價(jià)格中找到一個(gè)很好的平衡。其易于維護(hù)和升級(jí),以滿足市場(chǎng)上不斷推陳出的新的接口標(biāo)準(zhǔn)。 整個(gè)系統(tǒng)將是對(duì)視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個(gè)章節(jié),第一章簡(jiǎn)要介紹了視頻信號(hào)處理的原理和結(jié)構(gòu),對(duì)一些專業(yè)術(shù)語進(jìn)行介紹,并展示了通用的視頻處理過程。第二章針對(duì)監(jiān)控系統(tǒng)的案例,對(duì)視頻信號(hào)處理模塊的解決方案進(jìn)行論述,將實(shí)際的視頻信號(hào)處理劃分為轉(zhuǎn)換、計(jì)算和傳送三個(gè)子模塊,并且分別進(jìn)行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計(jì)算兩大模塊,對(duì)相應(yīng)的接口配置和模塊主要代碼實(shí)現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對(duì)相應(yīng)的重要模塊和關(guān)鍵步驟作實(shí)際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標(biāo)準(zhǔn)和最新的千兆以太網(wǎng)傳送標(biāo)準(zhǔn),對(duì)可行性應(yīng)用進(jìn)行了比較。
標(biāo)簽: FPGA 安全監(jiān)控
上傳時(shí)間: 2013-07-17
上傳用戶:xymbian
近年來,隨著計(jì)算機(jī)、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個(gè)領(lǐng)域,已經(jīng)成為計(jì)算機(jī)領(lǐng)域的一個(gè)重要組成部分,成為新興的研究熱點(diǎn),嵌入式軟件也在整個(gè)軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個(gè)好的調(diào)試工具對(duì)軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進(jìn)作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點(diǎn)。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進(jìn)行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對(duì)落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強(qiáng)大的嵌入式調(diào)試系統(tǒng)具有重要的實(shí)際意義。 當(dāng)前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標(biāo)就是設(shè)計(jì)并實(shí)現(xiàn)一個(gè)應(yīng)用于ARM平臺(tái)的JTAG調(diào)試系統(tǒng)。GDB是一個(gè)源碼開放的功能強(qiáng)大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標(biāo)板交換信息的能力相當(dāng)強(qiáng),勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強(qiáng)大的調(diào)試功能,同時(shí)可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對(duì)邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠(yuǎn)程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實(shí)現(xiàn)了GDB調(diào)試器對(duì)嵌入式JTAG調(diào)試的支持。此外設(shè)計(jì)中還把可重夠計(jì)算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計(jì)中,使調(diào)試器硬件資源可復(fù)用、易于升級(jí),并大大提高了數(shù)據(jù)的傳輸速度。從而實(shí)現(xiàn)了一個(gè)低成本的、高效的、支持源代碼級(jí)調(diào)試的JTAG調(diào)試系統(tǒng)。
標(biāo)簽: 嵌入式 調(diào)試系統(tǒng)
上傳時(shí)間: 2013-08-04
上傳用戶:huangld
隨著經(jīng)濟(jì)的發(fā)展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟(jì)損失。與此同時(shí),相應(yīng)的安全防盜系統(tǒng)也應(yīng)運(yùn)而生。目前市場(chǎng)上,低端的方案是利用單片機(jī)和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價(jià)格便宜,實(shí)現(xiàn)起來也相對(duì)簡(jiǎn)單,但是功能不夠完善,不能實(shí)現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強(qiáng)大,但是價(jià)格昂貴,并且對(duì)于新的接口標(biāo)準(zhǔn)存在兼容性問題,而且也不易升級(jí)。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強(qiáng),在性能和價(jià)格中找到一個(gè)很好的平衡。其易于維護(hù)和升級(jí),以滿足市場(chǎng)上不斷推陳出的新的接口標(biāo)準(zhǔn)。 整個(gè)系統(tǒng)將是對(duì)視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個(gè)章節(jié),第一章簡(jiǎn)要介紹了視頻信號(hào)處理的原理和結(jié)構(gòu),對(duì)一些專業(yè)術(shù)語進(jìn)行介紹,并展示了通用的視頻處理過程。第二章針對(duì)監(jiān)控系統(tǒng)的案例,對(duì)視頻信號(hào)處理模塊的解決方案進(jìn)行論述,將實(shí)際的視頻信號(hào)處理劃分為轉(zhuǎn)換、計(jì)算和傳送三個(gè)子模塊,并且分別進(jìn)行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計(jì)算兩大模塊,對(duì)相應(yīng)的接口配置和模塊主要代碼實(shí)現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對(duì)相應(yīng)的重要模塊和關(guān)鍵步驟作實(shí)際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標(biāo)準(zhǔn)和最新的千兆以太網(wǎng)傳送標(biāo)準(zhǔn),對(duì)可行性應(yīng)用進(jìn)行了比較。
標(biāo)簽: FPGA 安全監(jiān)控 數(shù)字
上傳時(shí)間: 2013-04-24
上傳用戶:hebmuljb
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1