LVDS(低壓差分信號)標(biāo)準(zhǔn)ANSI/TIA /E IA26442A22001廣泛應(yīng)用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點及其PCB (印制電路板)設(shè)計,糾正了某些錯誤認(rèn)識。應(yīng)用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計算方法,給出了計算單線阻抗和差分阻抗的公式,通過實際計算說明了差分阻抗與單線阻抗的區(qū)別,并給出了PCB布線時的幾點建議。關(guān)鍵詞: LVDS, 阻抗分析, 阻抗計算, PCB設(shè)計 LVDS (低壓差分信號)是高速、低電壓、低功率、低噪聲通用I/O接口標(biāo)準(zhǔn),其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號輸出邊緣變化很快,其信號通路表現(xiàn)為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進(jìn)行PCB (印制電路板)設(shè)計時,超高速PCB設(shè)計和差分信號理論就顯得特別重要。
上傳時間: 2013-10-31
上傳用戶:adada
基于GAL器件的步進(jìn)電機(jī)控制器的研究與設(shè)計 采用GAL控制脈沖分配的邏輯設(shè)計 若采用集成電路芯片來實現(xiàn)三相六拍步進(jìn)電機(jī)的 控制,所用器件較多! 電路一般比較復(fù)雜# 為了滿足電機(jī) 轉(zhuǎn)速的二分頻! 在同一時鐘頻率控制下! 必須利用一個 3 型觸發(fā)器! 通過; 參與組合邏輯來實現(xiàn)# 其邏輯電路 如圖D 所示# ;H 為控制信號!
標(biāo)簽: GAL 器件 步進(jìn)電機(jī) 控制器
上傳時間: 2013-11-10
上傳用戶:非洲之星
進(jìn)行了D泵測試系統(tǒng)的機(jī)械結(jié)構(gòu)設(shè)計和計算機(jī)測試系統(tǒng)設(shè)計,構(gòu)建了測試系統(tǒng)軟、硬件體系結(jié)構(gòu),闡述了D泵性能參數(shù)(如流量、揚程、效率、軸功率等)的測試原理和測量方法,并使用數(shù)據(jù)采集卡對相關(guān)的參數(shù)、數(shù)據(jù)進(jìn)行了采集與處理,得到了相關(guān)性能參數(shù)的測試值,繪制出了D泵的性能曲線,并進(jìn)行了誤差分析。
標(biāo)簽: 性能測試
上傳時間: 2013-11-01
上傳用戶:徐孺
MCS51系列、MCS96系列等單片機(jī)由于都不帶SPI串行總線接口而限制了其在SPI總線接口器件的使用。文中介紹了SPI串行總線的特征和時序,并以串行E2PROM為例,給出了在51系列單片機(jī)上利用I/O口線實現(xiàn)SPI串行總線接口的方法和軟件設(shè)計程序(匯編語言)。
上傳時間: 2015-05-24
上傳用戶:bakdesec
附有本人超級詳細(xì)解釋(看不懂的面壁十天?。? 一、 實際問題: 希爾排序(Shell Sort)是插入排序的一種。因D.L.Shell于1959年提出而得名。它又稱“縮小增量分類法”,在時間效率上比插入、比較、冒泡等排序算法有了較大改進(jìn)。能對無序序列按一定規(guī)律進(jìn)行排序。 二、數(shù)學(xué)模型: 先取一個小于n的整數(shù)d1作為第一個增量,把文件的全部記錄分成d1個組。所有距離為dl的倍數(shù)的記錄放在同一個組中。先在各組內(nèi)進(jìn)行直接插人排序;然后,取第二個增量d2<d1重復(fù)上述的分組和排序,直至所取的增量dt=1(dt<dt-l<…<d2<d1),即所有記錄放在同一組中進(jìn)行直接插入排序為止。該方法實質(zhì)上是一種分組插入方法。 三、算法設(shè)計: 1、將相隔某個增量dlta[k]的元素構(gòu)成一個子序列。在排序過程中,逐次減小這個增量,最后當(dāng)h減到1時,進(jìn)行一次插入排序,排序就完成。增量序列一般采用:dlta[k]=2t-k+1-1,其中t為排序趟數(shù),1≤k≤t≤[log2 (n+1)],其中n為待排序序列的長度。按增量序列dlta[0..t-1]。 2、按增量dlta[k](1≤k≤t≤[log2 (n+1)])進(jìn)行一趟希爾插入排序。 3、在主函數(shù)中控制程序執(zhí)行流程。 4、時間復(fù)雜度:1≤k≤t≤[log2 (n+1)]時為O(n3/2)。
上傳時間: 2013-12-11
上傳用戶:天涯
//在tc3.0++在運行 //a數(shù)組用于隨機(jī)產(chǎn)生1-6數(shù)表示每個方格后面的圖形.用inita()函數(shù)來實現(xiàn) //c數(shù)組用于記錄方格的狀態(tài),用字符L(lock)表示沒有打開的方格 //D(delete)表示已消去的方格.O(open)表示打開的方格. //變量m表示按回車鍵的有效次數(shù).也是記憶力參數(shù),越小記憶力越好 //變量xpos,ypos用于表示當(dāng)前光標(biāo)所在的位置 //(x1,y1),(x2,y2)用于記錄打開的兩個方格的位置 //judge()函數(shù)用于控制光標(biāo)范圍,使其不能移出長方形 //win()函數(shù)用于判斷游戲是否過關(guān),通過判斷每個方格是否全是 D 狀態(tài) //xago,yago 用于記錄移動前的位置 //ax,ay表示行列式的行與列,用它們來控制游戲的關(guān)數(shù),ax位于3-6之間,ay位于4-7之間 //z來控制方格后的圖形 //第一關(guān)后面的圖形用1-6代表的圖形.第二關(guān)后面的圖形用0-9十個數(shù)。第三關(guān)后面的圖形用A-O十五個字母, //第四關(guān)后面的圖形用A-T二十一個字母
標(biāo)簽: inita lock 3.0 數(shù)組
上傳時間: 2015-06-19
上傳用戶:hgy9473
本書第二部分講述的是在Wi n 3 2平臺上的Wi n s o c k編程。對于眾多的基層網(wǎng)絡(luò)協(xié)議, Wi n s o c k是訪問它們的首選接口。而且在每個Wi n 3 2平臺上,Wi n s o c k都以不同的形式存在著。 Wi n s o c k是網(wǎng)絡(luò)編程接口,而不是協(xié)議。它從U n i x平臺的B e r k e l e y(B S D)套接字方案借鑒了 許多東西,后者能訪問多種網(wǎng)絡(luò)協(xié)議。在Wi n 3 2環(huán)境中,Wi n s o c k接口最終成為一個真正的 “與協(xié)議無關(guān)”接口,尤其是在Winsock 2發(fā)布之后。
標(biāo)簽: 分 編程 網(wǎng)絡(luò)協(xié)議
上傳時間: 2015-07-08
上傳用戶:thinode
本附錄按錯誤編號列出了所有Wi n s o c k錯誤代碼。但要注意的是,該列表沒有包括標(biāo)記為 “B S D特有”的Wi n s o c k錯誤,也沒有包括那些尚未正式列入規(guī)范的錯誤。此外,與Wi n 3 2錯 誤有著直接對應(yīng)關(guān)系的Wi n s o c k錯誤列在本附錄末尾。
上傳時間: 2014-01-11
上傳用戶:ghostparker
UWB 功率控制 容量 Main Matlab script is in runsim.m. It generates random topologies, optimizes, and display results. IMPORTANT: you may need to add manually the lib path in Matlab in order to get all the necessary functions. Reference: Radunovic, Le Boudec, "Joint Power Control, Scheduling and Routing in UWB networks"
標(biāo)簽: topologies generates optimizes Matlab
上傳時間: 2015-08-14
上傳用戶:shanml
HSDL3600半雙工通訊紅外收發(fā)器,集成一體化紅外通訊器件
上傳時間: 2014-01-05
上傳用戶:zsjzc
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1