風能作為一種清潔可再生能源,發(fā)展迅速,已經(jīng)成為世界新能源最主要的發(fā)展方向之一。本文以863計劃項目"MW級風力發(fā)電機組電控系統(tǒng)研制"為研究背景,介紹了1.2MW永磁同步電機變速恒頻風力發(fā)電系統(tǒng),研究了變流系統(tǒng)中逆變器的控制方法。 本文首先對風力發(fā)電進行了概述,介紹了我國和世界風電發(fā)展狀況以及技術發(fā)展趨勢。當今風力發(fā)電技術,大功率直驅(qū)化和雙饋是兩個發(fā)展方向,本課題1.2MW風力發(fā)電系統(tǒng)就是采用了永磁同步電機加交直交變流系統(tǒng)的結(jié)構模式,中間省去了齒輪箱,減少了維護,具有較好的發(fā)展前景。 論文第二章首先對風輪機葉片的空氣動力特性進行了分析,介紹了不同風速下風力發(fā)電機的控制策略。就直驅(qū)技術與變速箱/感應電機技術--目前風力發(fā)電領域變速恒頻技術的兩大發(fā)展方向作了較為詳細的介紹分析。 在變流系統(tǒng)中,逆變并網(wǎng)是重要的環(huán)節(jié),起到了將電能傳輸?shù)诫娋W(wǎng)的作用。文章中重點分析了三相并網(wǎng)逆變器的主電路結(jié)構、原理和工作方法,并進行了理論推導和公式說明。 本文對1.2MW永磁同步電機變速恒頻風力發(fā)電系統(tǒng)的主電路參數(shù)的選擇作了理論推導和計算,包括主電路直流側(cè)電容,網(wǎng)側(cè)電感,三重化升壓電感,網(wǎng)側(cè)濾波電容等,還確定了斬波和逆變部分所采用的開關管和六相整流所采用的二極管,并在額定正常工作情況下,分別計算斬波和逆變部分開關管的損耗和開關管的結(jié)溫。 本課題采用瞬時電流法對并網(wǎng)逆變器進行控制。在實驗中上確定了電壓外環(huán)和電流內(nèi)環(huán)的PI參數(shù),順利完成了閉環(huán)控制實驗。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據(jù)控制流程圖對其控制進行了軟硬件設計,實現(xiàn)了控制板上的信號采集、運算、故障檢測、電路驅(qū)動等功能。并進行了小功率試驗,得到了較好的電壓電流波形,并對波形進行了詳細分析,驗證了本文采用方法的正確性。
標簽: DSP 風力發(fā)電 并網(wǎng)逆變器
上傳時間: 2013-07-06
上傳用戶:wangdean1101
本文主要的研究為對轉(zhuǎn)永磁無刷直流電動機控制問題,對轉(zhuǎn)永磁無刷直流電動機在艦船、水下航行器等對轉(zhuǎn)推進系統(tǒng)中有著廣泛的應用前景。它具有無刷直流電動機的一切優(yōu)點:功率密度大、調(diào)速性能好、運行效率高、結(jié)構簡單、運行可靠、維護方便等等。其與普通的永磁無刷直流電動機的差別僅僅在于原來靜止的電樞部分和旋轉(zhuǎn)的永磁體部分都可以相對于靜止部分旋轉(zhuǎn),即有兩個轉(zhuǎn)子,根據(jù)作用力與反作用力的原理,兩個轉(zhuǎn)子受到的電磁轉(zhuǎn)矩在任意時刻都是大小相等、方向相反的。因此兩個轉(zhuǎn)子必將沿著相反的方向旋轉(zhuǎn)。 論文主要工作和創(chuàng)新點如下: 1)介紹了對轉(zhuǎn)永磁無刷直流電機與普通永磁無刷直流電機的區(qū)別、優(yōu)點及應用,詳細分析了其工作原理,并建立對轉(zhuǎn)永磁無刷直流電機本體的數(shù)學模型,接著利用MATLAB/Simulink建立對轉(zhuǎn)永磁無刷直流電機的仿真模型。 2)研究了無位置傳感器對轉(zhuǎn)永磁無刷直流電機的控制方法。采用基于DSP的三次諧波過零點檢測方法來檢測電機轉(zhuǎn)子的位置與轉(zhuǎn)速,采用數(shù)字鎖相環(huán)對三次諧波過零點進行90°延遲: 3)控制系統(tǒng)采用雙閉環(huán)控制,即速度環(huán)與電流環(huán)來組成調(diào)速控制系統(tǒng),其中速度環(huán)采用了基于改進的BP神經(jīng)網(wǎng)絡PID自適應控制,電流環(huán)采用滯環(huán)控制,并對整個系統(tǒng)進行仿真。 4)在仿真研究的基礎上,本文進行了以TMS320I~F2407A的DSP芯片為控制核心的無位置傳感器對轉(zhuǎn)永磁無刷直流電機數(shù)字控制系統(tǒng)的軟硬件設計。
上傳時間: 2013-04-24
上傳用戶:lw852826
最新世界場效應管特性代換手冊
上傳時間: 2013-07-02
上傳用戶:
工業(yè)領域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術的不斷發(fā)展,人們曰益意識到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢。由于中大功率的電力電子設備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當今國內(nèi)外研究的一大熱點。 隨著數(shù)字控制技術的不斷發(fā)展,越來越多的控制策略通過數(shù)字信號處理器(DSP)得以實現(xiàn)。數(shù)字控制的特有優(yōu)點:簡化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問題,控制靈活且易實現(xiàn)先進控制等,使得所設計的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開發(fā)周期。因此,數(shù)字化控制電源已成為當今于開關電源產(chǎn)品設計的潮流。 本文首先給出了幾種常見的三相功率因數(shù)校正方案,并對其進行了比較和分析,在前面的基礎上提出了:三相三開關三電平拓撲結(jié)構和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點及其在電力電子裝置中的應用,首先介紹目前DSP芯片的發(fā)展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設計理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設計方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過瞬時值控制獲得快速的動態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應用仿真軟件MATLAB中的SIMULINK對系統(tǒng)進行仿真,驗證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設計。對于三相變換器這種復雜的非線性系統(tǒng),需要模擬、數(shù)字信號混合仿真,仿真比較難以實現(xiàn)。一是因為模型難以建立二是即使建立起一個模型,由于電路復雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過簡化,利用MATLAB中的SIMULINK構建了變換器的電壓模型,用于驗證設計方法和設計參數(shù)的正確性。
標簽: DSP 三相 有源功率因數(shù)校正
上傳時間: 2013-05-31
上傳用戶:wengtianzhu
本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設計的基礎上,結(jié)合目前新興的EDA技術和大規(guī)模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現(xiàn)對結(jié)構進行模塊細化。在介紹模擬收發(fā)器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結(jié)合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗證的結(jié)果表明本文提出的設計方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao
本文在分析了嵌入式技術及控制系統(tǒng)的發(fā)展概況后,首先對現(xiàn)場總線,主要是CAN總線的技術特點進行了全面的介紹,并重點對CAN總線網(wǎng)絡中數(shù)據(jù)傳輸?shù)膶崟r性問題及改善的方案進行了分析和研究。之后利用嵌入式技術實現(xiàn)了基于CAN總線的網(wǎng)絡測控系統(tǒng)。該系統(tǒng)的主控節(jié)點,即ARM平臺采用32位的嵌入式處理器AR2M和嵌入式實時操作系統(tǒng)μC/OS-Ⅱ來實現(xiàn),并在該平臺上完成了系統(tǒng)多任務的建立,包括與底層CAN網(wǎng)絡的通信、液晶顯示輸出和嵌入式Web服務器等。 論文共分六章。第一章介紹了控制系統(tǒng)的發(fā)展過程、嵌入式技術及其發(fā)展現(xiàn)狀,并引出了課題的背景和研究意義,給出了主要研究內(nèi)容。第二章著重介紹了CAN現(xiàn)場總線技術,并對其工作原理和CAN總線系統(tǒng)的實時性進行了分析。第三章論述了CAN總線測控網(wǎng)絡的實現(xiàn)以及CAN測控網(wǎng)絡與Internet集成的必要性,并給出了本文的系統(tǒng)設計方案、工作原理和組成。第四章論述了基于CAN總線的嵌入式測控系統(tǒng)的設計與實現(xiàn),詳細闡述了系統(tǒng)的硬件、軟件設計思路和實現(xiàn)方法。硬件方面,介紹了硬件平臺中的主處理器LPC2292和整個硬件邏輯模塊。軟件設計上實現(xiàn)了μC/OS-Ⅱ?qū)崟r操作系統(tǒng)在ARM7上的移植,并完成了嵌入式系統(tǒng)下多任務的建立。第五章介紹了以QXLPC-Ⅲ過程控制系統(tǒng)為應用對象,進行的實際應用實驗,該實驗對被控過程的部分物理量進行了檢測,驗證了本方案的可行性。第六章對全文進行了總結(jié),給出了有待進一步研究的問題,并對后續(xù)工作進行了展望。
上傳時間: 2013-06-03
上傳用戶:zttztt2005
藍牙(Bluetooth)技術是近年來國外先進國家研究發(fā)展最快的短程無線通信技術之一,能夠廣泛地應用于工業(yè)短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內(nèi)無線數(shù)據(jù)傳輸?shù)念I域中。在我國,由于對藍牙技術的研究還處于研究開發(fā)的初級階段, 還沒有形成藍牙數(shù)據(jù)短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會受到較大的影響,而國內(nèi)市場上的藍牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對基于藍牙技術的高品質(zhì)多通道音頻傳輸技術的研究將具有一定的技術創(chuàng)新性,在無線音頻傳輸領域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術與音頻信號傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍牙技術協(xié)議標準,利用功能模塊單元與嵌入式技術,目標是研制一種基于嵌入式開發(fā)應用的高品質(zhì)雙聲道藍牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應用的簡化后的HCI層藍牙應用協(xié)議,實現(xiàn)了藍牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統(tǒng)采用了模塊化設計思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數(shù)據(jù)幀的高速傳輸以及藍牙接口協(xié)議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統(tǒng)主要由藍牙協(xié)議解釋、傳輸控制和芯片驅(qū)動三部分構成。在藍牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術;芯片驅(qū)動主要指對MAS3587的基本配置。 對目標系統(tǒng)的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結(jié)果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒受影響,實際雙聲道音質(zhì)接近于CD音質(zhì),而無線傳輸?shù)目煽啃赃h高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現(xiàn)了嵌入式藍牙無線技術的優(yōu)勢。
上傳時間: 2013-05-27
上傳用戶:稀世之寶039
任意波形發(fā)生器已成為現(xiàn)代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀七十年代初提出的一種全數(shù)字的頻率合成技術,其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實現(xiàn)大容量存儲器功能的特性,能有效地實現(xiàn)DDS技術,極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據(jù)設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。最后就這三個部分分別詳細地進行了闡述。 在實現(xiàn)過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,F(xiàn)PGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結(jié)果,并對誤差進行了一定分析,結(jié)果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結(jié)果表明,本設計達到了預定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術實現(xiàn)任意波形發(fā)生器的方法是可行的。
標簽: FPGA 函數(shù)信號發(fā)生器
上傳時間: 2013-08-03
上傳用戶:1079836864
隨著科學技術的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場可編程門陣列最大的特點是結(jié)構靈活,開發(fā)周期較短,適合于實時信號處理,已被廣泛應用于通信、數(shù)據(jù)采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點,設計了一種基于USB2.0技術和FPGA技術相結(jié)合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉(zhuǎn)換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統(tǒng)下利用GPD編寫USB設備驅(qū)動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統(tǒng)的軟硬件進行了調(diào)試,給出了調(diào)試結(jié)果和分析,對出現(xiàn)的問題給出了解決方案。結(jié)果表明,系統(tǒng)符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;
上傳時間: 2013-06-21
上傳用戶:cath
隨著中國二代導航系統(tǒng)的建設,衛(wèi)星導航的應用將普及到各個行業(yè),具有自主知識產(chǎn)權的衛(wèi)星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態(tài)和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結(jié)構設計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結(jié)構以及仿真結(jié)果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。
上傳時間: 2013-07-22
上傳用戶:user08x