PCB抄板、PCB設(shè)計、PCB改板的基本步驟
上傳時間: 2013-07-08
上傳用戶:baobao9437
自制基于89C51單片機試驗板 資料總結(jié)
上傳時間: 2013-04-24
上傳用戶:kristycreasy
模擬EDA下載板使用說明
上傳時間: 2013-06-10
上傳用戶:miaochun888
DX32 STM32開發(fā)板原理圖 給需要的朋友
標簽: 32 STM DX 開發(fā)板原理圖
上傳時間: 2013-04-24
上傳用戶:wkchong
現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術(shù)指標完全滿足實用系統(tǒng)的設(shè)計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進處理板和輸出板。
標簽: FPGA DSP 多波形 壓縮系統(tǒng)
上傳時間: 2013-06-11
上傳用戶:qq277541717
本文研究特種LCD的圖像處理方法和FPGA實現(xiàn)方案,并研制出基于FPGA的若干實際應(yīng)用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進3階矩陣運算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運行速度?! ?2)研究利用FPGA實現(xiàn)圖像實時縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實時計算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進行插值計算,僅使用FPGA中的3個雙端口RAM來緩沖圖像數(shù)據(jù),沒有外擴大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性?! ?3)設(shè)計一種針對特種LCD更為簡捷、有效的隔行轉(zhuǎn)逐行掃描的實現(xiàn)方案,即利用圖像實時縮放的方法,把一場圖像縮放到LCD的分辨率,實現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號時,遇到圖像信息丟失或顯示效果不佳的問題?! ?4)設(shè)計出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數(shù)字邏輯自動合成,編程簡單靈活,使特種LCD的參數(shù)調(diào)整更加方便?! ?5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數(shù)的實時調(diào)整,并提供全功能的透明OSD菜單進行指示?! ?6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對某型號機載特種LCD進行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實時調(diào)整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗與性能測試,并已裝機?! ?7)研制成功基于DSP和FPGA的圖像采集顯示板,實現(xiàn)了對全分辨率復(fù)合視頻信號進行25幀/秒的實時采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實時處理能力,使之能夠完成一定復(fù)雜度的實時圖像處理。
上傳時間: 2013-06-12
上傳用戶:ivan-mtk
在合成孔徑雷達的研究和研制工作中,合成孔徑雷達模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達視頻模擬器為研究對象。首先對模擬器的幾項主要技術(shù)進行分析,在對點目標回波信號模型分析研究的基礎(chǔ)上,對點目標原始回波數(shù)據(jù)進行模擬并做了成像驗證,從而為硬件實現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計算機平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計算機接口實現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實現(xiàn)高分辨率時的速度和容量瓶頸?! ♂槍唧w的設(shè)計要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實現(xiàn)研究,指出FPGA實時生成點目標原始回波數(shù)據(jù)是其實現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實時生成模塊的各主要單元給出了結(jié)構(gòu)并進行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計要求;同時,對該模擬器片上系統(tǒng)的實現(xiàn)、增強人機交互性,給出了人機界面的設(shè)計思路。 分析指出了點目標原始回波數(shù)據(jù)實時生成模塊通過并行擴展即可實現(xiàn)多點目標的原始回波數(shù)據(jù)實時生成;最后對復(fù)雜場景目標模擬器的實現(xiàn)進行了構(gòu)思,指出了傳統(tǒng)方案在改進的基礎(chǔ)上實現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現(xiàn)高分辨率合成孔徑雷達原始回波數(shù)據(jù)實時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達的研制具有一定的實際意義。
上傳時間: 2013-04-24
上傳用戶:阿四AIR
隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實現(xiàn)項目為背景,對熵編碼器和解碼器的硬件實現(xiàn)進行探討,給出了并行熵編碼和解碼器的實現(xiàn)方案。熵編解碼器中的難點是huffman編解碼器的實現(xiàn)。在設(shè)計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進行正確的編碼。同時,在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進一步處理。在本文介紹的設(shè)計方案中,按照自頂向下的設(shè)計方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進行分析,進而進行邏輯功能分割及模塊劃分,然后分別實現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設(shè)計過程中,用高級硬件描述語言verilogHDL進行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進行設(shè)計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設(shè)計的正確性。通過系統(tǒng)波形仿真和下板驗證熵編碼器最高頻率可以達到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達到2500Mbps,也能滿足性能要求。仿真驗證的結(jié)果表明:設(shè)計能夠滿足性能要求,并具有一定的使用價值。
上傳時間: 2013-05-19
上傳用戶:吳之波123
三星原廠的ARM板原理圖,是ARM11。S3C6410
上傳時間: 2013-06-09
上傳用戶:heart520beat
完整的開發(fā)板原理圖,對430初學(xué)者有很大的幫助!
標簽: MSP 430 開發(fā)板原理圖
上傳時間: 2013-06-02
上傳用戶:JasonC
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1