印制板設(shè)計(jì)的基本知識(shí),主要包括電子產(chǎn)品的性能分級(jí)、制造等級(jí)、印制板類型、組裝類型、元器件的焊接方式、表面組裝技術(shù)、組裝密度、不同性能等級(jí)和制造等級(jí)下的公差,主要參考資料為IPC系列相關(guān)標(biāo)準(zhǔn)
標(biāo)簽: Design PCB 印制板 基礎(chǔ)知識(shí)
上傳時(shí)間: 2013-10-28
上傳用戶:wangfei22
Altium Designer10軟件+視頻教程+常用元器件原理圖庫(kù)+常用PCB庫(kù)下載地址: http://pan.baidu.com/share/link?shareid=463765&uk=572810838 歡迎大家加入電子愛(ài)好者群 286744774。
上傳時(shí)間: 2013-11-21
上傳用戶:66666
本文探討如何透過(guò)USB來(lái)設(shè)定各種采用FPGA的系統(tǒng)與實(shí)現(xiàn)現(xiàn)場(chǎng)升級(jí)的彈性。這種方法還可用來(lái)取代熱門的JTAG組態(tài)介面,讓用戶不再需要用到機(jī)板上分立的JTAG連結(jié)器,就能降低成本并減少占用電路板的空間。
上傳時(shí)間: 2015-01-01
上傳用戶:lz4v4
Altium Designer 6 三維元件庫(kù)建模教程 文檔名稱:AD系列軟件三維元件庫(kù)建模教程 文檔描述:介紹在 AltiumDesigner集成開(kāi)發(fā)平臺(tái)下三維模型建立和使用方法 文檔版本:V1.0 作 者:林加添(lineay) 編寫(xiě)時(shí)間:2009 年1 月 QQ:181346072 第一章:介紹 在傳統(tǒng)的電子整機(jī)設(shè)計(jì)過(guò)程中,電路設(shè)計(jì)部門和結(jié)構(gòu)設(shè)計(jì)部門(或者由外部設(shè)計(jì)工作室設(shè)計(jì))往往是被分為 兩個(gè)完全獨(dú)立的部門,因此在新產(chǎn)品開(kāi)發(fā)過(guò)程中,都是結(jié)構(gòu)設(shè)計(jì)好了,然后出內(nèi)部 PCB 位置圖給 PCB 工程師, 而結(jié)構(gòu)工程師并不了解電路設(shè)計(jì)過(guò)程中一些要點(diǎn)。對(duì) PCB布局一些高度較高元器件位置很多并不符合 PCB 工程 師電路設(shè)計(jì)的要求。以至 PCB 工程師不得不將就結(jié)構(gòu)工程師所設(shè)計(jì)的元件布局。最后產(chǎn)品出來(lái)時(shí),因?yàn)?PCB 布 局不合理等各種因素,問(wèn)題百出。這不僅影響產(chǎn)品開(kāi)發(fā)速度。也會(huì)導(dǎo)致企業(yè)兩部門之間發(fā)生沖突。 然而目前國(guó)內(nèi)大多的電子企業(yè)都是停留于這種狀態(tài),關(guān)鍵原因目前電路部門和結(jié)構(gòu)部門沒(méi)有一個(gè)有效、快捷 的軟件協(xié)作接口來(lái)幫助兩個(gè)部分之間更好協(xié)調(diào)工作、來(lái)有效提高工作效率。而面對(duì)競(jìng)爭(zhēng)日益激烈的市場(chǎng)。時(shí)間就 是金錢,產(chǎn)品開(kāi)發(fā)周期加長(zhǎng)而導(dǎo)致開(kāi)發(fā)成本加劇,也延誤了產(chǎn)品上市的時(shí)間。這不僅降低了企業(yè)在市場(chǎng)的競(jìng)爭(zhēng)力 也加速了企業(yè)倒退的步伐。對(duì)于企業(yè)來(lái)說(shuō),都希望有一個(gè)有效的協(xié)調(diào)接口來(lái)加速整機(jī)的開(kāi)發(fā)速度,從而提高產(chǎn)品
標(biāo)簽: Designer Altium 元件庫(kù) 建模
上傳時(shí)間: 2013-11-16
上傳用戶:chongchong1234
主要是電子元器件在仿真中的符號(hào)
標(biāo)簽: proteus 電子元件 符號(hào)
上傳時(shí)間: 2013-10-22
上傳用戶:daoyue
電子產(chǎn)品功能越來(lái)越強(qiáng)大的同時(shí),對(duì)便攜的要求也越來(lái)越高,小型化設(shè)計(jì)成為很多電子設(shè)計(jì)公司的研究課題。本文以小型化設(shè)計(jì)的方法、挑戰(zhàn)和趨勢(shì)為主線,結(jié)合Cadence SPB16.5在小型化設(shè)計(jì)方面的強(qiáng)大功能,全面剖析小型化設(shè)計(jì)的工程實(shí)現(xiàn)。主要包括以下內(nèi)容:小型化設(shè)計(jì)的現(xiàn)狀和趨勢(shì),以及現(xiàn)在主流的HDI加工工藝,介紹最新的ANYLAYER(任意階)技術(shù)的設(shè)計(jì)方法以及工藝實(shí)現(xiàn),介紹埋阻、埋容的應(yīng)用,埋入式元器件的設(shè)計(jì)方法以及工藝實(shí)現(xiàn)。同時(shí)介紹Cadence SPB16.5軟件對(duì)小型化設(shè)計(jì)的支持。最后介紹HDI設(shè)計(jì)在高速中的應(yīng)用以及仿真方法,HDI在通信系統(tǒng)類產(chǎn)品中的應(yīng)用,HDI和背鉆的比較等。
標(biāo)簽:
上傳時(shí)間: 2013-10-08
上傳用戶:nanshan
新手適用,PCB制圖,便于了解元件封裝的含義
標(biāo)簽: 元器件封裝
上傳時(shí)間: 2013-10-18
上傳用戶:qwe1234
Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。 · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(yǔ)(primitive); - 提供了雙向通路和電阻器件的原語(yǔ); - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2014-12-04
上傳用戶:cppersonal
protel99元件庫(kù)大全 protel99元件庫(kù)大全是由小編收集整理出的用于protel99元件庫(kù),包括一些常用的元件庫(kù),數(shù)量是非常豐富的。 以下是一些常用的protel99元件封裝庫(kù)下載地址及一些相關(guān)知識(shí) protel99、DXP lib元件及封裝庫(kù) protel99se_元件名系表--分立元件庫(kù)中英文對(duì)照 protel99se常用封裝庫(kù)元件&分立元件庫(kù) protel99元件庫(kù) protel99se 元件庫(kù) Protel+DXP常用元件庫(kù) Protel DXP中元件庫(kù)的使用 Protel元件封裝庫(kù)與符號(hào)對(duì)應(yīng)總結(jié)
上傳時(shí)間: 2013-10-11
上傳用戶:flg0001
伺服舵機(jī)作為基本的輸出執(zhí)行機(jī)構(gòu)廣泛應(yīng)用于 遙控航模以及人形機(jī)器人的控制中。舵機(jī)是一種位 置伺服的驅(qū)動(dòng)器,其控制信號(hào)是PWM信號(hào).,利 用占空比的變化改變舵機(jī)的位置,也可使用FPGA、 模擬電路、單片機(jī)來(lái)產(chǎn)生舵機(jī)的控制信號(hào)舊。應(yīng) 用模擬電路產(chǎn)生PWM信號(hào),應(yīng)用的元器件較多, 會(huì)增加電路的復(fù)雜程度;若用單片機(jī)產(chǎn)生PWM信 號(hào),當(dāng)信號(hào)路數(shù)較少時(shí)單片機(jī)能滿足要求,但當(dāng) PWM信號(hào)多于4路時(shí),由于單片機(jī)指令是順序執(zhí) 行的,會(huì)產(chǎn)生較大的延遲,從而使PWM信號(hào)波形 不穩(wěn),導(dǎo)致舵機(jī)發(fā)生顫振。
上傳時(shí)間: 2013-11-20
上傳用戶:cjh1129
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1