目前國內(nèi)井下水泵電機(jī)多數(shù)采用傳統(tǒng)的人工進(jìn)行控制,即人工加繼電器進(jìn)行控制的方法。這種方法控制線路復(fù)雜,設(shè)備運(yùn)行的自動(dòng)化程度低,可靠性差,工人勞動(dòng)強(qiáng)度大,應(yīng)急能力差等缺點(diǎn)。針對(duì)當(dāng)前國家對(duì)煤礦企業(yè)安全生產(chǎn)要求的不斷提高和企業(yè)自身發(fā)展所遇到的實(shí)際問題,研制了基于ARM的煤礦井下水泵電機(jī)網(wǎng)絡(luò)監(jiān)控系統(tǒng),不僅可以完成水位檢測(cè)、軸溫檢測(cè)、流量檢測(cè)、水泵起動(dòng)、停止及其過程控制,而且還可以進(jìn)行數(shù)據(jù)傳輸、處理等工作。它具有以下特點(diǎn):水位實(shí)時(shí)在線檢測(cè)與顯示;水泵啟動(dòng)與停止控制;多臺(tái)水泵實(shí)時(shí)“輪班工作制”;根據(jù)涌水量大小和用電“避峰就谷”原則,控制投入運(yùn)行的水泵臺(tái)數(shù);與監(jiān)控中心聯(lián)網(wǎng),實(shí)行集中控制。 本文所設(shè)計(jì)的監(jiān)控系統(tǒng)由監(jiān)控中心、監(jiān)控終端和遠(yuǎn)程訪問三部分組成,分別介紹了監(jiān)控系統(tǒng)的硬件設(shè)計(jì)、電機(jī)保護(hù)算法設(shè)計(jì)、系統(tǒng)通訊網(wǎng)絡(luò)的設(shè)計(jì)和監(jiān)控系統(tǒng)軟件的設(shè)計(jì)。 監(jiān)控系統(tǒng)的硬件設(shè)計(jì)主要針對(duì)監(jiān)控終端的硬件設(shè)計(jì),它采用S3C440X作為監(jiān)控終端的處理芯片。根據(jù)監(jiān)測(cè)的主要參數(shù)如水泵電機(jī)電流、電壓、水泵開停狀態(tài)、電機(jī)溫度、井底水倉水位、水泵出口流量的實(shí)際特點(diǎn),通過ARM芯片的快速處理運(yùn)算能力,實(shí)時(shí)計(jì)算出水泵的三相有功功率和無功功率、功率因數(shù)等參量,井底水倉的水位和水泵出水口的流量、水泵的三相電壓和電流準(zhǔn)確值。把處理運(yùn)算的結(jié)果通過以太網(wǎng)傳到監(jiān)控中心進(jìn)行存儲(chǔ)、顯示和打印,同時(shí)監(jiān)控中心根據(jù)傳上來的結(jié)果進(jìn)行判斷,然后根據(jù)判斷的情況確定是否需要給監(jiān)控終端發(fā)送控制命令。 電機(jī)保護(hù)算法設(shè)計(jì)方面,主要針對(duì)系統(tǒng)數(shù)據(jù)采集的特點(diǎn),對(duì)相電流、相電壓進(jìn)行交流信號(hào)采樣。對(duì)采樣后的數(shù)據(jù)運(yùn)用快速傅立葉變換(FFT)進(jìn)行數(shù)值計(jì)算,獲得了高精度的測(cè)量。 系統(tǒng)通訊網(wǎng)絡(luò)的設(shè)計(jì)主要針對(duì)系統(tǒng)兩層通訊網(wǎng)絡(luò)的協(xié)議進(jìn)行分析與設(shè)計(jì)。監(jiān)控中心軟件采用基于Basic的可視化的程序設(shè)計(jì)語言Visual Basic6.0進(jìn)行開發(fā)??蛻舳死糜?jì)算機(jī)網(wǎng)絡(luò)技術(shù),使用B/S模式遠(yuǎn)程實(shí)現(xiàn)對(duì)系統(tǒng)運(yùn)行數(shù)據(jù)的傳輸,以便可以查詢實(shí)時(shí)數(shù)據(jù)和歷史數(shù)據(jù),實(shí)現(xiàn)資源共享。
標(biāo)簽: ARM 煤礦井下 水泵電機(jī) 網(wǎng)絡(luò)監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-06-25
上傳用戶:q123321
fpga 設(shè)計(jì)參考資料。雙向端口設(shè)計(jì)參考。
標(biāo)簽: VerilogHDL 雙向端口
上傳時(shí)間: 2013-07-09
上傳用戶:waizhang
本論文圍繞大容量汽輪發(fā)電機(jī)的進(jìn)相運(yùn)行展開了研究工作。全文共分七章。第一章首先闡述了發(fā)電機(jī)進(jìn)相運(yùn)行的重要性和迫切性,對(duì)國內(nèi)外相關(guān)方面的研究概況作了較為系統(tǒng)全面的綜述,并對(duì)本論文的研究內(nèi)容作了簡單介紹。第二章給出了低頻三維渦流電磁場(chǎng)的復(fù)邊值問題,并介紹了復(fù)矢量場(chǎng)的一些理論基礎(chǔ)。然后分別利用伴隨算子和伴隨場(chǎng)函數(shù)(廣義相互作用原理)、最小作用原理和拉格朗日乘子法(廣義變分原理),建立了低頻三維渦流電磁場(chǎng)中非自伴算子問題的變分描述。上述三種方法所得的結(jié)果與Galerkin法的結(jié)果完全一致。第三章介紹了圓柱坐標(biāo)系下基于拱形體單元的三維穩(wěn)態(tài)溫度場(chǎng)有限元計(jì)算模型,并將變分法的結(jié)果與Galerkin法的結(jié)果進(jìn)行了對(duì)比。第四章建立了汽輪發(fā)電機(jī)端部三維行波渦流電磁場(chǎng)的數(shù)學(xué)模型,在渦流控制方程中引入了罰函數(shù)項(xiàng)以使庫倫規(guī)范自動(dòng)滿足,并應(yīng)用廣義相互作用原理導(dǎo)出了對(duì)應(yīng)的泛函變分及其有限元計(jì)算格式。然后對(duì)多臺(tái)大容量汽輪發(fā)電機(jī)端部的渦流電磁場(chǎng)進(jìn)行了實(shí)例計(jì)算,并分析了罰函數(shù)項(xiàng)對(duì)數(shù)值解穩(wěn)定性的影響以及影響端部電磁場(chǎng)的各種因素。第五章建立了大型汽輪發(fā)電機(jī)端部三維溫度場(chǎng)的有限元計(jì)算模型,并應(yīng)用傳熱學(xué)理論研究了散熱系數(shù)、等效熱傳導(dǎo)系數(shù)等問題。然后求解了QFSS-300-2型汽輪發(fā)電機(jī)端部大壓圈上的三維溫度場(chǎng)分布,并與兩臺(tái)機(jī)組多種工況下的實(shí)測(cè)數(shù)據(jù)進(jìn)行了對(duì)比。第六章介紹了二維穩(wěn)態(tài)溫度場(chǎng)的邊值問題及其等價(jià)變分,導(dǎo)出了其有限元計(jì)算格式。然后求解了QFQS-200-2型汽輪發(fā)電機(jī)端部壓圈上的溫度分布,并與實(shí)測(cè)數(shù)據(jù)進(jìn)行了對(duì)比。第七章首先定性研究了汽輪發(fā)電機(jī)從遲相運(yùn)行到進(jìn)相運(yùn)行過程中不同區(qū)域上磁場(chǎng)強(qiáng)度的變化規(guī)律。然后介紹了發(fā)電機(jī)變參數(shù)數(shù)學(xué)模型,結(jié)合實(shí)測(cè)數(shù)據(jù)以及最小二乘回歸分析計(jì)算了發(fā)電機(jī)穩(wěn)態(tài)運(yùn)行時(shí)的相關(guān)電氣參數(shù),并分析了發(fā)電機(jī)各物理量之間的相互關(guān)系。隨后分析了不同工況下發(fā)電機(jī)端部結(jié)構(gòu)件上的渦流損耗及溫升的變化趨勢(shì)。最后,利用發(fā)電機(jī)變參數(shù)模型給出了發(fā)電機(jī)的飽和功角特性、靜穩(wěn)極限以及運(yùn)行極限圖。
標(biāo)簽: 大型 分 汽輪發(fā)電機(jī) 物理
上傳時(shí)間: 2013-07-10
上傳用戶:stampede
該文針對(duì)汽輪發(fā)電機(jī)定子在空冷及蒸發(fā)冷卻條件下的溫度分布進(jìn)行了仿真計(jì)算和實(shí)驗(yàn)研究.在仿真方面,對(duì)仿真的數(shù)值分析方法進(jìn)行了研究,建立了三維熱傳導(dǎo)模型,分析討論了溫度場(chǎng)計(jì)算過程中邊界條件的計(jì)算和設(shè)置.對(duì)三種不同絕緣結(jié)構(gòu)的定子試件,在不同的工況下,進(jìn)行了溫度場(chǎng)仿真計(jì)算.在空冷條件下,進(jìn)行了三維溫度場(chǎng)仿真,得到了多組曲線,獲得了不同電流密度、不同絕緣結(jié)構(gòu)、不同風(fēng)速情況下,定子鐵芯和繞組絕緣表面的溫度分布.在蒸發(fā)冷卻條件下,對(duì)定子進(jìn)行了二維溫度場(chǎng)的仿真計(jì)算,并分析了冷卻介質(zhì)F-113的不同液位高度對(duì)定子溫度分布的影響.在實(shí)驗(yàn)方面,建立了不銹鋼套筒模型,在空冷條件下,測(cè)得了不同風(fēng)速時(shí)定子表面的溫升數(shù)據(jù),分析了風(fēng)速、絕緣厚度、以及電流密度對(duì)定子溫度場(chǎng)的影響.在蒸發(fā)冷卻條件下,測(cè)得了定子的溫度分布,并與空冷的數(shù)據(jù)進(jìn)行了對(duì)比,可以看出在大電流密度條件下,蒸發(fā)冷卻技術(shù)冷卻效果的優(yōu)勢(shì)非常明顯.通過該文的研究,更直接地了解了在空冷和蒸發(fā)冷卻兩種冷卻方式下,定子的溫度分布情況.在工程應(yīng)用中,可作為選擇電機(jī)冷卻方式的參考.
標(biāo)簽: 冷卻 條件下 電機(jī)定子 溫度場(chǎng)
上傳時(shí)間: 2013-04-24
上傳用戶:3233
超聲理論與技術(shù)的快速發(fā)展,使超聲設(shè)備不斷更新,超聲檢查已成為預(yù)測(cè)和評(píng)價(jià)疾病及其治療結(jié)果不可缺少的重要方法。超聲診斷技術(shù)不僅具有安全、方便、無損、廉價(jià)等優(yōu)點(diǎn),其優(yōu)越性還在于它選用診斷參數(shù)的多樣性及其在工程上實(shí)現(xiàn)的靈活性。 全數(shù)字B超診斷儀基于嵌入式ARM9+FPGA硬件平臺(tái)、LINUX嵌入式操作系統(tǒng),是一種新型的、操作方便的、技術(shù)含量高的機(jī)型。它具有現(xiàn)有黑白B超的基本功能,能夠?qū)Τ暬夭〝?shù)據(jù)進(jìn)行靈活的處理,從而使操作更加方便,圖象質(zhì)量進(jìn)一步提高,并為遠(yuǎn)程醫(yī)療、圖像存儲(chǔ)、拷貝等打下基礎(chǔ),是一種很有發(fā)展前景、未來市場(chǎng)的主打產(chǎn)品。全數(shù)字B型超聲診斷儀的基本技術(shù)特點(diǎn)是用數(shù)字硬件電路來實(shí)現(xiàn)數(shù)據(jù)量極其龐大的超聲信息的實(shí)時(shí)處理,它的實(shí)現(xiàn)主要倚重于FPGA技術(shù)?,F(xiàn)在FPGA已經(jīng)成為多種數(shù)字信號(hào)處理(DSP)應(yīng)用的強(qiáng)有力解決方案。硬件和軟件設(shè)計(jì)者可以利用可編程邏輯開發(fā)各種DSP應(yīng)用解決方案??删幊探鉀Q方案可以更好地適應(yīng)快速變化的標(biāo)準(zhǔn)、協(xié)議和性能需求。 本論文首先闡述了醫(yī)療儀器發(fā)展現(xiàn)狀和嵌入式計(jì)算機(jī)體系結(jié)構(gòu)及發(fā)展?fàn)顩r,提出了課題研究內(nèi)容和目標(biāo)。然后從B超診斷原理及全數(shù)字B超診斷儀設(shè)計(jì)入手深入分析了B型超聲診斷儀的系統(tǒng)的硬件體系機(jī)構(gòu)。對(duì)系統(tǒng)的總體框架和ARM模塊設(shè)計(jì)做了描述后,接著分析了超聲信號(hào)進(jìn)行數(shù)字化處理的各個(gè)子模塊、可編程邏輯器件的結(jié)構(gòu)特點(diǎn)、編程原理、設(shè)計(jì)流程以及ARM處理模塊和FPGA模塊的主要通訊接口。接著,本論文介紹了基于ARM9硬件平臺(tái)的LINUX嵌入式操作系統(tǒng)的移植和設(shè)備驅(qū)動(dòng)的開發(fā),詳細(xì)描述了B型超聲診斷儀的軟件環(huán)境的架構(gòu)及其設(shè)備驅(qū)動(dòng)的詳細(xì)設(shè)計(jì)。最后對(duì)整個(gè)系統(tǒng)的功能和特點(diǎn)進(jìn)行了總結(jié)和展望。
標(biāo)簽: ARM 全數(shù)字 儀的設(shè)計(jì) 超聲診斷
上傳時(shí)間: 2013-05-28
上傳用戶:sssnaxie
針對(duì)儀器儀表向高端產(chǎn)品的發(fā)展趨勢(shì),課題提出并設(shè)計(jì)實(shí)現(xiàn)了一種基于嵌入式μC/OS-Ⅱ操作系統(tǒng)和ARM7微處理器為核心的控制平臺(tái),使儀表的使用更加方便、智能。系統(tǒng)融合了嵌入式系統(tǒng)、USB通信、LAN通信、顯示等多項(xiàng)快速發(fā)展的技術(shù),通過USB模塊和LAN網(wǎng)絡(luò)的數(shù)據(jù)傳輸,實(shí)現(xiàn)了高端儀表與外部設(shè)備的通信,整個(gè)平臺(tái)具有高速、實(shí)時(shí)傳輸數(shù)據(jù)等特性,能夠廣泛地應(yīng)用于多種行業(yè)的現(xiàn)場(chǎng)測(cè)量中。 硬件方面,課題采用具有ARM7TDMI核的LPC2220微處理器作為系統(tǒng)的控制平臺(tái),并結(jié)合應(yīng)用設(shè)計(jì)出了顯示模塊、USB通信模塊、LAN通信模塊。控制平臺(tái)通過USB通信模塊和LAN通信模塊,建立與外部設(shè)備的數(shù)據(jù)處理通道,將與SPI接口連接的儀表數(shù)據(jù)進(jìn)行傳輸處理。USB接口電路采用了Cypress公司的CY7C68001芯片,LAN通信模塊則采用了CIRRUSLOGIC的以太網(wǎng)控制器CS8900實(shí)現(xiàn)底層驅(qū)動(dòng)。 軟件方面,首先將μC/OS-Ⅱ操作系統(tǒng)移植到ARM7上,并在嵌入式μC/OS-Ⅱ環(huán)境下編寫了各硬件模塊的驅(qū)動(dòng)程序。在驅(qū)動(dòng)程序的基礎(chǔ)上設(shè)計(jì)了VFD顯示程序、USB通信和網(wǎng)絡(luò)通信等應(yīng)用模塊,驗(yàn)證了數(shù)據(jù)處理平臺(tái)具有的各項(xiàng)功能。網(wǎng)絡(luò)通信模塊中,WEB SERVER在控制平臺(tái)實(shí)現(xiàn),在上位PC上輸入服務(wù)器的固定IP地址,實(shí)現(xiàn)控制命令的發(fā)送、數(shù)據(jù)包的接收等功能。 經(jīng)測(cè)試,系統(tǒng)運(yùn)行正常,較好的實(shí)現(xiàn)了各項(xiàng)設(shè)計(jì)目標(biāo),從而證明了本文的方法是可行的。本系統(tǒng)為高端儀表的數(shù)據(jù)處理提供了一個(gè)有效的解決方案,具有良好的應(yīng)用前景。
上傳時(shí)間: 2013-06-06
上傳用戶:cooran
視頻監(jiān)控系統(tǒng)是一種先進(jìn)的、防范能力強(qiáng)的綜合系統(tǒng)。它通過遙控?cái)z像機(jī)及其輔助設(shè)備(鏡頭、云臺(tái)等)直接觀看被監(jiān)控場(chǎng)所的一切情況,同時(shí)可以把監(jiān)控場(chǎng)所的圖像內(nèi)容傳送到監(jiān)控中心,進(jìn)行實(shí)時(shí)遠(yuǎn)程監(jiān)控。隨著計(jì)算機(jī)、網(wǎng)絡(luò)以及圖像處理、傳輸技術(shù)的迅猛發(fā)展,視頻監(jiān)控技術(shù)也得到飛速發(fā)展,視頻監(jiān)控進(jìn)入了全數(shù)字化的網(wǎng)絡(luò)時(shí)代,傳統(tǒng)的模擬視頻監(jiān)控系統(tǒng)和基于PC機(jī)的數(shù)字視頻監(jiān)控系統(tǒng)已不能滿足現(xiàn)代社會(huì)發(fā)展的需要,基于嵌入式技術(shù)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)成為視頻監(jiān)控系統(tǒng)發(fā)展的新趨勢(shì),具有廣闊的應(yīng)用前景和實(shí)用價(jià)值。 本文在總結(jié)分析前人研究成果的基礎(chǔ)上,深入系統(tǒng)地研究了基于ARM和Linux的嵌入式系統(tǒng)開發(fā)技術(shù),給出了基于ARM的嵌入式視頻服務(wù)器的總體設(shè)計(jì)方案和功能規(guī)劃,包括硬件結(jié)構(gòu)和軟件結(jié)構(gòu),基于B/S(Browser/Server)服務(wù)機(jī)制的客戶端軟件設(shè)計(jì)大大降低了客戶端的軟硬件要求。然后,介紹了嵌入式Linux交叉編譯環(huán)境的搭建和嵌入式軟件的開發(fā)過程,通過BootLoader的配置燒寫和Linux內(nèi)核的移植編譯,搭建了嵌入式視頻服務(wù)器運(yùn)行開發(fā)的軟件平臺(tái)。最后詳細(xì)分析了嵌入式視頻服務(wù)器軟件部分各個(gè)功能模塊的設(shè)計(jì)思路及其關(guān)鍵代碼實(shí)現(xiàn),用Liflux vide04linux APIs實(shí)現(xiàn)了視頻圖像的采集,視頻數(shù)據(jù)網(wǎng)絡(luò)傳輸采用了基于UDP協(xié)議的IP組播方式,而視頻圖像顯示模塊則采用了自行設(shè)計(jì)實(shí)現(xiàn)的基于IPicture COM接口的ActiveX控件,便于維護(hù)、更新和升級(jí)。 本文設(shè)計(jì)的基于ARM的嵌入式視頻服務(wù)器安裝設(shè)置方便,遠(yuǎn)程客戶端用戶通過IE瀏覽器可直接訪問服務(wù)器,實(shí)時(shí)視頻圖像傳輸流暢,無明顯抖動(dòng),具有良好的穩(wěn)定性、較高的性價(jià)比和一定的實(shí)用價(jià)值。
上傳時(shí)間: 2013-05-19
上傳用戶:彭玖華
8255內(nèi)部包括三個(gè)并行數(shù)據(jù)輸入/輸出端口,兩個(gè)工作方式控制電路,一個(gè)讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個(gè)8位數(shù)據(jù)輸
標(biāo)簽: 8255 數(shù)據(jù)手冊(cè)
上傳時(shí)間: 2013-05-21
上傳用戶:隱界最新
隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.
標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)
上傳時(shí)間: 2013-07-16
上傳用戶:asdkin
ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對(duì)T的控制端的不同配置來實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)
上傳時(shí)間: 2013-07-01
上傳用戶:myworkpost
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1