亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

冗余技術(shù)

  • 單片機多功能調(diào)試助手V1.2.7

    本板的特色在于為之量身定制了一款多功能調(diào)試軟件,不僅含有串口調(diào)試功能、而且該軟件強大之處支持USB數(shù)據(jù)收發(fā)、網(wǎng)絡數(shù)據(jù)收發(fā)、51/AVR單片機波特率計算、數(shù)碼管字型碼生成、進制轉(zhuǎn)換、點陣生成、校驗值(奇偶校驗/校驗和/CRC冗余循環(huán)校驗)/BMP轉(zhuǎn)16進制等功能,還帶有自動升級功能,買家手上的調(diào)試助手永遠是最新的,享受我們提供的軟件服務。

    標簽: 單片機 多功能 調(diào)試助手

    上傳時間: 2013-07-08

    上傳用戶:f1364628965

  • 基于DVD應用的RS編譯碼器的研究

    糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應用。 DVD是一種高容量的存儲媒質(zhì)。DVD技術的應用很廣泛,在數(shù)字技術中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進行糾錯,RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發(fā)階段具有安全、方便、可隨時修改設計等不可替代的優(yōu)點,在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設計的靈活性,可靠性,同時提高硬件開發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點使其得到越來越廣泛的應用,F(xiàn)PGA設計技術也被越來越多的設計人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實現(xiàn)方案,詳細分析了譯碼器的ME算法和改進BM算法的實現(xiàn),針對ME算法提出了一種流水線結構的糾刪糾錯RS譯碼器實現(xiàn)方案,在譯碼器復雜度和延時上作了折衷,降低了譯碼器的復雜度并提高了最高工作頻率,利用有限域乘法器的特性對編譯碼電路進行優(yōu)化。這些技術的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設計并成功實現(xiàn)了RS(208,192)編譯碼器。

    標簽: DVD RS編譯碼

    上傳時間: 2013-07-20

    上傳用戶:xinshou123456

  • 基于FPGA的高速FIR數(shù)字濾波器設計

    本論文設計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結構,根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對系數(shù)放大512倍并取整,并用Matlab對數(shù)字濾波器原理進行了證明。同時簡述了EDA技術和FPGA設計流程。 其次,論文說明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語言在Modelsim環(huán)境下進行了功能測試。對于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡單的系數(shù)乘法直接進行移位和取反,可以極大的節(jié)省資源和優(yōu)化設計。而對普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實現(xiàn)了乘積的運算;另外,在本設計進行部分積累加時,采用舍取冗余位,主要是根據(jù)設計時已對系數(shù)進行了放大,而輸出時又要將結果相應的縮小,所以在累加時,提前對部分積縮小,從而減少了運算量,從時間和資源上都得到了優(yōu)化。 論文的最后分別用Modelsim和Quartus II進行了FIR數(shù)字濾波器的前仿真和后仿真,將仿真的結果和Matlab中原理驗證時得到的理想值進行了比較,并對所產(chǎn)生的誤差進行了分析。仿真結果表明:本16階FIR數(shù)字濾波器設計能夠?qū)崿F(xiàn)截止頻率為1MHz的低通濾波,并且工作頻率可達150MHz以上。

    標簽: FPGA FIR 數(shù)字 濾波器設計

    上傳時間: 2013-07-15

    上傳用戶:lanwei

  • 基于FPGA的串行通信實現(xiàn)與CRC校驗

    本文應用EDA技術,基于FPGA器件設計與實現(xiàn)UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構建其中,可根據(jù)實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設計時不斷修改程序,來適用不同規(guī)模的應用,而且采用Verilog輸入法與工藝性無關,利用系統(tǒng)設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。 3、利用ModelSim仿真工具對程序進行功能仿真和時序仿真,以驗證設計是否能獲得所期望的功能,確定設計程序配置到邏輯芯片之后是否可以運行,以及程序在目標器件中的時序關系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設計的復雜度,本設計通過CRC算法軟件實現(xiàn)。 實驗結果表明,基于EDA技術的現(xiàn)場可編程門陣列FPGA集成度高,結構靈活,設計方法多樣,開發(fā)周期短,調(diào)試方便,修改容易,采用FPGA較好地實現(xiàn)了串行數(shù)據(jù)的通信功能,并對數(shù)據(jù)作了一定的處理,本設計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設計電路進行功能擴展,以滿足更高的要求。

    標簽: FPGA CRC 串行 通信實現(xiàn)

    上傳時間: 2013-04-24

    上傳用戶:Altman

  • 基于FPGA的三相逆變器并聯(lián)技術研究

    交流電源供電方式正在由集中式向分布式、全功能式發(fā)展,而實現(xiàn)分布式電源的核心就是模塊的并聯(lián)技術。多臺逆變器并聯(lián)可以實現(xiàn)大容量供電和冗余供電,可大大提高系統(tǒng)的靈活性,使電源系統(tǒng)的體積重量大為降低,同時其主開關器件的電流應力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯(lián)技術。 本文首先對電壓、電流雙閉環(huán)逆變器控制系統(tǒng)進行了研究。通過對傳遞函數(shù)的分析,得到了基于等效輸出阻抗的雙閉環(huán)控制的逆變器并聯(lián)系統(tǒng)模型。在分析逆變器模型的基礎上設計了各控制器參數(shù),并通過MATLAB仿真進行了驗證。根據(jù)上述模型,分析了逆變器并聯(lián)的環(huán)流特性,以及基于有功和無功功率的并聯(lián)控制方案。 隨著電子技術的不斷發(fā)展,F(xiàn)PGA技術正在越來越多地用于工程實踐中。本文在研究SPWM控制技術的基礎上,應用FPGA芯片EP1C12Q240C8實現(xiàn)了SPWM數(shù)字控制器,用于多模塊逆變器并聯(lián)控制系統(tǒng)。文中給出了仿真結果和芯片的測試結果。 基于FPGA的三相逆變器并聯(lián)數(shù)字控制器的研究具有現(xiàn)實意義,設計具有創(chuàng)新性。仿真和芯片的初步測試結果表明:本文設計的基于FPGA的逆變器并聯(lián)數(shù)字控制器能夠滿足逆變器并聯(lián)系統(tǒng)的要求。

    標簽: FPGA 三相逆變器 并聯(lián) 技術研究

    上傳時間: 2013-08-05

    上傳用戶:ccclll

  • 應用可靠性5_線路設計

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產(chǎn)生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性 線路設計

    上傳時間: 2013-07-28

    上傳用戶:mh_zhaohy

  • 應用可靠性9_綜合實例

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產(chǎn)生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性

    上傳時間: 2013-04-24

    上傳用戶:刺猬大王子

  • 三維圖形幾何管線的算法

    近年來,計算機圖形學應用越來越廣泛,尤其是三維(3D)繪圖。3D繪圖使用3D模型和各種影像處理產(chǎn)生具有三維空間真實感的影像,應用于虛擬真實情況以及多媒體的產(chǎn)品上,且多半是使用低成本的實時3D計算機繪圖技術為基礎。在初期3D圖形學剛起步時,由于圖形簡單,因此可以利用CPU來運算,但隨著圖形學技術的發(fā)展,所要繪制的圖形越來越復雜,這時如果單純依賴CPU來處理,不能達到實時的要求,因此需要專門的硬件來加速圖形處理,GPU(圖形處理單元)因此出現(xiàn)了。不過由于3D圖形加速硬件的復雜性和短壽命,這極大地提高了對硬件開發(fā)環(huán)境的需要。為了更好的對設計進行更改和測試,不能僅僅用專門定制的方法來設計,需要其他的方:硬件描述語言(HDL)和FPGA。 隨著計算機繪圖規(guī)模的需要,借助輔助硬件資源,來提高圖形處理單元(GPU)處理速度的需求越來越普遍。自從15年前現(xiàn)場可編程門陣列(FPGA)開始出現(xiàn)以來,其在可編程硬件領域所起的作用越來越大。它們在速度、體積和速度方面都有了很大的提高。這意味著FPGA在以前只能使用專用硬件的場合越來越重要。其中一個應用領域就是3D圖形渲染,在這個研究領域里人們正在利用具有可編程性能的FPGA來幫助改進圖形處理單元(GPU)的性能。 能夠在廉價、可動態(tài)重新配置的FPGA上實現(xiàn)復雜算法來輔助硬件設計。本文的設計就是通過在FPGA上實現(xiàn)3維圖形幾何處理管線部分功能來提高圖形處理速度。具體實現(xiàn)中使用硬件描述語言(Verilog HDL)進行邏輯設計,并發(fā)現(xiàn)問題解決問題。 本文主要特色如下: 1.針對幾何變換換子系統(tǒng),提出一種硬件實現(xiàn)方案,該方案能對基本的幾何變換如:平移、縮放、旋轉(zhuǎn)和投影進行操作。首先構造出總體變換矩陣,隨后進行矩陣乘法運算,再進行投影變換,最后輸出變換座標。提出一種脈動陣列結構,用于兩個矩陣的乘法運算。找到一種快捷的方法來實現(xiàn)矩陣相乘,將能大大提高系統(tǒng)的效率。 2.對于3D圖形裁剪,文中描述了一種裁剪引擎,它能夠處理3D圖形中的裁剪、透視除法以及視口映射的功能。硬件實現(xiàn)的難度取決于裁剪算法的復雜程度。我們在Sutherland-Hodgman裁剪算法的基礎上提出一種新的裁剪算法,該算法通過去除冗余頂點以提高處理速度,同時利用編碼來判斷線段可見性的方法使得硬件實現(xiàn)變得很容易。 3.最后,我們在FPGA上實現(xiàn)了幾何變換以及三維裁剪,并與C語言的模擬結果對比發(fā)現(xiàn)結果正確,且三維裁剪能夠以3M個三角形/s的速度運行,滿足了圖形流水中的實時性要求。

    標簽: 三維圖形 幾何 算法

    上傳時間: 2013-04-24

    上傳用戶:yerik

  • 多功能車輛總線一類設備的FPGA實現(xiàn)

    多功能車輛總線一類設備是一個在列車通信網(wǎng)(TCN,TrainCommunication Network)中普遍使用的網(wǎng)絡接口單元。目前我國的新式列車大多采用列車通信網(wǎng)傳輸列車中大量的控制和服務信息。但使用的列車通信網(wǎng)產(chǎn)品主要為國外進口,因此迫切需要研制具有自主知識產(chǎn)權的列車通信網(wǎng)產(chǎn)品。 論文以一類設備控制器的設計為核心,采取自頂向下的模塊設計方法。將設備控制器分為同步層和數(shù)據(jù)處理層來分別實現(xiàn)對幀的發(fā)送與接收處理和對幀數(shù)據(jù)的提取與存儲處理。 同步層包含幀的識別模塊、曼徹斯特譯碼模塊、曼徹斯特編碼與幀封裝三個模塊。幀識別模塊檢測幀的起始位并對幀類型進行判斷。譯碼模塊根據(jù)采集的樣本值來判斷曼徹斯特編碼的值,采樣的難點在于非理想信號帶來的采樣誤差,論文使用結合位同步的多點采樣法來提高采樣質(zhì)量。幀分界符中的非數(shù)據(jù)符不需要進行曼徹斯特編碼,編碼時在非數(shù)據(jù)符位關閉編碼電路使非數(shù)據(jù)符保持原來的編碼輸出。 數(shù)據(jù)處理層以主控單元(MCU,Main Control Unit)和通信存儲器為設計核心。MCU是控制器的核心,對接收的主幀進行分析,判斷是從通信存儲器相應端口取出應答從幀并發(fā)送,還是準備接收從幀并存入通信存儲器。通信存儲器存儲設備的通信數(shù)據(jù),合適的地址分配能簡化MCU的控制程序,論文固定了通信存儲器端口大小使MCU可以根據(jù)一個固定的公式進行端口的遍歷從而簡化了MCU程序的復雜度。數(shù)據(jù)在傳輸中由于受到干擾和沖突等問題而出現(xiàn)錯誤,論文采用循環(huán)冗余檢驗碼結合偶檢驗擴展來對傳輸數(shù)據(jù)進行差錯控制。 最后,使用FPGA和硬件描述語言Verilog HDL開發(fā)出了MVB一類設備。目前該一類設備已運用在SS4G電力機車的制動控制單元(BCU.Brake Control Unit)中并在鐵道科學研究院通過了TCN通信測試。一類設備的成功研制為列車通信網(wǎng)中總線管理器等高類設備的開發(fā)奠定了堅實的基礎。

    標簽: FPGA 多功能 總線 設備

    上傳時間: 2013-07-27

    上傳用戶:qazxsw

  • 基于FPGA的航電數(shù)據(jù)處理及傳輸系統(tǒng)

    本文結合目前國內(nèi)外航電數(shù)據(jù)處理系統(tǒng)的發(fā)展概況,設計了一款集數(shù)據(jù)采集、處理、控制及傳輸于一體的航電處理系統(tǒng)。文章首先深入研究了自適應濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進算法,提升了算法性能,給出仿真結果分析,并設計應用于系統(tǒng)之中;其次介紹了ARINC-429航空總線和RS-422串行總線的信息標準和傳輸格式。在此基礎上,設計了基于FPGA的解決航電系統(tǒng)數(shù)據(jù)采集、濾波處理、控制傳輸和復雜非線性運算的一體化實現(xiàn)方案。選用XILINX公司的FPGA,實現(xiàn)了航電數(shù)據(jù)采集、傳輸和控制,集成了ARlNC-429和RS-422兩種通信接口,實現(xiàn)了總線冗余,并實現(xiàn)了數(shù)據(jù)濾波和相應的算法處理。最后,在實驗室環(huán)境下,對每個模塊分別進行了軟硬件測試。

    標簽: FPGA 數(shù)據(jù)處理 傳輸系統(tǒng)

    上傳時間: 2013-07-01

    上傳用戶:R50974

主站蜘蛛池模板: 新蔡县| 永兴县| 崇仁县| 鄂尔多斯市| 岚皋县| 集贤县| 时尚| 沧源| 新巴尔虎左旗| 玛曲县| 安多县| 东至县| 阜宁县| 崇明县| 巧家县| 湘潭市| 饶阳县| 静乐县| 临潭县| 十堰市| 渝北区| 浮梁县| 简阳市| 伊通| 永昌县| 岫岩| 景德镇市| 茶陵县| 嘉鱼县| 遂昌县| 德安县| 当雄县| 定陶县| 河津市| 武宣县| 长子县| 电白县| 宜州市| 雷波县| 江阴市| 新绛县|