亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

全國大學(xué)(xué)生電子設(shè)(shè)計(jì)大賽

  • 電力電子裝置電磁輻射問題的場分析.rar

    隨著電力電子技術(shù)的迅速發(fā)展,電力電子裝置正在向著高頻化、大容量、小體積的方向發(fā)展,其電磁環(huán)境也變得更為復(fù)雜,隨之帶來的輻射電磁干擾也日益嚴(yán)重。在電力電子裝置設(shè)計初期開展電磁兼容數(shù)值仿真和預(yù)測對解決復(fù)雜的電磁干擾問題意義重大。 本文介紹了國內(nèi)外電力電子裝置電磁兼容的研究現(xiàn)狀。針對電力電子裝置電磁兼容的復(fù)雜性,討論了使用仿真軟件進(jìn)行電力電子裝置電磁兼容分析的策略,主要面向電源印制電路板(PCB)、控制箱和變流器機(jī)柜全波電磁仿真的具體應(yīng)用進(jìn)行了研究。 首先對PCB電源板進(jìn)行電磁兼容預(yù)測。采用軟件Protel99SE和CST微波工作室(R)(CST MICROWAVE STUDIO(R),簡稱CST MWS(R))相結(jié)合進(jìn)行分析,得到.PCB板的表面電流和電場分布圖。根據(jù)分布圖,分析電源板的輻射特性,提出提高PCB電磁兼容性的優(yōu)化設(shè)計的設(shè)想,在PCB設(shè)計過程中加入對PCB電磁兼容性分析的場仿真,使PCB的電磁兼容分析有一個直觀的參照物,有助于指導(dǎo)PCB的布局布線,對PCB優(yōu)化設(shè)計,提高產(chǎn)品性能有重要作用。根據(jù)仿真結(jié)果將PCB電源板近似等效成電偶極子模型。 其次應(yīng)用CST MICROSTRIPESTM軟件計算控制箱的屏蔽效能,并在控制箱插入PCB電源板后進(jìn)行輻射特性分析。 最后應(yīng)用全波電磁仿真軟件CST MWS(R)對變流器機(jī)柜進(jìn)行電磁輻射干擾瞬態(tài)仿真,分析過程中考慮到了IGBT的開關(guān)尖峰、線纜和易產(chǎn)生干擾的電子元器件以及整個機(jī)箱機(jī)柜。運用線性網(wǎng)絡(luò)理論對仿真結(jié)果進(jìn)行標(biāo)定,由此提出改進(jìn)措施—采用unit cell和微擾理論設(shè)計屏蔽網(wǎng),有效地抑制了電磁輻射。

    標(biāo)簽: 電力電子裝置 電磁輻射

    上傳時間: 2013-04-24

    上傳用戶:標(biāo)點符號

  • 基于軟開關(guān)全橋變換器的電動汽車充電電源設(shè)計.rar

    當(dāng)今世界,環(huán)境污染嚴(yán)重,能源出現(xiàn)危機(jī),機(jī)動車輛排氣污染已占城市大氣污染的很大比重,電動汽車作為無污染交通工具,在市場上具有很大的優(yōu)越性。而電動汽車充電技術(shù)也在不斷發(fā)展,不斷優(yōu)化。奧運臨近,我國為把2008年北京奧運會辦成真正的綠色奧運,將在奧運村及北京很多范圍內(nèi)使用電動汽車。本論文針對2008北京奧運會用電動汽車,對其充電電源進(jìn)行了系統(tǒng)的研究設(shè)計。本文提出了以零電壓零電流(ZVZCS)全橋軟開關(guān)變換器為主拓?fù)涞某潆婋娫聪到y(tǒng),實現(xiàn)了較高功率因數(shù)與高效率的充電設(shè)備。文中首先總結(jié)了電動汽車充電電源的研究現(xiàn)狀和充電控制策略,進(jìn)行了多種全橋軟開關(guān)拓?fù)浔容^,最終選擇采用副邊簡單輔助電路的ZVZCS變換器拓?fù)洌撏負(fù)涫褂靡粋€電容和兩個二極管構(gòu)成副邊輔助電路,無需有損元件和有源開關(guān)器件,輔助電路構(gòu)成簡單,控制方法簡單,能很好的實現(xiàn)主開關(guān)器件的ZVZCS,也能嵌位副邊整流電壓。以可靠性為大前提,對充電電源進(jìn)行了參數(shù)設(shè)計。另外,本文針對輕載情況下,超前臂不能實現(xiàn)零電壓開通的問題,對變換器進(jìn)行了改進(jìn),實現(xiàn)了全負(fù)載范圍的軟開關(guān)。實驗結(jié)果驗證了該拓?fù)鋺?yīng)用于電動汽車充電電源的可行性。

    標(biāo)簽: 軟開關(guān) 全橋變換器 電動汽車充電

    上傳時間: 2013-07-13

    上傳用戶:wdq1111

  • 大容量并聯(lián)電力有源濾波器性能改善控制技術(shù)研究.rar

    隨著對電能應(yīng)用高效率的要求,基于電力電子技術(shù)的非線性負(fù)載等開關(guān)設(shè)備的應(yīng)用越來越普遍,這些開關(guān)設(shè)備造成的諧波成分對電網(wǎng)的污染也越來越嚴(yán)重。這些諧波會影響其它電氣設(shè)備的正常工作,危及電網(wǎng)安全。電力有源濾波器由于能對頻率和幅值都變化的諧波進(jìn)行跟蹤補(bǔ)償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項目方案的論證階段,為提高大容量單臺純有源濾波器的效率和動、穩(wěn)態(tài)性能而做的分析、設(shè)計和仿真驗證工作。論文首先介紹了通過LCL濾波器與電網(wǎng)相連的并聯(lián)電力有源濾波器的主電路結(jié)構(gòu),進(jìn)而分析了這種主電路結(jié)構(gòu)在大容量和低開關(guān)頻率場合對開關(guān)紋波衰減的優(yōu)勢。通過比較PI控制和狀態(tài)反饋控制,選取全狀態(tài)反饋來達(dá)到對系統(tǒng)的穩(wěn)定控制。 將電網(wǎng)處理為擾動輸入,對LCL主電路在靜止abc坐標(biāo)系中進(jìn)行了建模,然后選取系統(tǒng)閉環(huán)期望極點設(shè)計了控制系統(tǒng)。為消除電網(wǎng)這個外部輸入對指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導(dǎo)了前饋的具體關(guān)系式。之后引入了觀測器,并把對電網(wǎng)輸入的建模考慮進(jìn)了觀測器,消除了電網(wǎng)輸入對狀態(tài)估計和補(bǔ)償輸出造成的偏差。在電力有源濾波器實際安裝時,電網(wǎng)進(jìn)線和變壓器的電感是不確定的,其會加在LCL的網(wǎng)側(cè)電感上,從而使對系統(tǒng)基于狀態(tài)空間的建模產(chǎn)生偏差,因此文章研究了所設(shè)計的控制器對LCL網(wǎng)側(cè)電感變化的適應(yīng)性。為保證電力有源濾波器的穩(wěn)態(tài)指標(biāo),對狀態(tài)反饋后的系統(tǒng)設(shè)計了重復(fù)控制器。 最后,基于設(shè)計的控制器在MATLAB/Simulink環(huán)境下建立了對1MW不控整流負(fù)載進(jìn)行補(bǔ)償?shù)碾娏τ性礊V波器系統(tǒng)模型,進(jìn)行了仿真;并對動靜態(tài)性能進(jìn)行了分析,驗證了設(shè)計和理論分析的正確性。

    標(biāo)簽: 大容量 并聯(lián) 電力

    上傳時間: 2013-06-20

    上傳用戶:哇哇哇哇哇

  • FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進(jìn)行整體仿真分析,驗證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進(jìn)行數(shù)字仿真,Spectre對進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達(dá)到了國外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計,可以實現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標(biāo)簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的加密算法的研究與實現(xiàn).rar

    在幾乎所有現(xiàn)代通訊和計算機(jī)網(wǎng)絡(luò)領(lǐng)域中,安全問題都起著非常重要的作用。隨著網(wǎng)絡(luò)應(yīng)用的迅速發(fā)展,對安全的要求也逐漸加強(qiáng)。目前影響最大的三類公鑰密碼是RSA公鑰密碼、EIGamal公鑰密碼和橢圓曲線公鑰密碼。但超橢圓曲線密碼是比橢圓曲線密碼更難攻破的密碼體制,且可以在更小的基域上達(dá)到與橢圓曲線密碼相同的安全程度。雖然超橢圓曲線密碼體制在理論上已經(jīng)基本成熟,但由于它的計算復(fù)雜性大,所以在具體實現(xiàn)上還需要進(jìn)一步研究。實現(xiàn)超橢圓曲線密碼系統(tǒng),對于增強(qiáng)信息系統(tǒng)的安全性和研究更高強(qiáng)度的加密系統(tǒng)都有著重要的理論意義和較高的應(yīng)用價值,相信超橢圓曲線密碼系統(tǒng)將會有更好的應(yīng)用前景。 對于密碼系統(tǒng),我們希望它占用的空間更少,實現(xiàn)的時間更短,安全性更高。論文研究超橢圓曲線密碼中的加密算法,對主要算法進(jìn)行實現(xiàn)比較并提出軟硬協(xié)調(diào)思想實現(xiàn)超橢圓曲線密碼系統(tǒng)就是為了達(dá)到這個目標(biāo)。 論文先介紹了超橢圓曲線密碼系統(tǒng)中有限域上的兩個核心運算——有限域乘法運算和有限域求逆運算。對有限域乘法運算的全串行算法和串并混合算法在FPGA上用VHDL語言進(jìn)行了實現(xiàn),并對它們的結(jié)果進(jìn)行對比,重點在于對并行度不同的串并混合算法進(jìn)行實現(xiàn)比較,找到面積和速度的最佳結(jié)合點。通過對算法的實現(xiàn)和比較,發(fā)現(xiàn)理論上面積和速度協(xié)調(diào)性較好的8位串并混合算法在實際中協(xié)調(diào)性并不是很好,最終得出結(jié)論,在所做實驗的四種情況中,面積和速度協(xié)調(diào)性較好的算法是4位串并混合算法。隨后論文對有限域求逆運算的三種算法在FPGA上用VHDL語言進(jìn)行實現(xiàn)比較,找到單獨實現(xiàn)有限域求逆運算較好的算法(MIMA域求逆算法)和可以與域乘法運算相結(jié)合的算法(使用域乘法求逆的算法),為軟硬協(xié)調(diào)實現(xiàn)超橢圓曲線系統(tǒng)思想的提出打下基礎(chǔ)。 論文然后提出了軟硬協(xié)調(diào)的方法實現(xiàn)超橢圓曲線系統(tǒng)的思想,并對整個系統(tǒng)進(jìn)行了軟硬件部分的劃分。通過分析,將標(biāo)量乘算法,除子算法和多項式環(huán)算法劃分到軟件部分,并對其中的標(biāo)量乘運算進(jìn)行了詳細(xì)的分析介紹,將有限域算法歸于硬件部分并對其進(jìn)行了簡單描述。在最后對全文進(jìn)行總結(jié),提出進(jìn)一步需要開展的工作。

    標(biāo)簽: FPGA 加密 法的研究

    上傳時間: 2013-04-24

    上傳用戶:zl123!@#

  • 基于FPGA的HDMI顯示系統(tǒng)的設(shè)計與實現(xiàn).rar

    伴隨著多媒體顯示和傳輸技術(shù)的發(fā)展,人們獲得了越來越高的視聽享受。從傳統(tǒng)的模擬電視,到標(biāo)清、高清、全高清。與顯示技術(shù)發(fā)展結(jié)伴而行的是顯示接口技術(shù)的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術(shù)上經(jīng)歷了一個從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護(hù)等功能,符合當(dāng)今技術(shù)的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設(shè)備的標(biāo)準(zhǔn)接口之一,并獲得了越來越廣泛的應(yīng)用。 從上世紀(jì)80年代XILINX發(fā)明第一款FPGA芯片以來,FPGA就以其體系結(jié)構(gòu)和邏輯單元靈活,運算速度快,編程方便等優(yōu)點廣泛應(yīng)用與IC設(shè)計、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數(shù)據(jù)量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設(shè)計上,針對HDMI和DDR2的相關(guān)高速電路,采用了一系列的高速電路設(shè)計方法,有效的避免了信號的反射,串?dāng)_等不良現(xiàn)象。同時在對HDMI規(guī)范和DDR2 SDRAM時序規(guī)范的深入研究的基礎(chǔ)上,在ALTERA的開發(fā)平臺QUARTUSII上編寫了系統(tǒng)的頂層模塊和相關(guān)各功能子模塊,并仿真通過。 論文的主要工作和創(chuàng)新點表現(xiàn)在以下幾個方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲器件DDR2的時序規(guī)范。 2、論文搭建的整個系統(tǒng)相當(dāng)龐大,涉及到相關(guān)的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅(qū)動顯示器件,區(qū)別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。

    標(biāo)簽: FPGA HDMI 顯示系統(tǒng)

    上傳時間: 2013-07-28

    上傳用戶:xiaoxiang

  • 基于FPGA的全同步數(shù)字頻率計的設(shè)計.rar

    頻率是電子技術(shù)領(lǐng)域內(nèi)的一個基本參數(shù),同時也是一個非常重要的參數(shù)。穩(wěn)定的時鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測頻系統(tǒng)使用時鐘的提高,測頻技術(shù)有了相當(dāng)大的發(fā)展,但不管是何種測頻方法,±1個計數(shù)誤差始終是限制測頻精度進(jìn)一步提高的一個重要因素。 本設(shè)計闡述了各種數(shù)字測頻方法的優(yōu)缺點。通過分析±1個計數(shù)誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當(dāng)相位同步時開始計數(shù),相位再次同步時停止計數(shù),通過相位同步來消除計數(shù)誤差,然后再通過運算得到實際頻率的大小。根據(jù)M/T法的測頻原理,已經(jīng)出現(xiàn)了等精度的測頻方法,但是還存在±1的計數(shù)誤差。因此,本文根據(jù)等精度測頻原理中閘門時間只與被測信號同步,而不與標(biāo)準(zhǔn)信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數(shù)誤差的來源,采用了全同步的測頻原理在FPGA器件上實現(xiàn)了全同步數(shù)字頻率計。根據(jù)全同步數(shù)字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設(shè)計程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對編寫的VHDL程序進(jìn)行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設(shè)計并給出了電路原理圖和PCB圖。對構(gòu)成全同步數(shù)字頻率計的每一個模塊,給出了較詳細(xì)的設(shè)計方法和完整的程序設(shè)計以及仿真結(jié)果。

    標(biāo)簽: FPGA 數(shù)字頻率計

    上傳時間: 2013-06-05

    上傳用戶:wys0120

  • 基于FPGA的HDMI顯示系統(tǒng)的設(shè)計與實現(xiàn)

    伴隨著多媒體顯示和傳輸技術(shù)的發(fā)展,人們獲得了越來越高的視聽享受。從傳統(tǒng)的模擬電視,到標(biāo)清、高清、全高清。與顯示技術(shù)發(fā)展結(jié)伴而行的是顯示接口技術(shù)的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術(shù)上經(jīng)歷了一個從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護(hù)等功能,符合當(dāng)今技術(shù)的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設(shè)備的標(biāo)準(zhǔn)接口之一,并獲得了越來越廣泛的應(yīng)用。 從上世紀(jì)80年代XILINX發(fā)明第一款FPGA芯片以來,FPGA就以其體系結(jié)構(gòu)和邏輯單元靈活,運算速度快,編程方便等優(yōu)點廣泛應(yīng)用與IC設(shè)計、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數(shù)據(jù)量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設(shè)計上,針對HDMI和DDR2的相關(guān)高速電路,采用了一系列的高速電路設(shè)計方法,有效的避免了信號的反射,串?dāng)_等不良現(xiàn)象。同時在對HDMI規(guī)范和DDR2 SDRAM時序規(guī)范的深入研究的基礎(chǔ)上,在ALTERA的開發(fā)平臺QUARTUSII上編寫了系統(tǒng)的頂層模塊和相關(guān)各功能子模塊,并仿真通過。 論文的主要工作和創(chuàng)新點表現(xiàn)在以下幾個方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲器件DDR2的時序規(guī)范。 2、論文搭建的整個系統(tǒng)相當(dāng)龐大,涉及到相關(guān)的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅(qū)動顯示器件,區(qū)別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。

    標(biāo)簽: FPGA HDMI 顯示系統(tǒng)

    上傳時間: 2013-06-22

    上傳用戶:784533221

  • 基于FPGA的全數(shù)字激光測距信號處理

    激光測距是一種非接觸式的測量技術(shù),已被廣泛使用于遙感、精密測量、工程建設(shè)、安全監(jiān)測以及智能控制等領(lǐng)域。早期的激光測距系統(tǒng)在激光接收機(jī)中通過分立的單元電路處理激光發(fā)、收信號以測量光脈沖往返時間,使得開發(fā)成本高、電路復(fù)雜,調(diào)試?yán)щy,精度以及可靠性相對較差,體積和重量也較大,且沒有與其他儀器相匹配的標(biāo)準(zhǔn)接口,上述缺陷阻礙了激光測距系統(tǒng)的普及應(yīng)用。 本文針對激光測距信號處理系統(tǒng)設(shè)計了一套全數(shù)字集成方案,除激光發(fā)射、接收電路以外,將信號發(fā)生、信號采集、綜合控制、數(shù)據(jù)處理和數(shù)據(jù)傳輸五個部分集成為一塊專用集成電路。這樣就不再需要DA轉(zhuǎn)換和AD轉(zhuǎn)換電路和濾波處理等模塊,可以直接對信號進(jìn)行數(shù)字信號處理。與分立的單元電路構(gòu)成的激光測距信號處琿相比,可以大大降低激光測距系統(tǒng)的成本,縮短激光測距的研制周期。并且由于專用集成電路帶有標(biāo)準(zhǔn)的RS232接口,可以直接與通信模塊連接,構(gòu)成激光遙測實時監(jiān)控系統(tǒng),通過LED實時顯示測距結(jié)果。這樣使得激光測距系統(tǒng)只需由激光器LD、接收PD和一片集成電路組成即可,提出了橋梁的位移監(jiān)測技術(shù)方法,并設(shè)計出一種針對橋梁的位移監(jiān)測的具有既便攜、有效又經(jīng)濟(jì)實用的監(jiān)測樣機(jī)。 本文基于xil inx公司提供的開發(fā)環(huán)境(ise8.2)、和Virtex2P系列XC2VP30的開發(fā)版來設(shè)計的,提出一種基于方波的利用DCM(數(shù)字時鐘管理器)檢相的相位式測距方法;采用三把側(cè)尺頻率分別是30MHz、3MHz、lOkHz,對應(yīng)的測尺長度分別為5米、50米和15000米,對應(yīng)的精度分別為±0.02米、±0.5米和±5米。設(shè)計了一套激光測距全數(shù)字信號處理系統(tǒng)。為了證明本系統(tǒng)的準(zhǔn)確性,另外設(shè)計了一套利用延時的方法來模擬激光光路,經(jīng)過測試,證明利用DCM檢相的相位式測距方法對于橋梁的位移監(jiān)測是可行的,測量精度和測量結(jié)果也滿足設(shè)計方案要求。

    標(biāo)簽: FPGA 全數(shù)字 信號處理 激光測距

    上傳時間: 2013-06-12

    上傳用戶:fanboynet

  • 基于FPGA的全同步數(shù)字頻率計的設(shè)計

    頻率是電子技術(shù)領(lǐng)域內(nèi)的一個基本參數(shù),同時也是一個非常重要的參數(shù)。穩(wěn)定的時鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測頻系統(tǒng)使用時鐘的提高,測頻技術(shù)有了相當(dāng)大的發(fā)展,但不管是何種測頻方法,±1個計數(shù)誤差始終是限制測頻精度進(jìn)一步提高的一個重要因素。 本設(shè)計闡述了各種數(shù)字測頻方法的優(yōu)缺點。通過分析±1個計數(shù)誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當(dāng)相位同步時開始計數(shù),相位再次同步時停止計數(shù),通過相位同步來消除計數(shù)誤差,然后再通過運算得到實際頻率的大小。根據(jù)M/T法的測頻原理,已經(jīng)出現(xiàn)了等精度的測頻方法,但是還存在±1的計數(shù)誤差。因此,本文根據(jù)等精度測頻原理中閘門時間只與被測信號同步,而不與標(biāo)準(zhǔn)信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數(shù)誤差的來源,采用了全同步的測頻原理在FPGA器件上實現(xiàn)了全同步數(shù)字頻率計。根據(jù)全同步數(shù)字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設(shè)計程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對編寫的VHDL程序進(jìn)行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設(shè)計并給出了電路原理圖和PCB圖。對構(gòu)成全同步數(shù)字頻率計的每一個模塊,給出了較詳細(xì)的設(shè)計方法和完整的程序設(shè)計以及仿真結(jié)果。

    標(biāo)簽: FPGA 數(shù)字頻率計

    上傳時間: 2013-04-24

    上傳用戶:qqoqoqo

主站蜘蛛池模板: 二连浩特市| 遵化市| 军事| 兴化市| 高陵县| 涡阳县| 自治县| 阿鲁科尔沁旗| 海阳市| 肇庆市| 思南县| 胶南市| 高清| 民权县| 和龙市| 垫江县| 昆明市| 茂名市| 曲沃县| 曲松县| 英山县| 白河县| 昌邑市| 镇雄县| 岳池县| 桦甸市| 丹东市| 察雅县| 方正县| 三河市| 景东| 万年县| 甘谷县| 永定县| 芦溪县| 连云港市| 醴陵市| 平果县| 荥经县| 龙门县| 永昌县|