亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

全國(guó)

  • TI全系列sch元件庫(包括5402).rar

    TI公司全系列sch元件庫(包括5402)

    標簽: 5402 sch 元件庫

    上傳時間: 2013-07-04

    上傳用戶:jingfeng0192

  • 50V50A移相全橋ZVSDCDC變換器的設計.rar

    隨著通訊技術和電力系統的發展,對通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應用于中大功率場合的全橋變換器與軟開關的結合解決了這一問題。因此,對其進行研究設計具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關技術,且根據移相控制PWM全橋變換器的主電路拓撲結構,選定適合于本論文的零電壓開關軟開關技術的電路拓撲,并對其基本工作原理進行闡述,同時給出ZVS軟開關的實現策略。 其次,對選定的主電路拓撲結構進行電路設計,給出主電路中各參量的設計及參數的計算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數設計、高頻變壓器及諧振電感的參數設計以及輸出整流濾波電路的參數設計。 然后,論述移相控制電路的形成,對移相控制芯片進行選擇,同時對移相控制芯片UC3875進行詳細的分析和設計。對主功率管MOSFET的驅動電路進行分析和設計。 最后,基于理論計算,對系統主電路進行仿真,研究其各部分設計的參數是否合乎實際電路。搭建移相控制ZV SDC/DC全橋變換器的實驗平臺,在系統實驗平臺上做了大量的實驗。 實驗結果表明,論文所設計的DC/DC變換器能很好的實現軟開關,提高效率,使輸出電壓得到穩定控制,最后通過調整移相控制電路,可實現直流輸出的寬范圍調整,具有很好的工程實用價值。

    標簽: ZVSDCDC 50V50A 移相全橋

    上傳時間: 2013-08-04

    上傳用戶:zklh8989

  • 全功能交通燈設計智能交通燈.rar

    全功能交通燈設計+智能交通燈 全功能交通燈設計+智能交通燈

    標簽: 交通燈 智能交通燈

    上傳時間: 2013-06-19

    上傳用戶:xg262122

  • 全數字超聲診斷系統部分核心算法的FPGA實現.rar

    60年代初,國際上首次將B超診斷儀應用于臨床診斷,40多年來B超診斷儀的發展極為迅速。隨著數字信號處理及計算機技術的發展,目前國際上先進水平的超聲診斷設備幾乎每一個環節都包含著數字信號處理的內容,研制全數字化的超聲診斷設備已成為發展趨勢。 @@ 基于FPGA及嵌入式操作系統的全數字超聲診斷系統具有技術含量高、便攜的特點,可用數字硬件電路來實現數據量極其龐大的超聲信息的實時處理。 @@ 本文從超聲診斷原理入手,在對超聲診斷系統中的幾個關鍵技術進行分析的基礎上,重點研究開發超聲診斷系統中數字信號處理部分的兩個核心算法。以FPGA芯片為載體,在Quartus Ⅱ平臺中采用Verilog HDL語言進行編程并仿真驗證,分別實現了數字FIR濾波器及CORDIC坐標變換兩個模塊的功能。另外,采用Verilog HDL語言對應用于圖像顯示模塊的SPI接口進行了編程設計,編譯下載至FPGA中,最終實現了與ARM A8的OMPG3530板之間高速串行數據的傳輸。 @@ 采用在單片FPGA芯片內實現數字式超聲診斷部分核心算法并與高性能ARMA8處理器相配合的數字信號處理解決方案,具有高速度、高精度、高集成度、便攜的特點,為全數字化便攜超聲診斷設備的研制打下了基礎。 @@關鍵詞:超聲診斷系統;FPGA;數字FIR濾波器;CORDIC算法;SPI總線

    標簽: FPGA 全數字 超聲診斷系統

    上傳時間: 2013-07-07

    上傳用戶:hxy200501

  • 最全的IC封裝代號及尺寸.rar

    最全的IC封裝代號及尺寸 幫助我們更快的找到藥封裝的器件

    標簽: IC封裝 代號 尺寸

    上傳時間: 2013-06-12

    上傳用戶:zyt

  • 很全的電子元器件基礎知識講義.rar

    電子技術基礎 很全的電子元器件基礎知識講義.rar

    標簽: 電子元器件 基礎知識 講義

    上傳時間: 2013-05-25

    上傳用戶:003030

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片?,F在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的全數字中頻接收機的研究與實現.rar

    本論文基于直接擴頻通信的理論設計了一種全數字的中頻接收機,使用Xilinx公司的FPGA芯片xc3s400作為接收機的主芯片,實現中頻數字信號的下變頻,基帶解調,PN碼的捕獲及跟蹤環路的設計并給出了它們的具體設計步驟及RTL級邏輯電路圖。本文對于數字下變頻器的設計、數字抑制載波恢復環的設計進行了詳細的論述,還使用Matlab中的Simulink對本接收機系統所要使用的全數字Costas環進行了功能仿真并給出了仿真結果。 本文使用高速模數轉換器AD9601對中頻模擬信號進行采樣,最后再用高速數模轉換器AD9740還原出原始信息,并給出了它們與核心芯片xc3s400的接口設計方法及原理電路圖。

    標簽: FPGA 全數字 中頻接收機

    上傳時間: 2013-07-30

    上傳用戶:weiwolkt

  • 基于FPGA的全彩色LED同步顯示屏控制系統的設計.rar

    LED顯示屏作為一項高新科技產品正引起人們的高度重視,它以其動態范圍廣,亮度高,壽命長,工作性能穩定而日漸成為顯示媒體中的佼佼者,現已廣泛應用于廣告、證券、交通、信息發布等各方面,且隨著全彩屏顯示技術的日益完善,LED顯示屏有著廣闊的市場前景。 本文主要研究的對象為全彩色LED同步顯示屏控制系統,提出了一個系統實現方案,整個系統分三部分組成:DVI解碼電路、發送系統以及接收系統。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數據,經過T.D.M.S.解碼恢復出可供LED屏顯示的紅、綠、藍共24位像素數據和一些控制信號。發送系統用于將收到的數據流進行緩存,經處理后發送至以太網芯片進行以太網傳輸。接收系統接收以太網上傳來的視頻數據流,經過位分離操作后存入SRAM進行緩存,再串行輸入至LED顯示屏進行掃描顯示。然后,從多方面論述了該方案的可行性,仔細推導了LED顯示屏各技術參數之間的聯系及約束關系。 本課題采用可編程邏輯器件來完成系統功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點,不僅可以滿足高速圖像數據處理對速度的要求,而且增加了設計的靈活性,不需修改電路硬件設計,縮短了設計周期,還可以進行在線升級。

    標簽: FPGA LED 全彩色

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞

  • 基于FPGA的全同步數字頻率計的設計.rar

    頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤差始終是限制測頻精度進一步提高的一個重要因素。 本設計闡述了各種數字測頻方法的優缺點。通過分析±1個計數誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數,相位再次同步時停止計數,通過相位同步來消除計數誤差,然后再通過運算得到實際頻率的大小。根據M/T法的測頻原理,已經出現了等精度的測頻方法,但是還存在±1的計數誤差。因此,本文根據等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數誤差的來源,采用了全同步的測頻原理在FPGA器件上實現了全同步數字頻率計。根據全同步數字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設計程序,并在MAX+PLUS Ⅱ軟件環境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設計并給出了電路原理圖和PCB圖。對構成全同步數字頻率計的每一個模塊,給出了較詳細的設計方法和完整的程序設計以及仿真結果。

    標簽: FPGA 數字頻率計

    上傳時間: 2013-06-05

    上傳用戶:wys0120

主站蜘蛛池模板: 东港市| 金塔县| 花莲县| 大英县| 阜新市| 红安县| 嘉禾县| 美姑县| 宁陵县| 碌曲县| 唐海县| 瑞安市| 江北区| 永康市| 福鼎市| 东安县| 定边县| 汾阳市| 东至县| 银川市| 云和县| 顺昌县| 淄博市| 咸丰县| 昌吉市| 乐都县| 临潭县| 霸州市| 全椒县| 靖远县| 隆安县| 天津市| 呼伦贝尔市| 新龙县| 桐柏县| 瓦房店市| 阿图什市| 历史| 盐池县| 扎囊县| 邵东县|