亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

光電跟蹤技術(shù)(shù)

  • 基于FPGA的3D光立方設(shè)計(jì)_康志強(qiáng)

    3D光立方

    標(biāo)簽: FPGA 光立方

    上傳時(shí)間: 2013-11-15

    上傳用戶:feifei0302

  • 【PPT】數(shù)碼短板印刷方案介紹(清華紫光)

    數(shù)碼短板印刷方案介紹(清華紫光)。

    標(biāo)簽: 數(shù)碼 方案 清華紫光

    上傳時(shí)間: 2013-11-14

    上傳用戶:zyt

  • FPGA在新型激光光幕靶中的應(yīng)用

    結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對(duì)傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯(cuò)報(bào)、漏報(bào),無(wú)法測(cè)試子彈連發(fā)坐標(biāo)等問(wèn)題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計(jì)方法。設(shè)計(jì)中采用了自頂向下的設(shè)計(jì)方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個(gè)模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計(jì)、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。

    標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用

    上傳時(shí)間: 2013-10-20

    上傳用戶:1234xhb

  • Allegro制作光繪文件

    Allegro制作光繪文件

    標(biāo)簽: Allegro 光繪文件

    上傳時(shí)間: 2013-11-06

    上傳用戶:skhlm

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

  • pcb layout規(guī)則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2     2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2     3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4     4. 標(biāo)記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設(shè)計(jì)............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標(biāo)簽: layout pcb

    上傳時(shí)間: 2013-10-29

    上傳用戶:1234xhb

  • IC封裝製程簡(jiǎn)介(IC封裝制程簡(jiǎn)介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見(jiàn)的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類(lèi)別,圖一中不同類(lèi)別的英文縮寫(xiě)名稱(chēng)原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類(lèi)很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見(jiàn)的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱(chēng)為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱(chēng)為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2013-11-04

    上傳用戶:372825274

  • LABVIEW最實(shí)用的技巧合集

    LABVIEW最實(shí)用的技巧合集

    標(biāo)簽: LABVIEW

    上傳時(shí)間: 2013-11-15

    上傳用戶:685

  • 野戰(zhàn)光纖光功率精密測(cè)量裝置研究

    針對(duì)野戰(zhàn)光纖光路損耗介紹一種精密光功率測(cè)量方法,分析了+,-光電接收元件的+%,(光功率%光電流)特性,并建立了實(shí)際模型&設(shè)計(jì)的裝置測(cè)量范圍為%#)!)./(光功率的相對(duì)衰減值),經(jīng)實(shí)踐檢驗(yàn)具有較好 的精度.

    標(biāo)簽: 光纖 光功率 精密測(cè)量 裝置

    上傳時(shí)間: 2013-11-20

    上傳用戶:yy_cn

  • 光回波損耗(后向反射)測(cè)試儀的校準(zhǔn)

    本文介紹了采用光連續(xù)波反射法(OCWR) 技術(shù)的光回波損耗測(cè)試儀的校準(zhǔn)內(nèi)容和校準(zhǔn)方法。校準(zhǔn)內(nèi)容包括內(nèi)部光源的校準(zhǔn)、光功率計(jì)的校準(zhǔn)、回波損耗校準(zhǔn)件的校準(zhǔn)、回波損耗測(cè)量準(zhǔn)確度的校準(zhǔn)等諸多方面,著重介紹了校準(zhǔn)回波損耗測(cè)量準(zhǔn)確度的校準(zhǔn)方法- 光回波損耗無(wú)源模擬法和有源模擬法,并介紹了無(wú)源模擬法和有源模擬法所使用的標(biāo)準(zhǔn)儀器和計(jì)算公式以及不確定度評(píng)定。經(jīng)對(duì)多臺(tái)光回波損耗測(cè)試儀的校準(zhǔn),表明本校準(zhǔn)方法準(zhǔn)確可行,滿足了客戶的需求。

    標(biāo)簽: 光回波 損耗 反射 測(cè)試儀

    上傳時(shí)間: 2015-01-03

    上傳用戶:as275944189

主站蜘蛛池模板: 开鲁县| 类乌齐县| 馆陶县| 长子县| 电白县| 永寿县| 永昌县| 广元市| 扶绥县| 宁河县| 北流市| 广元市| 炉霍县| 满城县| 丹东市| 武安市| 阿坝县| 天水市| 丘北县| 潍坊市| 长治县| 禹城市| 察哈| 兰西县| 海原县| 宁化县| 宾川县| 商都县| 营山县| 宁明县| 马尔康县| 辉南县| 石楼县| 仙居县| 抚顺县| 九江市| 玉环县| 库车县| 昌乐县| 新民市| 西和县|