單片機與cpld總線方式通信,通過單片機io口模擬總線
標簽: cpld 單片機 總線 方式
上傳時間: 2013-09-01
上傳用戶:epson850
并口epp模式下與fpga通信例子,附源碼
標簽: fpga epp 并口 模式
上傳時間: 2013-09-03
上傳用戶:caiqinlin
基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發(fā)環(huán)境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經(jīng)過本人的仿真驗證。
標簽: FPGA UART 串行通信 控制器
上傳用戶:xieguodong1234
結合XILINXCPLD所做的模擬RS232通信verilog源程序
標簽: XILINXCPLD verilog 232 RS
上傳用戶:gps6888
用VHDL語言在CPLD上實現(xiàn)串行通信
標簽: VHDL CPLD 語言 串行通信
上傳時間: 2013-09-06
上傳用戶:q3290766
程序主要用硬件描述語言(VHDL)實現(xiàn):\r\n單片機與FPGA接口通信的問題
標簽: VHDL FPGA 單片機 接口通信
上傳用戶:ddddddos
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機之間串行通信,從而實現(xiàn)用PC機改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
Allegro制作光繪文件
標簽: Allegro 光繪文件
上傳時間: 2013-11-12
上傳用戶:ZZJ886
采用單片機的8位輸出口,每個輸出口接入1只電阻,其阻值為2n次方,由單片機8位數(shù)據(jù)控制電阻是否接入(并聯(lián)),此電阻接入比較器并控制可控硅導通角,實現(xiàn)數(shù)字控制的調(diào)光。本軟件是由8位數(shù)據(jù)對總電阻的計算。該技術還可應用于數(shù)控的模擬負載電路、電壓輸出等電路中。
標簽: 256 DA驅(qū)動 調(diào)光計算 電阻
上傳時間: 2013-10-26
上傳用戶:hjkhjk
在介紹運動檢測以及光流的基本概念的基礎上引出基于光流方程的兩種常用的圖像分析方法--梯度法、塊匹配法;通過對光流法在紅外圖像序列的運動目標檢測、活動輪廓模型以及醫(yī)學圖像處理方面的應用來闡述這兩種光流法的優(yōu)缺點進行分析從而得出光流法在運動圖像識別領域具有較大的優(yōu)勢,最后對光流法在未來其他領域的應用提出展望。
標簽: 光流法 運動目標識別
上傳時間: 2013-10-31
上傳用戶:jrsoft
蟲蟲下載站版權所有 京ICP備2021023401號-1