亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

光學儀器

  • TLP521光耦和三極管2sc2120、IRF9140組成的驅(qū)動電路

    TLP521光耦和2sc2120三極管,IRF9140組成的驅(qū)動電路

    標簽: 2120 9140 TLP 521

    上傳時間: 2013-07-07

    上傳用戶:西伯利亞

  • 一種簡單高效的MPEG-2 MP@HL視頻解碼器

    本文基于數(shù)據(jù)驅(qū)動原理提出并用 FPGA 實現(xiàn)了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個模塊具有高內(nèi)聚,低耦合的特點。只要各個模塊符合數(shù)據(jù)驅(qū)動的工作方式,模塊就能自我正常工作。由

    標簽: MPEG 視頻解碼器

    上傳時間: 2013-06-19

    上傳用戶:y562413679

  • DVB系統(tǒng)中RS編解碼器的FPGA實現(xiàn)

    該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設(shè)計應用于DVB系統(tǒng)中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設(shè)計采用無逆BM算法,并利用串行方式來實現(xiàn),不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現(xiàn),大大的降低了硬件實現(xiàn)的復雜度,并且因為在硬件實現(xiàn)上,采用了3級流水線(pipe-line)的處理結(jié)構(gòu).RS編碼器的設(shè)計中,利用有限域常數(shù)乘法器的特性對編碼電路進行優(yōu)化.這些技術(shù)的采用大大的提高了RS編/解碼器的效率,節(jié)省了RS編/解碼器所占用資源.

    標簽: FPGA DVB RS編解碼

    上傳時間: 2013-08-05

    上傳用戶:BOBOniu

  • stc12c5a60s2仿真器

    stc12c5a60s2系列仿真器使用說明書

    標簽: stc 12c a60 60s

    上傳時間: 2013-06-28

    上傳用戶:徐孺

  • 基于ARM的光纖光柵傳感網(wǎng)絡(luò)FP解調(diào)器的測試系統(tǒng)的研究

    光纖布拉格光柵(Fiber Bragg Grating)傳感器是近幾年光纖傳感技術(shù)領(lǐng)域的研究熱點,光纖光柵傳感器可以工作在強電磁場、高溫有腐蝕性的以及有爆炸危險性的惡劣環(huán)境中,且易于將多個光纖光柵串聯(lián)在一起構(gòu)成光纖光柵陣列,實現(xiàn)分布式傳感,這是其他傳感元件所不及的。 本文設(shè)計了光纖光柵傳感網(wǎng)絡(luò)可調(diào)諧法布里-珀羅(Fabry-Perot)腔解調(diào)測試系統(tǒng)。系統(tǒng)主要分光路和電路兩部分,在光路部分,研究了光纖光柵解調(diào)技術(shù),分析和比較了幾種常見的波長解調(diào)方法,由于F-P腔調(diào)諧范圍寬,可以實現(xiàn)多點測量,因此決定采用可調(diào)諧F.P腔法進行信號解調(diào)。對可調(diào)諧 F-P腔解調(diào)法做了理論分析和研究,并通過Matlab仿真對影響F-P濾波效果的腔長和反射率兩個參數(shù)進行了優(yōu)化設(shè)計。在電路部分,首先設(shè)計整形電路將光電探測器的輸出信號整形成矩形脈沖信號,設(shè)計了計算中心波長的方法,最后搭建了硬件電路來驗證中心波長的計算方法。硬件電路以 Philips公司的 LPC2214 為核心處理器。該硬件電路包括電源電路,復位電路,串口電路,JTAG 調(diào)試接口,數(shù)碼管顯示等。軟件方面,設(shè)計了相關(guān)的軟件程序和模擬信號源,最后利用模擬信號源作為該解調(diào)測試系統(tǒng)的信號進行實驗驗證,得出實驗數(shù)據(jù),經(jīng)過分析驗證了該解調(diào)測試系統(tǒng)的可行性。

    標簽: ARM 光纖光柵 傳感網(wǎng)絡(luò) 解調(diào)器

    上傳時間: 2013-05-26

    上傳用戶:hooooor

  • easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件

    easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件

    標簽: easy 3.0 2.0 pro

    上傳時間: 2013-07-25

    上傳用戶:qazwsc

  • 基于DTMF的解碼器設(shè)計

    本文介紹了DTMF 解碼芯片MT8870 的功能和特點,給出了在解碼器中與89C51 單片機的接口電路,說明了解碼器的工作原理抗干擾措施。關(guān)鍵詞:單片機抗干擾 DTMF 解碼監(jiān)控

    標簽: DTMF 解碼器

    上傳時間: 2013-05-17

    上傳用戶:tuilp1a

  • 光電隔離器6N137應用

    高速光電隔離器6N137應用,高頻PWM輸出隔離器件

    標簽: 6N137 光電隔離器

    上傳時間: 2013-04-24

    上傳用戶:907070592

  • IEEE80211a物理層關(guān)鍵技術(shù)研究——FIR濾波器與Viterbi譯碼器的FPGA實現(xiàn)

    無線局域網(wǎng)(WLAN,Wireless Local Area Network)是未來移動通信系統(tǒng)的重要組成部分.為了滿足用戶高速率、方便靈活的接入互聯(lián)網(wǎng)的需求,WLAN的研究和建設(shè)正在世界范圍內(nèi)如火如荼的展開.由于擺脫了有線連接的束縛,無線局域網(wǎng)具有移動性好、成本低和不會出現(xiàn)線纜故障等特點.該文對無線局域網(wǎng)的主流協(xié)議IEEE 802.11a的物理層實現(xiàn)技術(shù)進行了系統(tǒng)的研究和分析,并采用可編程ASIC器件FPGA,設(shè)計實現(xiàn)了物理層基帶處理的關(guān)鍵模塊,為今后形成具有自主知識產(chǎn)權(quán)的IP核奠定了基礎(chǔ).該文研究內(nèi)容得到了天津市信息化辦公室"寬帶無線局域網(wǎng)關(guān)鍵技術(shù)研究"項目經(jīng)費的支持.該文在對IEEE 802.11a協(xié)議深入研究的基礎(chǔ)上,提出了物理層的實現(xiàn)方案和功能模塊劃分.重點研究了實現(xiàn)基帶處理的關(guān)鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實現(xiàn)算法和硬件結(jié)構(gòu).在Viterbi譯碼器的設(shè)計中,

    標簽: Viterbi 80211a 80211 IEEE

    上傳時間: 2013-06-19

    上傳用戶:xinzhch

  • LOBS邊緣節(jié)點突發(fā)包組裝和光板FPGA實現(xiàn)

    近年來提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點,有效支持高突發(fā)、高速率的多種業(yè)務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗系統(tǒng)”,主要涉及兩個方面:LOBS邊緣節(jié)點核心板和光板FPGA的實現(xiàn)方案,重點關(guān)注于邊緣節(jié)點核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點FPGA的具體實現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對數(shù)據(jù)和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發(fā)包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態(tài)表維護的靈活性。在讀寫SDRAM時都采用整頁突發(fā)讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內(nèi)存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個方向,主要是將進入FPGA的數(shù)據(jù)進行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對LOBS技術(shù)進行展望。本論文組幀算法采用動態(tài)組裝參數(shù)表的方法,可以充分支持各種擴展,包括自適應動態(tài)組裝算法。

    標簽: LOBS FPGA 節(jié)點

    上傳時間: 2013-05-26

    上傳用戶:AbuGe

主站蜘蛛池模板: 扶沟县| 青河县| 宝鸡市| 徐闻县| 城市| 吉安市| 绥化市| 竹溪县| 泸定县| 镇平县| 灵宝市| 临沂市| 沙洋县| 阳高县| 闵行区| 镇安县| 库伦旗| 邢台县| 西充县| 威海市| 延川县| 西平县| 洞头县| 大连市| 色达县| 明水县| 阿拉善左旗| 江达县| 永和县| 沾化县| 三门峡市| 婺源县| 邳州市| 峨山| 舞阳县| 任丘市| 濮阳县| 明星| 铜陵市| 博爱县| 大新县|