亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

倍頻技術(shù)

  • 基于FPGA的遺傳算法的硬件實(shí)現(xiàn)

    遺傳算法是一種基于自然選擇原理的優(yōu)化算法,在很多領(lǐng)域有著廣泛的應(yīng)用。但是,遺傳算法使用計(jì)算機(jī)軟件實(shí)現(xiàn)時(shí),會(huì)隨著問題復(fù)雜度和求解精度要求的提高,產(chǎn)生很大的計(jì)算延時(shí),這種計(jì)算的延時(shí)限制了遺傳算法在很多實(shí)時(shí)性要求較高場(chǎng)合的應(yīng)用。為了提升運(yùn)行速度,可以使用FPGA作為硬件平臺(tái),設(shè)計(jì)數(shù)字系統(tǒng)完成遺傳算法。和軟件實(shí)現(xiàn)相比,硬件實(shí)現(xiàn)盡管在實(shí)時(shí)性和并行性方面具有很大優(yōu)勢(shì),但同時(shí)會(huì)導(dǎo)致系統(tǒng)的靈活性不足、通用性不強(qiáng)。本文針對(duì)上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺(tái)劃分成兩類模塊:系統(tǒng)功能模塊和算子功能模塊。針對(duì)不同問題,可以在保持系統(tǒng)功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優(yōu)化運(yùn)算。本文基于Xilinx公司的Virtex5系列FPGA平臺(tái),使用VerilogHDL語言實(shí)現(xiàn)了偽隨機(jī)數(shù)發(fā)生模塊、隨機(jī)數(shù)接口模塊、存儲(chǔ)器接口/控制模塊和系統(tǒng)控制模塊等系統(tǒng)功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉(zhuǎn)變異算子模塊等遺傳算法功能模塊,構(gòu)建了系統(tǒng)功能構(gòu)架和遺傳算子庫。該設(shè)計(jì)方法不僅使遺傳算法平臺(tái)在解決問題時(shí)具有更高的靈活性和通用性,而且維持了系統(tǒng)架構(gòu)的穩(wěn)定。本文設(shè)計(jì)了多峰值、不連續(xù)、不可導(dǎo)函數(shù)的極值問題和16座城市的旅行商問題 (TSP)對(duì)遺傳算法硬件平臺(tái)進(jìn)行了測(cè)試。根據(jù)測(cè)試結(jié)果,該硬件平臺(tái)表現(xiàn)良好,所求取的最優(yōu)解誤差均在1%以內(nèi)。相對(duì)于軟件實(shí)現(xiàn),該系統(tǒng)在求解一些復(fù)雜問題時(shí),速度可以提高2個(gè)數(shù)量級(jí)。最后,本文使用FPGA實(shí)現(xiàn)了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺(tái)的運(yùn)行速度在上述基礎(chǔ)上提高了近1倍,取得了顯著的效果。關(guān)鍵詞:遺傳算法,硬件實(shí)現(xiàn),并行設(shè)計(jì),F(xiàn)PGA,TSP

    標(biāo)簽: FPGA 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-15

    上傳用戶:hakim

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號(hào)轉(zhuǎn)換為高精度的模擬信號(hào)(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和更高的可靠性,便于實(shí)現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實(shí)現(xiàn)了一個(gè)具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號(hào)下,達(dá)到了約150dB的信噪比。作為一個(gè)靈活的音頻DAC實(shí)現(xiàn)方案。該DAC可以對(duì)CD/DVD/HDCD/SACD等多種制式下的音頻信號(hào)進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長(zhǎng)為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程;并據(jù)此設(shè)計(jì)了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實(shí)現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實(shí)現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡(jiǎn)單、運(yùn)算單元少等優(yōu)點(diǎn);此外在同樣信號(hào)采樣率下,調(diào)制器所需的時(shí)鐘頻率大大降低。 文中的過采樣濾波模塊采用三級(jí)半帶濾波器和一個(gè)可變CIC濾波器級(jí)聯(lián)組成,可以達(dá)到最高128倍的過采樣比,同時(shí)具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計(jì)中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡(jiǎn)化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實(shí)現(xiàn)對(duì)于32~192kHz多種采樣率輸入的處理。在不同輸入字長(zhǎng)情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號(hào)輸入時(shí)的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證。測(cè)試表明,對(duì)于從32kHz到192kHz的不同輸入信號(hào),該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時(shí)間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 多抽樣率數(shù)字信號(hào)處理及其FPGA實(shí)現(xiàn)

    多抽樣率信號(hào)處理是現(xiàn)代信號(hào)處理理論的一個(gè)重要分支,在最近十幾年取得了巨大的發(fā)展,并在很多方面得到了成功的應(yīng)用。本文分別從時(shí)域和頻域的角度深入分析了抽樣率變換的規(guī)律,并進(jìn)一步研究了多抽樣率系統(tǒng)的高效實(shí)現(xiàn)理論和方案。多抽樣率系統(tǒng)需要通過濾波器來改善其性能。本文分析了一般濾波器設(shè)計(jì)的方法與理論,著重研究了積分梳狀濾波器和半帶濾波器這兩種多抽樣率濾波器,并根據(jù)多抽樣率信號(hào)處理的特點(diǎn)以及幾種高效濾波結(jié)構(gòu)和濾波器,利用積分梳狀濾波器和半帶濾波器在FPGA上設(shè)計(jì)了2~256倍可編程抽取器。為了進(jìn)一步分析多相結(jié)構(gòu)在多抽樣率信號(hào)處理中的應(yīng)用,使用多相結(jié)構(gòu)設(shè)計(jì)了具有固定倍數(shù)的內(nèi)插器。在論文的最后,詳細(xì)介紹了某型號(hào)雷達(dá)信號(hào)處理機(jī)的硬件設(shè)計(jì)及其FPGA設(shè)計(jì)。關(guān)鍵字:多抽樣率信號(hào)處理 抽取 內(nèi)插 多相濾波 積分梳狀濾波器 半帶濾波器

    標(biāo)簽: FPGA 抽樣 數(shù)字信號(hào)處理

    上傳時(shí)間: 2013-06-12

    上傳用戶:fxf126@126.com

  • 基于P87LPC764的步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)電路硬件設(shè)計(jì)

    ·摘 要:本文提出了采用P87LPC764單片機(jī)實(shí)現(xiàn)步進(jìn)電機(jī)多倍細(xì)分控制方法和電路實(shí)現(xiàn)的關(guān)鍵技術(shù),完成了步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)電路的設(shè)計(jì)和硬件電路的制作.同時(shí)為保證驅(qū)動(dòng)電路的正常工作設(shè)置了過電流保護(hù),實(shí)現(xiàn)了一種軟硬互補(bǔ)的驅(qū)動(dòng)電路. 

    標(biāo)簽: P87 764 LPC 87

    上傳時(shí)間: 2013-04-24

    上傳用戶:李彥東

  • 串口獵人 ( Serial Hunter ) V31

    在V29的版本上升級(jí)。發(fā)布日期2011-08-19. -------------------------------------------------------------------------------- 歡迎使用免費(fèi)軟件《串口獵人》V31 ! -------------------------------------------------------------------------------- 友情提醒1:本軟件如有新版本,將發(fā)布到我的博客《匠人的百寶箱》,歡迎光臨! 友情提醒2:點(diǎn)擊右側(cè)【清除】按鈕,可清除本幫助信息。清除后如想再次查閱,請(qǐng)重啟軟件。 -------------------------------------------------------------------------------- 《串口獵人》功能簡(jiǎn)介 -------------------------------------------------------------------------------- 一、基本功能 1、支持16個(gè)COM口、自動(dòng)/手動(dòng)搜索串口、串口參數(shù)的設(shè)置和查看。 2、支持查看或修改串口控制線(DTR、RTS、DCD等等)的狀態(tài)。 3、支持基本的收、發(fā)、查看、保存、載入、清除等功能。 4、兩種收發(fā)格式:HEX碼/字符串,支持中文字符串。(英文=ASCII碼,中文=ANSI(GBK)碼)。 5、大容量的收碼區(qū),為了加快顯示速度會(huì)把超過10K的數(shù)據(jù)自動(dòng)隱藏(可以點(diǎn)擊【全顯】鈕查看)。 6、收碼區(qū)的顯示方式可以靈活設(shè)置:原始接收數(shù)據(jù)、按幀換行、通道數(shù)據(jù)、發(fā)送數(shù)據(jù)。 7、可以為收到的數(shù)據(jù)標(biāo)注時(shí)間和來源。 8、可以自動(dòng)比對(duì)發(fā)碼區(qū)和收碼區(qū)的數(shù)據(jù)是否一致(用于自發(fā)自收測(cè)試模式)。 9、收碼區(qū)的內(nèi)容,可以點(diǎn)擊【轉(zhuǎn)發(fā)】鈕轉(zhuǎn)到發(fā)碼區(qū)。 10、可以在每次發(fā)碼之前自動(dòng)清除收碼區(qū)。 二、高級(jí)發(fā)碼功能 1、自動(dòng)發(fā)列表功能:支持多組(最多16組)數(shù)據(jù)的輪流發(fā)送。 2、自動(dòng)發(fā)文件功能:支持文件逐行發(fā)送。 3、輪發(fā)規(guī)則可以靈活設(shè)置,比如可以定時(shí)發(fā),也可以收到應(yīng)答后立即發(fā)。 4、輪發(fā)的間隔、無應(yīng)答重發(fā)次數(shù)和循環(huán)次數(shù)均可靈活設(shè)置。 5、靈活的幀格式設(shè)置。支持自動(dòng)添加幀頭、幀尾、幀長(zhǎng)、校驗(yàn)、回車換行符。 6、幀頭、幀尾、幀長(zhǎng)、校驗(yàn),是否要參與校驗(yàn)或計(jì)入幀長(zhǎng),皆可靈活設(shè)置。 7、支持3種校驗(yàn)方式:SC(累加和校驗(yàn))、LRC(縱向冗余校驗(yàn))、BBC(異或和校驗(yàn))。 8、校驗(yàn)碼和幀長(zhǎng)的長(zhǎng)度,可以選擇單/雙字節(jié)。 三、高級(jí)收碼功能 1、支持按幀接收數(shù)據(jù)。 2、能自動(dòng)進(jìn)行幀結(jié)束判定(方式非常靈活,可以按幀頭、幀尾、幀長(zhǎng)或時(shí)間)。 3、即時(shí)顯示最新一幀內(nèi)容。 4、擁有八個(gè)獨(dú)立接收通道,可以自動(dòng)從指定幀中指定位置收取有效數(shù)據(jù)。 5、每個(gè)通道的數(shù)據(jù),可以獨(dú)自顯示、保存、清除。也可以送到收碼區(qū)去顯示。 6、可以設(shè)置通道收取數(shù)據(jù)的首地址、字節(jié)長(zhǎng)度(單字節(jié)或多字節(jié))、碼制(HEX/BCD)、符號(hào)位形式。 7、示波器功能,可把收取的數(shù)據(jù)用波形方式顯示。示波器的通道數(shù)、倍率、偏移、周期、顏色和線寬等可調(diào)。 8、碼表功能,可把收取的數(shù)據(jù)用碼表方式顯示。(可以設(shè)置碼表的最大/最小值和報(bào)警值)。 9、柱狀圖功能,可把收取的數(shù)據(jù)用柱狀圖方式顯示。(也可以設(shè)置最大/最小值和報(bào)警值)。 10、可以把實(shí)施繪制的圖形保存為圖片。 四、其它貼心設(shè)計(jì) 1、用戶的設(shè)置內(nèi)容,可以保存/載入或恢復(fù)默認(rèn)值。可以選擇啟動(dòng)時(shí)載入默認(rèn)值還是上次設(shè)置值。 2、可以通過提示區(qū)和狀態(tài)指示了解軟件當(dāng)前工作狀態(tài)。 3、當(dāng)鼠標(biāo)停留在按鈕、文本框或其它控件上,會(huì)獲得必要的提示。 4、右下角的圖釘按鈕,可以把窗口釘在最前面,避免被其它窗口覆蓋。 5、附送串口電路、協(xié)議、碼表等參考資料。 6、在【版權(quán)信息】標(biāo)簽頁有匠人的聯(lián)系方式,歡迎交流。

    標(biāo)簽: Serial Hunter V31 串口獵人

    上傳時(shí)間: 2013-07-28

    上傳用戶:lili1990

  • 濾波器設(shè)計(jì)

    濾波器是一種二端口網(wǎng)絡(luò)。它具有選擇頻率的特性,即可以讓某些頻率順利通過,而對(duì)其它頻率則加以阻攔,目前由于在雷達(dá)、微波、通訊等部門,多頻率工作越來越普遍,對(duì)分隔頻率的要求也相應(yīng)提高;所以需用大量的濾波器。再則,微波固體器件的應(yīng)用對(duì)濾波器的發(fā)展也有推動(dòng)作用,像參數(shù)放大器、微波固體倍頻器、微波固體混頻器等一類器件都是多頻率工作的,都需用相應(yīng)的濾波器。更何況,隨著集成電路的迅速發(fā)展,近幾年來,電子電路的構(gòu)成完全改變了,電子設(shè)備日趨小型化。原來為處理模擬信號(hào)所不可缺少的LC型濾波器,在低頻部分,將逐漸為有源濾波器和陶瓷濾波器所替代。在高頻部分也出現(xiàn)了許多新型的濾波器,例如:螺旋振子濾波器、微帶濾波器、交指型濾波器等等。雖然它們的設(shè)計(jì)方法各有自己的特殊之點(diǎn),但是這些設(shè)計(jì)方法仍是以低頻“綜合法濾波器設(shè)計(jì)”為基礎(chǔ),再從中演變而成,我們要講的波導(dǎo)濾波器就是一例。

    標(biāo)簽: 濾波器設(shè)計(jì)

    上傳時(shí)間: 2013-08-04

    上傳用戶:eclipse

  • STC12C5608AD

    STC12C5608單片機(jī)指令代碼完全兼容傳統(tǒng)8051,速度快8至12倍,內(nèi)部集成MAX810專用復(fù)位電路,4路PWM,8路高速10位A/D轉(zhuǎn)換,針對(duì)電機(jī)控制,強(qiáng)干擾場(chǎng)合。

    標(biāo)簽: C5608 5608 STC 12C

    上傳時(shí)間: 2013-04-24

    上傳用戶:VRMMO

  • 基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究

    針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門陣列( FPGA) 來實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256 ×128 個(gè)像素點(diǎn),基于相同條件,比靜態(tài)內(nèi)存控制的面積大了一倍,驗(yàn)證了動(dòng)態(tài)內(nèi)存核[7 ]的實(shí)用性。

    標(biāo)簽: Sdram SDR RAM LED

    上傳時(shí)間: 2013-08-21

    上傳用戶:sjw920325

  • JTAG CPLD實(shí)現(xiàn)源代碼

    JTAG CPLD實(shí)現(xiàn)源代碼,比用簡(jiǎn)單并口調(diào)試器快5倍以上。\r\n以前總覺得簡(jiǎn)單的并口jtag板速度太慢,特別是調(diào)試bootloader的時(shí)候,簡(jiǎn)直難以忍受。最近沒什么事情,于是補(bǔ)習(xí)了幾天vhdl,用cpld實(shí)現(xiàn)了一個(gè)快速的jtag轉(zhuǎn)換板。cpld用epm7128stc100-15,晶振20兆,tck頻率5兆。用sjf2410作測(cè)試,以前寫50k的文件用時(shí)5分鐘,現(xiàn)在則是50秒左右。tck的頻率還可以加倍,但是不太穩(wěn)定,而且速度的瓶頸已經(jīng)不在tck這里,而在通訊上面了。\r\n

    標(biāo)簽: JTAG CPLD 源代碼

    上傳時(shí)間: 2013-09-04

    上傳用戶:LANCE

  • 基于Protel的數(shù)字鐘雙面電路板設(shè)計(jì)

    針對(duì)數(shù)字鐘雙面板設(shè)計(jì)較為復(fù)雜的問題,利用國內(nèi)知名度最高、應(yīng)用最廣泛的電路輔助設(shè)計(jì)軟件Protel dxp 2004進(jìn)行了電路板設(shè)計(jì),本文提供了設(shè)計(jì)的一些方法和技巧,快速、準(zhǔn)確地完成數(shù)字鐘雙面電路板的設(shè)計(jì),采用雙面板設(shè)計(jì),布線面積是同樣大小的單面板面積的兩倍,其布線可以在兩面間互相交錯(cuò),所以更節(jié)省空間。

    標(biāo)簽: Protel 數(shù)字 電路板設(shè)計(jì)

    上傳時(shí)間: 2013-10-07

    上傳用戶:zjc0413

主站蜘蛛池模板: 鄂州市| 通城县| 延庆县| 察哈| 永胜县| 廉江市| 那曲县| 玉溪市| 岳西县| 黄大仙区| 抚宁县| 信阳市| 大丰市| 息烽县| 灵寿县| 安化县| 沾益县| 永德县| 梁河县| 雷山县| 卓尼县| 景东| 中江县| 荣成市| 扎赉特旗| 临泉县| 太原市| 府谷县| 封开县| 嘉荫县| 应城市| 大新县| 延庆县| 开鲁县| 沙坪坝区| 修文县| 阳信县| 木兰县| 北安市| 和硕县| 芮城县|