亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信道接收機(jī)

  • 軟件無線電中用FPGA實現(xiàn)信道糾錯碼的設(shè)計

    軟件無線電是近幾年來提出的一種實現(xiàn)通信的新概念和體制。它的核心是:將寬帶A/D和D/A變換器盡可能地靠近天線,各種功能盡可能地采用軟件進行定義。因此它具有很強的靈活性、開放性和兼容性,是目前研究的熱點。  本文將對軟件無線電的編譯碼部分加以敘述,提出了在VHF/UHF軟件無線電接收/發(fā)送樣機中的編譯碼方案及其具體的實現(xiàn)方法。該部分包括發(fā)射端的漢明(8,4,4)編碼、RS(100,81)編碼、卷積(2,1,6)編碼,以及在接收端相對應(yīng)的漢明譯碼、RS譯碼、Viterbi譯碼等。  本文首先介紹軟件無線電的發(fā)展概況和VHF/UHF軟件無線電接收/發(fā)送樣機的總體方案,然后按照編譯碼部分的功能模塊逐章說明其實現(xiàn)的方法,最后對該部分的設(shè)計和實現(xiàn)加以總結(jié)。

    標(biāo)簽: FPGA 軟件無線電 信道 糾錯碼

    上傳時間: 2013-04-24

    上傳用戶:fling_up

  • 無線信道仿真和均衡器的FPGA設(shè)計與實現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運用了Top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標(biāo)均達到預(yù)定目標(biāo),且工作性能良好,均衡效果較為理想,能夠滿足指標(biāo)要求.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.

    標(biāo)簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-07-11

    上傳用戶:lwwhust

  • 基于FPGA的GSM系統(tǒng)信道編碼技術(shù)研究

    本論文是以GSM基站系統(tǒng)為對象研究了軟件無線電思想在移動通信中應(yīng)用的可行性,通過構(gòu)造一個具有開放性、標(biāo)準(zhǔn)化、模塊化的通用硬件平臺,用軟件來完成各種功能。 本文首先從整體上介紹了GSM移動通信系統(tǒng)及其實現(xiàn)過程,通過大量的Matlab仿真詳細論述了GSM蜂窩通信系統(tǒng)中的語音編碼、信道編碼、交織、加密、調(diào)制等技術(shù)。 其次,文中介紹了GSM信道編碼規(guī)則,其中重點闡述了CRC、卷積碼和交織碼的基本原理和算法實現(xiàn),并完成了三者編碼譯碼的軟件設(shè)計,采用FPGA技術(shù)實現(xiàn)并驗證了設(shè)計的正確性。 最后,對GMSK調(diào)制和解調(diào)的原理及特點進行論述,并提出了軟件實現(xiàn)的可行性方案,為下一步的軟件設(shè)計打下了堅實的基礎(chǔ)。硬件試驗平臺是軟件實現(xiàn)的基礎(chǔ),因此,文中進行了詳細的分析與設(shè)計,并給出了部分電路設(shè)計圖,對相關(guān)課題的研究具有一定的指導(dǎo)意義和參考價值。

    標(biāo)簽: FPGA GSM 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:Yukiseop

  • OFDM系統(tǒng)中信道編碼的FPGA實現(xiàn)及降低峰均比的研究

    低壓電力線通信(PLC)具有網(wǎng)絡(luò)分布廣、無需重新布線和維護方便等優(yōu)點。近年來,低壓電力線通信被看成是解決信息高速公路“最后一英里”問題的一種方案,在國內(nèi)外掀起了一個新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關(guān)噪聲和窄帶噪聲,因此在電力線通信系統(tǒng)中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實現(xiàn)OFDM系統(tǒng)中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時為了與PC機進行通信,還在FPGA上做了一個RS232串行接口模塊,以上所有的模塊均采用硬件描述語言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統(tǒng)所面臨的一個重要問題,必須要考慮如何降低大峰值功率信號出現(xiàn)的概率。本文重點研究了三種降低PAR的方法:即信號預(yù)畸變技術(shù)、信號非畸變技術(shù)和編碼技術(shù)。這三種方法各有優(yōu)缺點,但是迄今為止還沒有一種好方法能夠徹底地解決OFDM系統(tǒng)中較高PAR的弊病。本論文內(nèi)容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術(shù)的發(fā)展歷程。第二章詳細介紹了OFDM的原理以及實現(xiàn)OFDM所采用的一些技術(shù)細節(jié)。第三章詳細介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結(jié)構(gòu)以及方案中采用的卷積碼和交織的原理及設(shè)計。第四章詳細討論了編碼方案如何在FPGA上實現(xiàn),包括可編程邏輯器件FPGA/CPLD的結(jié)構(gòu)特點,開發(fā)流程,以及串口通信接口、編解碼器的FPGA設(shè)計。第五章詳細介紹了如何降低OFDM系統(tǒng)中的峰值平均功率比。最后,在第六章總結(jié)全文,并對課題中需要進一步完善的方面進行了探討。

    標(biāo)簽: OFDM FPGA 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:520

  • OFDM系統(tǒng)基于子空間的盲信道估計源代碼

    本代碼實現(xiàn)了OFDM系統(tǒng)的子空間盲信道估計,實現(xiàn)了ber性能

    標(biāo)簽: OFDM 子空間 盲信道

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 2007年全國電子設(shè)計大賽論文(A~J題)

    07電子設(shè)計大賽論文 2007年全國電子設(shè)計大賽論文(A~J題)

    標(biāo)簽: 2007 全國電子 設(shè)計大賽 論文

    上傳時間: 2013-05-26

    上傳用戶:qoovoop

  • 基于51單片機的紅外發(fā)射與接收系統(tǒng)方案設(shè)計

    本文具體講解基于51單片機的紅外發(fā)射與接收系統(tǒng)方案設(shè)計,利用紅外探頭進行遠距離紅外發(fā)射接收

    標(biāo)簽: 51單片機 紅外發(fā)射 接收系統(tǒng) 方案設(shè)計

    上傳時間: 2013-07-13

    上傳用戶:boyaboy

  • DVBH發(fā)射端信道內(nèi)碼和調(diào)制部分的FPGA設(shè)計和實現(xiàn)

    數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級芯片設(shè)計技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級芯片和超深亞微米專用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號處理前向糾錯編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計和開發(fā)整個數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競爭的焦點,本文正是從這個交叉點上出發(fā)對DVB-H(Digital Video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進行了研究,重點分析了信道內(nèi)編碼部分的硬件優(yōu)化實現(xiàn)。本項目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計和實現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計采用了Veillog HDL語言編寫。同時對清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對比。 本文首先對DVB.H以及COFDM的相關(guān)理論進行介紹和研究。然后針對DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計和實現(xiàn)進行了詳細的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計等。相應(yīng)地對DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機中頻域和時域解交織模塊的FPGA設(shè)計實現(xiàn)做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對所負責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調(diào)制的算法進行研究并加以優(yōu)化,建立軟件仿真模型,進行FPGA設(shè)計,仿真和實現(xiàn)。

    標(biāo)簽: DVBH FPGA 發(fā)射端 信道

    上傳時間: 2013-06-10

    上傳用戶:rockjablew

  • DVB信道編解碼算法研究與FPGA實現(xiàn)

    隨著人們對于數(shù)字視頻和數(shù)字圖像的需求越來越大,數(shù)字電視廣播和手機電視迅速發(fā)展起來,但是人們對于數(shù)字圖像質(zhì)量的要求也越來越高。對于觀眾來講,畫面的質(zhì)量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產(chǎn)生誤碼,導(dǎo)致圖像質(zhì)量的下降,甚至無法正常收看。因此,為了保障圖像質(zhì)量就需要采用糾錯編碼(又稱信道編碼)的方式來實現(xiàn)通信。在數(shù)字視頻廣播系統(tǒng)(DVB)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敹疾捎昧诵诺谰幋a。 本文首先深入研究DVB標(biāo)準(zhǔn)中的信道編碼部分的關(guān)鍵技術(shù);然后依照DVB-T標(biāo)準(zhǔn)技術(shù)要求,設(shè)計并硬件實現(xiàn)了數(shù)字視頻傳輸?shù)男诺谰幗獯a系統(tǒng)。在該系統(tǒng)中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應(yīng)用讓系統(tǒng)具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數(shù)據(jù)通信設(shè)備可以直接與數(shù)字通信設(shè)備連接,這使得應(yīng)用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎(chǔ)上,本文給出了解碼部分的設(shè)計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現(xiàn)。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區(qū)循環(huán)法,利用對RAM讀寫地址的控制實現(xiàn)解卷積交織,這種方法控制電路簡單,實現(xiàn)速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準(zhǔn)確度的基礎(chǔ)上大大提高了解碼效率。

    標(biāo)簽: FPGA DVB 信道 編解碼

    上傳時間: 2013-07-16

    上傳用戶:372825274

  • 基于ARM和嵌入式Linux的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)的設(shè)計與研究

    隨著社會的發(fā)展,網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)已經(jīng)成為日常生產(chǎn)生活中的重要輔助設(shè)備,應(yīng)用十分廣泛。當(dāng)前視頻監(jiān)控系統(tǒng)正逐步由模擬化走向數(shù)字化,隨著視頻壓縮技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,開發(fā)新一代的基于計算機網(wǎng)絡(luò)和多媒體MPEG-4壓縮算法的視頻監(jiān)控系統(tǒng)已成為整個行業(yè)技術(shù)發(fā)展的主要方向之一。人們有時會采用DSP與MPEG-4算法結(jié)合的方案來實現(xiàn),也有的部門采用了片上系統(tǒng)(SOC),但這些不但編程極度復(fù)雜,而且成本也過高。本文提出并研究設(shè)計了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統(tǒng)的視頻監(jiān)控系統(tǒng)方案,不僅開發(fā)便捷、成本低廉,而且實時性較好,適應(yīng)范圍廣。 首先,采用軟硬件協(xié)同設(shè)計的思想提出了系統(tǒng)的總體設(shè)計方案,系統(tǒng)的整體架構(gòu)分為攝像頭、云臺控制器、網(wǎng)絡(luò)視頻服務(wù)器以及客戶端PC機等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網(wǎng)接口芯片為硬件核心,對整個系統(tǒng)進行了模塊化的硬件電路的設(shè)計。根據(jù)S3C2410的特點及系統(tǒng)整體需求,完成了電源復(fù)位模塊、晶振模塊、存儲器接口模塊、視頻數(shù)據(jù)處理模塊、以太網(wǎng)接口模塊、云臺控制模塊等的硬件選型與電路連接。其中,在云臺控制模塊等的電路設(shè)計中充分體現(xiàn)了優(yōu)化設(shè)計的技巧,并重點對網(wǎng)絡(luò)接口部分和視頻數(shù)據(jù)處理部分進行了詳細的硬件設(shè)計與說明。闡述了整個系統(tǒng)的工作流程。 第三,從應(yīng)用需求出發(fā),選擇嵌入式Linux操作系統(tǒng)作為本系統(tǒng)的軟件平臺,搭建了交叉式的開發(fā)環(huán)境,對bootloader進行了選擇,并給出了加載步驟。完成了對嵌入式Linux內(nèi)核的選擇及移植。 第四,采用基于任務(wù)的設(shè)計方法對服務(wù)器端的軟件進行了總體設(shè)計,主要包括共用程序庫、config配置文件、日志文件以及多個任務(wù)等。并對運行于客戶端的軟件設(shè)計進行了簡要說明。 第五,由于數(shù)字視頻傳輸?shù)膶崟r性能和通過網(wǎng)絡(luò)傳輸以后客戶端接收的視頻圖像質(zhì)量在本系統(tǒng)中至關(guān)重要,所以本文對傳輸信道和網(wǎng)絡(luò)協(xié)議進行了優(yōu)化選擇,并詳細闡述了IP組播技術(shù)、流媒體傳輸協(xié)議等在圖像傳輸過程中的具體應(yīng)用。

    標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)視頻

    上傳時間: 2013-04-24

    上傳用戶:sc965382896

主站蜘蛛池模板: 博罗县| 招远市| 孝义市| 江油市| 始兴县| 京山县| 古田县| 名山县| 绵竹市| 临漳县| 安龙县| 天祝| 水富县| 石棉县| 繁昌县| 漳州市| 苏尼特右旗| 华池县| 阳新县| 阜新市| 莎车县| 桦川县| 大理市| 舞钢市| 黑山县| 资溪县| 佛学| 七台河市| 姚安县| 通化市| 静安区| 富蕴县| 莎车县| 永康市| 隆昌县| 高州市| 涡阳县| 乌拉特中旗| 梅州市| 乌兰县| 鹤壁市|