工程中使用的一段資源管理vhdl程序,有簡單的分頻代碼等,希望能給你幫助
標簽: vhdl 工程 分頻 代碼
上傳時間: 2013-08-10
上傳用戶:sxdtlqqjl
實時電話計費系統是企業、事業單位信息管理的一個重要組成部分。介紹了一種用FPGA 器件實現電話計費系統的方法, 并給出了設計框圖和詳細設計過程, 設計采用Verilog_HDL 硬件語言。
標簽: 電話 單位 信息管理 分
上傳時間: 2013-08-18
上傳用戶:manking0408
真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
fpga/CPLD開發管理Digit-Serial DSP Functions
標簽: Digit-Serial Functions fpga CPLD
上傳時間: 2013-08-30
上傳用戶:lz4v4
Protel 99SE采用數據庫的管理方式。Protel 99SE軟件沿襲了Protel以前版本方便易學的特點,內部界面與Protel 99大體相同,新增加了一些功能模塊,功能更加強大。新增的層堆棧管理功能,可以設計32個信號層,16個地電層,
標簽: Protel 99 SE 數據庫
上傳時間: 2013-09-10
上傳用戶:我累個乖乖
Protel 99SE采用數據庫的管理方式。Protel 99SE軟件沿襲了 Protel 以前版本方便易學的特點,內部界面與 Protel 99 大體相同,新增加了一些功能模塊,功能更加強大。新增的層堆棧管理功能,可以設計 32 個信號層,16 個地電層,16 個機械層。新增的 3D 功能讓您在加工印制版之前可以看到板的三維效果。增強的打印功能,使您可以輕松修改打印設置控制打印結果。Protel 99SE容易使用的特性還體現在“這是什么”幫助,按下右上角的小問號,然后輸入你所要的信息,可以很快地看到特性的功能,然后用到設計中,按下狀態 欄末端的按鈕,使用自然語言幫助顧問。
標簽: Protel 數據庫 方式
上傳時間: 2013-12-23
上傳用戶:彭玖華
EDA工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。EDA技術采用“自上至下”的設計思想,允許設計人員能夠從系統功能級或電路功能級進行產品或芯片的設計,有利于產品在系統功能上的綜合優化,從而提高了電子設計項目的協作開發效率,降低新產品的研發成本。 近十年來,EDA電路設計技術和工程管理方面的發展主要呈現出兩個趨勢: (1) 電路的集成水平已經進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產品的研發時限卻不斷縮短。 (2) IC芯片的開發過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發已經實行多人分組協作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協作設計下的兼容性和穩定性,已經成為當前EDA工程中最受關注的問題。
標簽: EDA 工程建模 管理方法
上傳時間: 2013-11-10
上傳用戶:yan2267246
在QPSK調制方式下,分別研究推導了基于輔助數據的極大似然比信噪比估計算法研究、基于矩的信噪比估計算法研究以及基于高階累積量的信噪比估計算法。通過仿真比較了信噪比估計算法的性能,著重分析比較了采用的迭代次數及數據長度等參數對算法性能的影響,最終根據算法各自的特點給出了相應的適用范圍。
標簽: 信噪比 方法研究
上傳時間: 2013-10-20
上傳用戶:15736969615
基于對信號的周期平穩統計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調制方式沒有要求,也不需要發送端發送己知數據。
標簽: 周期 信噪比
上傳時間: 2013-11-07
上傳用戶:hakim
介紹一種簡便的方法, 只用軟件就可以將轉換器位數提高, 并且還能同時提高采樣系統的信噪比。通過實際驗證, 證明該方法是成功的。
標簽: A_D 過采樣 分辨率 信噪比
上傳時間: 2013-11-11
上傳用戶:zhenyushaw
蟲蟲下載站版權所有 京ICP備2021023401號-1